





DMA控制器 简称AR, 存放要交 系统总线 换数据的主存地址。 当一个数据块传 中断请求 控制线 1 地址线 中断机构 送完毕后触发中 断机构,向CPU 主存地址计数器 简称WC, 用来记录传 提出中断请求。 送数据的长度, 计数 主存 CPU HRQ 溢出时,数据即传送 传送长度计数器 控制/状态逻辑 完毕, 自动发中断请 HLDA 求信号。 DMA请求 数据缓冲寄存器 设备选择 触发器 **DMAC** 

成,用于指定传送方向,修改传 每当I/O设备准备好数据 注:在DMA传送过程中,DMA控制器 将接管CPU的地址总线、数据总线和 后给出一个控制信号, 使DMA请求触发器置位 控制总线,CPU的主存控制信号被禁 止使用。而当DMA传送结束后,将恢 复CPU的一切权利并开始执行其操作。

设备

王道考研/CSKAOYAN.COM

用于暂存每次传送的数据。

由控制和时序电路及状态标志组

送参数,并对DMA请求信号和

CPU响应信号进行协调和同步。



DMA传送过程 数据传送阶段的细化 CPU将总线控制权 以数据输入为例 DMA控制器 DMA控制器完 交给DMA控制器 DMA请求 成一次数据传送 接管总线 系统总线 控制线 中断请求 ▶数据线 地址线 允许传送? 中断机构 主存地址计数器 修改 参数 主存 CPU HRQ 主存起始地址送总线 控制/状态逻辑 传送长度计数器 数据送 I/O 设备(或主存) ИI/DA 传送 修改主存地址 DAR 修改字计数器 结束 DMA请求 数据缓冲寄存器 设备选择 发出 DMA控制器向总 触发器 中断 线发送总线请求 数据块传送结束? 设备将数 写满后向DMA控制 器发送<u>DMA请求</u> 设备 据写入DR 向CPU申请程序中断 王道考研/CSKAOYAN.COM

L 6









## DMA方式与中断方式

|      | 中断                      | DMA                           |
|------|-------------------------|-------------------------------|
| 数据传送 | 程序控制<br>程序的切换 → 保存和恢复现场 | 硬件控制<br>CPU只需进行预处理和后处理        |
| 中断请求 | 传送数据                    | 后处理                           |
| 响应   | 指令执行周期结束后响应中断           | 每个机器周期结束均可,总线空<br>闲时即可响应DMA请求 |
| 场景   | CPU控制,低速设备              | DMA控制器控制,高速设备                 |
| 优先级  | 优先级低于DMA                | 优先级高于中断                       |
| 异常处理 | 能处理异常事件                 | 仅传送数据                         |

王道考研/CSKAOYAN.COM

11



12

## 你还可以在这里找到我们

快速获取第一手计算机考研信息&资料



购买2024考研全程班/领学班/定向班 可扫码加微信咨询

- 微博:@王道计算机考研教育
- B站: @王道计算机教育
- ₩ 小红书:@王道计算机考研
- 知 知乎: @王道计算机考研
- 抖音: @王道计算机考研
- 淘宝: @王道论坛书店