

## فاز نهایی پروژه Computer Aided Design

CAP17 Processor

نویسنده : سهیل رستگار

## در این پروژه پردازنده با معماری CISC ساخته شده است که تمامی دستورات جدول زیر را پشتیبانی می کند.

| Category              | Instruction         | Example     | Meaning                         | comments                                                        |
|-----------------------|---------------------|-------------|---------------------------------|-----------------------------------------------------------------|
| Arithmetic            | add                 | Add d0, d1  | d0= d0 + d1                     | Two operands; overflow detected (opcode =0000)                  |
|                       | add                 | Add d0, 25  | d0 = d0 +<br>memory(BA+50)      | Two operands; overflow<br>detected (opcode = 0001)              |
|                       | subtract            | Sub d0, d1  | d0 = d0 - d1                    | Two operands; overflow<br>detected (opcode = 0010)              |
|                       |                     |             |                                 | delected (operate volo)                                         |
|                       | Add immediate       | Addi d0, 50 | d0 = d0 + 50                    | + constant; overflow<br>detected (opcode = 0011)                |
|                       |                     | •           |                                 | •                                                               |
|                       | Multiply            | Mul d0, d1  | Hi, $Lo = d0 \times d1$         | 32 bit signed product in Hi,<br>Lo (opcode = 0100)              |
|                       | And                 | And d0, d1  | d0 = d0 & d1                    | Two reg. operand; logical<br>and (opcode = 0101)                |
| Logical               |                     |             |                                 |                                                                 |
|                       | Shift left logical  | SII d0, 10  | d0 = d0<<10                     | Shift left by constant<br>(opcode = 0110)                       |
|                       |                     |             |                                 |                                                                 |
| Data<br>Transfer      | Load word           | Lw d0, 7    | d0 = memory(BA +<br>14)         | Word from memory to<br>register (14 = 7×2) (opcode<br>= 0111)   |
|                       | Load indirect word  | Lwi d0,7    | d0 =                            | Word from memory of                                             |
|                       |                     |             | mem(mem(BA+14))                 | memory is moved to reg<br>(opcode = 1000)                       |
|                       | Store word          | Sw d0, 10   | Memory(BA+20) =<br>d0           | Word from register to<br>memory (20= 10×2)<br>(opcode = 1001)   |
|                       | Store indirect word | Swi d0,10   | Mem(Mem(BA + 20)) = d0          | Reg is store in memory of<br>memory location (opcode =<br>1010) |
|                       | Clear reg or mem    | CLR d0      | d0 = 0                          | One operand; clear reg or<br>clear memory (opcode =<br>1011)    |
|                       | Move immediate      | Mov BA, 50  | 50 → BA                         | Move immediate to BA reg<br>(opcode = 1100)                     |
| Compare               | compare             | CMP d0, d1  | If (d0-d1=0)                    | It does not change content                                      |
|                       |                     |             | Z flag = 1                      | of operands. CMP<br>instruction change content                  |
|                       |                     |             | Elsif (d0 - d1<0)<br>N flag = 1 | of status register (flags)                                      |
|                       |                     |             | Else                            | (opcode = 1101)                                                 |
| and                   |                     |             | Z flag and N flag               |                                                                 |
| conditional<br>branch | Branch on not       | Bne 25      | are zero<br>PC = PC + 2 + 50    | Bue checks Z flag and if Z                                      |
| orancii               | equal on not        | Bue 23      | PC-PC+2+30                      | flag is zero, it go to<br>location (25 × 2); PC                 |
|                       |                     |             |                                 | relative (opcode = 1110)                                        |
|                       |                     |             |                                 |                                                                 |
| Unconditio            | Simple jump         | Jmp 2500    | Go to 5000                      | Jump to target address                                          |
| nal                   |                     |             |                                 | (2500 × 2) (opcode = 1111)                                      |

ماژول اصلی در این پروژه به ۴ زیر ماژول حافظه اصلی، بانک رجیستر، واحد کنترل و واحد محاسبه و منطق تقسیم می شود.

حافظه ی اصلی به صورت آرایه ۸ بیتی است اما ورود و خروجی ۱۶ بیتی می گیرد. بدین صورت که در لبه بالا رونده سیگنال کلاک ۸ بیت اول و در لبه پایین رونده ۸ بیت دوم عملیات خود را ( خوانده شدن، نوشته شدن ) انجام می دهند. سیگنال تک بیتی Write\_enable نوع عملیات را تعیین می کند.

بانک رجیستر شامل رجیستر های مورد نیاز و باس مشترک برای ارتباط بین رجیسترها می باشد.

در واحد کنترل ثبات شمارشگر دنباله، مرحله عملیاتی پردازنده را برای هر دستور (Execute, Decode, Fetch) تعیین می کند که در هر مرحله و باتوجه به دستور، سیگنال های کنترلی مورد نیاز تولید می شوند.

واحد محاسبه و منطق ، از ثبات های مشارکت کننده در عملیات های منطقی ورودی می گیرد. همینطوری دو ورودی ۴ بیتی، دو ثبات مشارکت کننده در عملیات را مشخص کرده و ورودی دیگری نوع عملیات منطقی را مشخص میکند

برای امتحان این پردازنده برنامه ای به زبان اسمبلی پشتیبانی شده توسط پردازنده نوشته و اجرا شد.

برنامه ی تقسیم صحیح:

MOV R0,128

MOV R1,4

CLR R2

ADDi R2,1 :Again

SUB RO,R1

BNE Loop

JMP Out

JMP Again :Loop

:Out

این برنامه حاصل تقسیم صحیح عدد وارد شده در ثبات RO را بر عدد وارد شده در ثبات RO حتما ثبات R1 نشان می دهد. به دلیل استفاده از BNE عدد وارد شده در ثبات RO حتما باید مضرب صحیح عدد وارد شده در ثبات R1 باشد

خروجی این برنامه را در شکل زیر مشاهده می کنید:



علاوه بر این برنامه، برای هر کدام از دستورات پردازنده سناریویی در نظر گرفته شده که در ماژول حافظه اصلی به صورت کامنت قرارداده شده و می توان آن را اجرا کرد.

آدرس گیت هاب پروژه :

https://github.com/blu-ray/CAP17 Processor.git