

## 本書について

#### 適用範囲と目的

このアプリケーションノートは、TRAVEO<sup>™</sup> T2G ファミリ MCU で DMA コントローラ (P-DMA および M-DMA) を使用する方法について説明します。 DMA コントローラは、CPU の介在なしにデータを転送できます。 このアプリケーションノートでは、ペリフェラルからメモリ,メモリからペリフェラル,およびメモリからメモリへのデータ転送のためのDMA の設定方法を示します。

#### 関連製品ファミリ

TRAVEO™ T2G ファミリ CYT2/CYT3/CYT4 シリーズ。

#### 対象者

本書は、TRAVEO™ T2G ファミリ CYT2/3/4 シリーズを利用されている方を対象とします。

## 目次

|         | 本書について                        | 1  |
|---------|-------------------------------|----|
|         | 目次                            | 1  |
| 1       | はじめに                          | 3  |
| 1.1     | 特長                            | 3  |
| 1.2     | ブロックダイヤグラム                    | 4  |
| 2       | 操作概要                          | 6  |
| 2.1     | P-DMA/M-DMA のディセーブルとイネーブル     |    |
| 2.2     | チャネルの設定                       | 6  |
| 2.3     | ディスクリプタの設定                    | 7  |
| 2.3.1   | ディスクリプタタイプ                    | 8  |
| 2.3.2   | トリガ機能                         | 10 |
| 2.3.2.1 | トリガ機能の例                       | 10 |
| 2.4     | P-DMA/M-DMA チャネルのディセーブルとイネーブル |    |
| 3       | P-DMA ユースケース                  | 14 |
| 3.1     | 1D Transfer (メモリからペリフェラル)     | 14 |
| 3.1.1   | 概要                            | 14 |
| 3.1.2   | チャネルレジスタの初期設定                 |    |
| 3.1.3   | 設定とサンプルコード                    | 15 |
| 3.2     | 1D Transfer (ペリフェラルからメモリ)     | 25 |
| 3.2.1   | 概要                            | 25 |
| 3.2.2   | P-DMA の初期設定                   | 26 |
| 3.2.3   | 設定とサンプルコード                    | 26 |
| 3.3     | ディスクリプタチェイン                   | 37 |
| 3.3.1   | 概要                            | 37 |
|         |                               |    |



# 目次

| 3.3.2  | 初期設定                      | 39 |
|--------|---------------------------|----|
| 3.3.3  | 設定とサンプルコード                |    |
| 3.4    | 2D Transfer (ペリフェラルからメモリ) | 50 |
| 3.4.1  | 概要                        | 50 |
| 3.4.2  | 初期設定                      | 51 |
| 3.4.3  | 設定とサンプルコード                | 51 |
| 3.5    | CRC transfer              | 62 |
| 3.5.1  | 概要                        | 62 |
| 3.5.2  | 初期設定                      | 63 |
| 3.5.3  | 設定とサンプルコード                | 63 |
| 4      | M-DMA ユースケース              |    |
| 4.1    | メモリからメモリ (Memory Copy)    | 72 |
| 4.1.1  | 初期設定                      | 73 |
| 4.1.2  | 設定とサンプルコード                |    |
|        |                           |    |
| 5      | 用語集                       | 81 |
| 5<br>6 | 用語集                       |    |
|        |                           | 83 |
|        | 参考資料                      | 83 |

2



1 はじめに

## 1 はじめに

このアプリケーションノートでは、TRAVEO™ T2G ファミリ MCU の Direct Memory Access (DMA)コントローラの使用方法について説明します。

DMA コントローラは、メモリと内蔵ペリフェラル間、またはメモリ間で CPU の介在なしでデータをシームレスに転送できます。これにより、DMA コントローラがデータを転送している間に CPU が他のタスクを処理できます。

P-DMA と M-DMA の両方には、複数の独立した DMA チャネルがあります。各 DMA チャネルは、トランザクションを開始する独立した DMA 要求入力を持ち、独立してデータを転送できます。各デバイスで使用可能な DMA チャネルの数については、デバイスデータシートを参照してください。

本シリーズは、ペリフェラル DMA (P-DMA) とメモリ DMA (M-DMA) の 2 種類の DMA コントローラをサポートします。P-DMA は、多数のチャネルに対してペリフェラルからメモリへ、メモリからペリフェラルへ、の低遅延なデータ転送に使用されます。MDMA は、少数のチャネルに対して、メモリからメモリへの高い帯域幅のデータ転送に使用されます。

これらの DMA コントローラは転送動作を指定するディスクリプタを持ち、様々なアプリケーションに柔軟に対応します。ディスクリプタは連結および循環リストを構成できます。

このアプリケーションノートでは、DMA コントローラの機能, 初期設定, およびユースケースによるデータ転送動作について説明します。

このアプリケーションノートで使用する機能と用語については、Architecture technical reference manual (TRM)の「Direct Memory Access」の章を参照してください。

### 1.1 特長

表 1 では P-DMA と M-DMA を比較します。これらは類似のレジスタとディスクリプタの構造を持ちます。

### 表1 P-DMA/M-DMA の特長

| 特長         | P-DMA                                                                                                                                                                                                                  | M-DMA                                                                                                                                                                                                                  |
|------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 機能の焦点      | 低レイテンシ                                                                                                                                                                                                                 | 高メモリ帯域幅                                                                                                                                                                                                                |
| 有用な機能      | ペリフェラルとメモリ間の転送                                                                                                                                                                                                         | メモリ間の転送                                                                                                                                                                                                                |
| 転送エンジン     | すべてのチャネルで共有                                                                                                                                                                                                            | 各チャネル専用                                                                                                                                                                                                                |
| 転送サイズ      | 8 ビット, 16 ビット, 32 ビット                                                                                                                                                                                                  | 8 ビット, 16 ビット, 32 ビット                                                                                                                                                                                                  |
| チャネル優先度    | <ul><li>4 レベル</li><li>プリエンプタブル</li></ul>                                                                                                                                                                               | 4レベル                                                                                                                                                                                                                   |
| ディスクリプタタイプ | <ul><li>Single transfer</li><li>1D / 2D transfer</li><li>CRC transfer</li></ul>                                                                                                                                        | <ul><li>Single transfer</li><li>1D / 2D transfer</li><li>Memory copy</li><li>Scatter</li></ul>                                                                                                                         |
| ディスクリプタ構成  | <ul> <li>Source/Destination address</li> <li>Transfer size</li> <li>Descriptor type</li> <li>Trigger-in type (4 タイプ)</li> <li>Trigger-out type (4 タイプ)</li> <li>Interrupt type (4 タイプ)</li> <li>ディスクリプタチェイン</li> </ul> | <ul> <li>Source/Destination address</li> <li>Transfer size</li> <li>Descriptor type</li> <li>Trigger-in type (4 タイプ)</li> <li>Trigger-out type (4 タイプ)</li> <li>Interrupt type (4 タイプ)</li> <li>ディスクリプタチェイン</li> </ul> |

(続く)



1 はじめに

#### 表 1 (続き) P-DMA/M-DMA の特長

| 特長    | P-DMA                                         | M-DMA |
|-------|-----------------------------------------------|-------|
| トリガ入力 | ・ Hardware trigger ・ Software trigger ・ Trigg |       |
|       | <ul> <li>Trigger output (tr_out)</li> </ul>   |       |

P-DMA はメモリ間の転送にも使用できますが、転送帯域幅は M-DMA と比較して十分ではありません。M-DMA はメモリとペリフェラル間の転送にも使用できますが、P-DMAと比較して転送レイテンシは低くない場合がありま す。

P-DMA では、Single transfer の間により高い優先度の保留中のチャネルを転送できます(プリエンプタブル機 能)。M-DMAは、メモリ帯域幅全体を低下させるため、プリエンプタブル機能はありません。

ディスクリプタは、DMA 転送の仕様を決定します。ディスクリプタタイプによって、DMA 転送動作のタイプが決まり ます。どちらの DMA もディスクリプタタイプとして、Single transfer, 1D transfer, および 2D transfer をサポートしま す。さらに、P-DMA は CRC transfer をサポートし、M-DMA は Memory copy および Scatter をサポートします。各 ディスクリプタタイプの詳細については、ディスクリプタタイプを参照してください。ディスクリプタは、現在のディス クリプタに次のディスクリプタのポインタを格納することで連結できます (ディスクリプタチェイン)。 ディスクリプタチ ェインは、ディスクリプタリストとも呼ばれます。

Hardware trigger, Software trigger, Trigger output (tr\_out)などのトリガ入力は、DMA 外の周辺機能である Trigger Multiplexer を介して入力されます。Trigger Multiplexer は、トリガを潜在的なソースからデスティネーショ ンにルーティングします。詳細は、Architecture TRM の「Trigger Multiplexer」の章を参照してください。

P-DMA は Hardware trigger, Software trigger, Trigger output (tr\_out) をトリガ入力としてサポートし、M-DMA は Software trigger と Trigger output (trout) のみをサポートします。利用可能な Hardware trigger については、デ バイスデータシートを参照してください。Software trigger は、Trigger Multiplexer の機能によって実現されます。 どちらの DMA も、Trigger output を独自のトリガ入力として使用できます。各トリガ機能についてはトリガ機能を 参照してください。

#### 1.2 ブロックダイヤグラム

図1にP-DMAのブロックダイヤグラムを示します。



P-DMA ブロックダイヤグラム M-DMA ブロックダイヤグラム



#### 1 はじめに

P-DMA は、チャネル (CH0 – CHn), Pending Trigger ブロック, Priority Decoder, Data Transfer Engine, および Interrupt logic で構成されます。P-DMA の Transfer Engine は、すべてのチャネルで共有されます。各ブロックの 詳細については、Architecture TRM を参照してください。

先に述べたように、P-DMA のトリガ入力は、Hardware trigger, Software trigger, または Trigger output (tr\_out) で す。これらのトリガは、Trigger Multiplexer を介して入力されます。

Trigger output (trout)は、自身のトリガ入力や、他のチャネルの異なる転送のためのトリガ入力として使用でき ます。

ディスクリプタを格納するために使用するメモリは、DMA ブロックの外にあります。Transfer Engine が次の保留 中のチャネルをアクティブにする時、Transfer Engine はそのチャネルに対応するディスクリプタをメモリから読み 出し、転送を開始します。

図2に M-DMA のブロックダイヤグラムを示します。



#### 図 2 M-DMA ブロックダイヤグラム

M-DMA ブロックは、Channel Logic, Priority Decoder, および Register で構成されます。Channel Logic 自体は Pending Trigger を記憶し、現在のチャネル状態および Data Transfer Engine をホストします。 M-DMA には、各チ ャネル専用の Transfer Engine があります。各ブロックの詳細については、Architecture TRM を参照してくださ い。

トリガ入力として、M-DMA は Software trigger と、それ自身の Trigger output (tr\_out) をサポートします。これらの トリガは、Trigger Multiplexer を介して入力されます。P-DMA と異なり、M-DMA はハードウェアトリガをサポートし ないことに注意してください。



### 2 操作概要

#### 操作概要 2

図3に、P-DMAとM-DMAを設定する方法を示します。



#### 図 3 P-DMA/M-DMA の一般的な設定

この例では、チャネル、ディスクリプタ、およびチャネルイネーブルが各チャネルに対して設定されます。また、各 ステップで、使用するすべてのチャネルの設定も可能です。

対応する DMA チャネルの設定後、DMA は周辺からのトリガを待ちます。

#### P-DMA/M-DMA のディセーブルとイネーブル 2.1

P-DMA と M-DMA は表 2 に示すようにそれぞれのビットを使用してイネーブル/ディセーブルにできます。リセット 後のデフォルト設定は'0'(ディセーブル)です。

#### 表 2 P-DMA/M-DMA ディセーブル/イネーブル

| DMA タイプ | レジスタ (bit)               | 説明                  |
|---------|--------------------------|---------------------|
| P-DMA   | DW_CTL.ENABLED (bit31)   | 0: ディセーブル, 1: イネーブル |
| M-DMA   | DMAC_CTL.ENABLED (bit31) | 0: ディセーブル, 1: イネーブル |

#### 2.2 チャネルの設定

このステップでは、チャネルに対応するディスクリプタのチャネル優先度やポインタアドレスなどの P-DMA/M-DMA チャネルの設定を行います。



### 2 操作概要

さらに P-DMA では必要に応じて、プリエンプタブル機能と CRC transfer のための CRC 計算モードを設定します。 表3および表4に、それぞれP-DMAおよびM-DMAのチャネルを設定するために使用するレジスタを示します。 チャネル番号に対応するレジスタを設定します。詳細は Architecture TRM および Registers technical reference manual (TRM)を参照してください。

#### 表 3 チャネルの設定 (P-DMA)

| レジスタ (bit)                              | 説明                                                          |  |  |
|-----------------------------------------|-------------------------------------------------------------|--|--|
| DW_CH_STRUCT_CH_CURR_PTR                | チャネルの現在のディスクリプタポインタを設定します。ソフトウェアはこのレジスタを初期化する必要があります。       |  |  |
| DW_CH_STRUCT_CH_CTL.PREEMPTABLE (bit11) | チャネルがプリエンプタブルかどうかを指定します。                                    |  |  |
| DW_CH_STRUCT_CH_CTL.PRIO (bit9:8)       | チャネルの優先順位を設定します。                                            |  |  |
| DW_CH_STRUCT_CH_IDX.X_IDX (bit7:0)      | チャネルの X インデックスを現在のディスクリプタに設定します。ソフトウェアはこのレジスタを初期化する必要があります。 |  |  |
| DW_CH_STRUCT_CH_IDX_Y_IDX (bit15:0)     | チャネルの Y インデックスを現在のディスクリプタに設定します。ソフトウェアはこのレジスタを初期化する必要があります。 |  |  |
| CRC transfer にのみ設定が必要なレジスタ              |                                                             |  |  |
| DW_CRC_CTL.DATA_REVERSE (bit0)          | データバイトが処理されるビット順 (MSb または LSb ファースト) を指定します。                |  |  |
| DW_CRC_CTL.REM_REVERSE (bit8)           | 剰余をビット反転するかどうかを指定します。                                       |  |  |
| DW_CRC_DATA_CTL.DATA_XOR (bit7:0)       | 各データバイトが XOR されるバイトマスクを設定します。この<br>8 ビットの値はランダムに選択できます。     |  |  |
| DW_CRC_POL_CTL.POLYNOMIAL               | CRC 多項式を設定します。                                              |  |  |
| DW_CRC_LFSR_CTL.LFSR32                  | CRC 計算のシード値を設定します。                                          |  |  |
| DW_CRC_REM_CTL.REM_XOR                  | CRC_LFSR_CTL.LFSR32 レジスタが XOR されるマスクを設定します。                 |  |  |
| 表 4 チャネルの設定 (M-DMA)                     |                                                             |  |  |
| レジスタ (bit)                              | 説明                                                          |  |  |
| DMAC_CH_CH_CURR_PTR                     | チャネルの現在のディスクリプタポインタを設定します。ソフ                                |  |  |

#### ディスクリプタの設定 2.3

DMAC\_CH\_CH\_CTL.PRIO (bit9:8)

このステップでは、ディスクリプタを設定します。ディスクリプタは、DMA チャネルの転送の詳細を指定します。デ ィスクリプタは、DMA の外部のメモリに格納され、Transfer Engine によって読み出されます。Transfer Engine は、 ディスクリプタに従ってデータを転送します。各チャネルのディスクリプタポインタの位置は、ディスクリプタポイン タレジスタに格納します(チャネルの設定を参照してください)。

トウェアはこのレジスタを初期化する必要があります。

チャネルの優先順位を設定します。

図4に、P-DMAとM-DMAのディスクリプタ構造を示します。P-DMAのディスクリプタは6つの32ビットワードで 構成され、M-DMA のディスクリプタは 8 つの 32 ビット ワードで構成されます。しかしながら、両方の DMA のディ スクリプタは同様の機能を持ちます。



#### 2 操作概要

|                        | P-DMA Descriptor<br>Structure |                        | M-DMA Descriptor<br>Structure |
|------------------------|-------------------------------|------------------------|-------------------------------|
|                        |                               | +1c                    | Descriptor next pointer       |
|                        |                               | +18                    | Y Loop Control                |
| +14                    | Descriptor Next Pointer       | +14                    | Y Loop Count                  |
| +10                    | Y Loop Control                | +10                    | X Loop Control                |
| +0c                    | X Loop Control                | +0c                    | X Loop Count                  |
| +08                    | Destination Address           | +08                    | Destination Address           |
| +04                    | Source Address                | +04                    | Source Address                |
| Descriptor Pointer +00 | Descriptor Control            | Descriptor Pointer +00 | Descriptor Control            |

#### 図 4 P-DMA/M-DMA ディスクリプタ構造

#### ディスクリプタパラメータの設定

- **Descriptor control**: Descriptor type, Transfer size, Trigger-in/out, および Interrupt setting などの DMA パラメータを記述するワードです。
- Source address, destination address: 転送元および転送先領域のベースアドレスを指定するワードです。
- X loop control, X loop count: 1D transfer のループまたは 2D transfer の内部ループを制御するワードです。X loop control は、各 X ループ反復の転送元アドレスと転送先アドレスの増分を指定します。X loop count は、X ループの反復回数を指定します。
- Y loop control, Y loop count: 2D transfer の外側ループを制御するワードです。Y loop control は、各 Y ループ反復の転送元アドレスと転送先アドレスの増分を指定します。Y loop count は、Y ループの反復回数を指定します。
- Descriptor next pointer: 次のディスクリプタのアドレスを指定するワードです。ディスクリプタは、現在のディスクリプタに次のディスクリプタのポインタを格納し連結できます。ディスクリプタリストの最後のディスクリプタは、このワードに '0' (NULL) があります。

ディスクリプタの詳細については、Architecture TRM および registers TRM を参照してください。

使用されるディスクリプタのワードの数は、ディスクリプタの種類によって異なります。使用されないディスクリプタのワードがある場合、ワードのアドレスは前詰めされます。

### 2.3.1 ディスクリプタタイプ

ここでは、DMA 転送の種類を決定するディスクリプタタイプについて説明します。

P-DMA には 4 つのディスクリプタタイプがあり、M-DMA には 5 つのディスクリプタタイプがあります。使用されるディスクリプタのワードの数は、ディスクリプタの種類によって異なります。表 5 に、各ディスクリプタタイプを示します。表 5 では、"転送例"の列に各ディスクリプタタイプの概要と疑似コードを示します。"使用するディスクリプタ"の列には、各 DMA のディスクリプタタイプで使用されるディスクリプタのワードを示します。未使用のディスクリプタのワードがある場合、ワードのアドレスは前詰めされることに注意してください。



# 2 操作概要

#### 各ディスクリプタタイプの転送例と使用するディスクリプタ (P-DMA/M-DMA) 表 5

| ディスクリプタ         | 転送例 使用するディスクリプタ                                                                                                                                                                                                                                                                                                        |                                        |                                                                                                                           |                                                      |                                                                                                                                                                  |
|-----------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------|---------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| タイプ             |                                                                                                                                                                                                                                                                                                                        | P-D                                    | MA                                                                                                                        | M-D                                                  | OMA                                                                                                                                                              |
| Single transfer | 単一のデータ要素を転送:<br>DST_ADDR = (DATA_SIZE) SRC_ADDR                                                                                                                                                                                                                                                                        | +0c                                    | Next descriptor pointer Y(Outer) Loop control X(Inner) Loop control                                                       | +0c                                                  | Next descriptor pointe Y(Outer) Loop control Y(Outer) Loop Count X(Inner) Loop control                                                                           |
|                 |                                                                                                                                                                                                                                                                                                                        | +08<br>+04<br>+00                      | Destination address  Source Address  Descriptor control                                                                   | +08<br>+04<br>+00                                    | X(Inner) Loop Count  Destination address  Source Address  Descriptor control                                                                                     |
| D transfer      | 1 次元の「for ループ」転送:  for (X_IDX =0; X_IDX <= COUNT; X_IDX+ +) { DST_ADDR[DST_INCR] = (DATA_SIZE) SRC_ADDR[SRC_INCR] } 。 *DST_INCR/ SRC_INCR は X_INCR に依存する DST_ADDR = (DATA_SIZE) SRC_ADDR                                                                                                                               | +10<br>+0c<br>+08<br>+04<br>+00        | Next descriptor pointer Y(Outer) Loop control X(Inner) Loop control Destination address Source Address Descriptor control | +10<br>+0c<br>+08<br>+04<br>+00                      | Next descriptor pointe Y(Outer) Loop control Y(Outer) Loop Count X(Inner) Loop control X(Inner) Loop Count Destination address Source Address Descriptor control |
| D transfer      | 2 次元の「for ループ」転送:  for (Y_IDX =0; Y_IDX <= Y_COUNT; Y_IDX+ +) { for (X_IDX =0; X_IDX <= X_COUNT; X_IDX++) { DST_ADDR[DST_INCR] =   (DATA_SIZE) SRC_ADDR[SRC_INCR] } } DST_ADDR[DST_INCR] = (DATA_SIZE) SRC_ADDR[SRC_INCR] } } DST_ADDR[DST_INCR] = (DATA_SIZE) SRC_ADDR[SRC_INCR] * DST_INCR/SRC_INCR は X/Y_INCRに依存する。 | +14<br>+10<br>+0c<br>+08<br>+04<br>+00 | Next descriptor pointer Y(Outer) Loop control X(Inner) Loop control Destination address Source Address Descriptor control | +1c<br>+18<br>+14<br>+10<br>+0c<br>+08<br>+04<br>+00 | Next descriptor pointe Y(Outer) Loop control Y(Outer) Loop Count X(Inner) Loop control X(Inner) Loop Count Destination address Source Address Descriptor control |
| CRC transfer    | 指定された領域の CRC を計算します。 CRC 転送の場合、CRC はメモリマップ I/O (MMIO) レジスタで設定する必要があることに注意してください。                                                                                                                                                                                                                                       | +10<br>+0c<br>+08<br>+04<br>+00        | Next descriptor pointer Y(Outer) Loop control X(Inner) Loop control Destination address Source Address Descriptor control | <b>サ</b> オ                                           | ポートされません                                                                                                                                                         |

(続く)



#### 2 操作概要

#### (続き) 各ディスクリプタタイプの転送例と使用するディスクリプタ (P-DMA/M-DMA) 表 5

| ディスクリプタ<br>タイプ | 転送例                                                                      | 使用するディスクリプタ |     |                         |
|----------------|--------------------------------------------------------------------------|-------------|-----|-------------------------|
|                |                                                                          | P-DMA       | M-E | DMA                     |
| Memory copy    | 1 次元の「for ループ」転送:                                                        | サポートされません   | +10 | Next descriptor pointer |
|                | for (X_IDX =0; X_IDX <= X_COUNT;                                         |             |     | Y(Outer) Loop control   |
|                | <pre>X_IDX+) { DST_ADDR[IDX] =</pre>                                     |             |     | Y(Outer) Loop Count     |
|                | SRC_ADDR[IDX] }.                                                         |             |     | X(Inner) Loop control   |
|                |                                                                          |             | +0c | X(Inner) Loop Count     |
|                |                                                                          |             | +08 | Destination address     |
|                |                                                                          |             | +04 | Source Address          |
|                |                                                                          |             | +00 | Descriptor control      |
| Scatter        | アドレスが散在する 32 ビットのデータ要                                                    | サポートされません   | +0c | Next descriptor pointer |
|                | 素のセットを書く1次元の「for ループ」転<br> 送:                                            |             |     | Y(Outer) Loop control   |
|                | · <del>-</del>                                                           |             |     | Y(Outer) Loop Count     |
|                | for (X_IDX =0; X_IDX <= X_COUNT; X_IDX                                   |             |     | X(Inner) Loop control   |
|                | +=2) { address = SRC_ADDR[IDX] data = SRC_ADDR[IDX+1] *address = data }. |             |     | X(Inner) Loop Count     |
|                | SNC_ADDN[IDX+I] 'addi ess - data ;.                                      |             | +08 | Destination address     |
|                |                                                                          |             | +04 | Source Address          |
|                |                                                                          |             | +00 | Descriptor control      |

#### 2.3.2 トリガ機能

ここでは、トリガ機能について説明します。Trigger input, Trigger output (tr\_out), および Interrupt は、ディスクリ プタによって制御されます。

Trigger input は DMA チャネル転送をアクティブにします。転送が完了すると、Trigger output (tr\_out), linterrupt が出力されます。トリガ操作は、ディスクリプタの TR\_IN\_TYPE, TR\_OUT\_TYPE, および INTR\_TYPE によって指定 されます。Trigger input, Trigger output (tr\_out), Interrupt は、チャネルごとに独立して設定できます。ディスクリ プタの詳細については、Registers TRM を参照してください。

- 4種類のトリガ入力操作があります。
  - Type 0: トリガは、Single transfer を実行します。
  - Type 1: トリガは、Single 1D transfer"を実行します。
  - Type 2: トリガは、現在のディスクリプタを実行します。
  - Type 3: トリガは、ディスクリプタリストを実行します。
- 4種類のトリガ出力と割込みタイミングがあります。
  - Type 0: Output trigger または Interrupt は、single transfer 後に生成されます。
  - Type 1: Output trigger または Interrupt は、Single 1D transfer 後に生成されます。
  - Type 2: Output trigger または Interrupt は、現在のディスクリプタ実行後に生成されます。
  - Type 3: Output trigger または Interrupt は、ディスクリプタリストの実行後に生成されます。

#### トリガ機能の例 2.3.2.1

ここでは、トリガ機能の例を示します。以下の例では、ディスクリプタリストは 2D transfer で 2 つのディスクリプタ (Descriptor 0 と Descriptor 1) を連結して構成されます。

#### 例 1:



### 2 操作概要

この例では、Type 0 トリガの動作について説明します。 図 5 に Type 0 トリガの Trigger input と Trigger output ま たは Interrupt の動作を示します。



図 5 トリガ動作例1

Type 0 トリガでトリガ入力が設定されると、P-DMA/M-DMA はトリガ入力ごとに 1 回の Single transfer を実行しま す。したがって、Descriptor 0を完了するためには16個のトリガ入力が必要です。

Type 0 トリガでトリガ出力と割込みを設定すると、1 回の転送が完了するたびに Trigger output, Interrupt, また はその両方を出力します。したがって、Descriptor O の完了によって、Trigger output, Interrupt, またはその両方 を 16 回出力します。

#### 例 2:

この例では、Type 1 トリガの動作について説明します。 図 6 に Type 1 トリガの Trigger input と Trigger output ま たは Interrupt の動作を示します。



#### 図 6 トリガ動作例2

Type 1 トリガでトリガ入力を設定すると、P-DMA/M-DMA はトリガ入力で 1D transfer を行います。次のトリガが再 び発生すると、P-DMA/M-DMA は 1D transfer を実行します。したがって、Descriptor 0 を完了するためには 2 つ のトリガ入力が必要です。

Type 1 トリガでトリガ出力と割込みを設定すると、1D transfer の転送が完了するたびに Trigger output, Interrupt, またはその両方を出力します。したがって、Descriptor 0 の完了によって、Trigger output, Interrupt, ま たはその両方を2回出力します。

#### 例 3:

この例では、Type 2 トリガの動作について説明します。 図 7 に Type 2 トリガの Trigger input と Trigger output ま たは Interrupt の動作を示します。



### 2 操作概要



#### 図 7 トリガ動作例3

Type 2 トリガでトリガ入力を設定すると、P-DMA/M-DMA はトリガ入力で現在のディスクリプタ (ここでは Descriptor 0)を実行します。次のトリガ入力が発生すると、P-DMA/M-DMA は次のディスクリプタ (ここでは Descriptor 1) を実行します。したがって、ディスクリプタリストを完了させるには2つのトリガ入力が必要です。

Type 2 トリガでトリガ出力と割込みを設定した場合、現在のディスクリプタの転送が完了するたびに、Trigger output, Interrupt, またはその両方を出力します。したがって、ディスクリプタリストの完了によって、Trigger output, Interrupt, またはその両方を2回出力します。

#### 例 4:

この例では、Type 3 トリガの動作について説明します。図 8 に Type 3 トリガの Trigger input と Trigger output ま たは Interrupt の動作を示します。



#### 図 8 トリガ動作例 4

Type 3 トリガでトリガ入力を設定すると、P-DMA/M-DMA はトリガ入力ごとに完全なディスクリプタリストを実行しま す。したがって、ディスクリプタリストを完了させるためには1つのトリガ入力が必要です。

Type 3 トリガでトリガ出力と割込みを設定した場合、ディスクリプタリストの転送完了後に Trigger output, Interrupt, またはその両方を出力します。したがって、ディスクリプタリストの完了によって、Trigger output また は Interrupt を 1 回出力します。



### 2 操作概要

#### P-DMA/M-DMA チャネルのディセーブルとイネーブル 2.4

P-DMA および M-DMA は、複数の独立したデータ転送を実行するように設定/プログラムできます。各データ転送 はチャネルによって管理されます。

DMA チャネルの設定では、設定中は DMA チャネルをディセーブルにし、チャネルを設定した後で DMA チャネル をイネーブルにしてください。表6に、DMA チャネルをイネーブルまたはディセーブルにするために使用されるレ ジスタを示します。

チャネルの数は、製品型格によって異なります。使用可能なチャネルの数については、デバイスデータシートを 参照してください。

#### P-DMA/M-DMA チャネルのディセーブルとイネーブル 表 6

| DMA タイプ | レジスタ (bit)                          | 説明                  |
|---------|-------------------------------------|---------------------|
| P-DMA   | DW_CH_STRUCT_CH_CTL.ENABLED (bit31) | 0: ディセーブル, 1: イネーブル |
| M-DMA   | DMAC_CH_CH_CTL.ENABLED (bit31)      | 0: ディセーブル, 1: イネーブル |



3 P-DMA ユースケース

## 3 P-DMA ユースケース

ここでは、サンプルドライバライブラリ (SDL) を使用した Smart I/O の使用方法について説明します。このアプリケーションノートに記載されているプログラムコードは、SDL に含まれるものです。SDL については、その他の参考資料を参照してください。

SDL には設定部とドライバ部があります。設定部では、主に目的の動作をさせるためのパラメータ値を設定します。ドライバ部は設定部のパラメータ値に基づいて各レジスタを設定します。設定部は、お客様のシステムに合わせて設定できます。

この例では、CYT2B7シリーズを使用しています。

## 3.1 **1D Transfer** (メモリからペリフェラル)

### 3.1.1 概要

ここでは、SCB UART モードを使用時に、DMA によって送信データをメモリから TX-FIFO に転送する例を説明します。この例では、UART は 8 ビットのデータフレームを使用し、データが FIFO に書き込まれると送信を開始します。送信するバイト数は 16 です。 TX FIFO の設定は 8 ビットのデータ要素で、128 要素です。詳細については、Architecture TRM の「Serial Communications Block (SCB)」の章を参照してください。

P-DMA は、CPU からのソフトウェアトリガで転送を開始し、すべてのデータを送信 FIFO に転送した後に CPU への割込みを生成します。

図9にデータ転送動作を示します。



# 図 9 SCB (UART) を使用したメモリからペリフェラル (1D Transfer) のユースケース

- (0) 第 3.1.2 章 チャネルレジスタの初期設定項に従って P-DMA を設定し、SCB と Trigger Multiplexer を設定してください。
- (1) CPU は、Software trigger を Trigger multiplexer を介して P-DMA に通知します。
- (2) P-DMA は、次の保留中のチャネルをアクティブ時に指定された領域 (ディスクリプタポインタ) からディスクリプタを読み出します。
- (3) P-DMA は、転送元 (RAM ベースアドレス) からデータ (d0) を読み出します。
- (4) P-DMA はリードデータ (d0) を転送先アドレス (SCB\_TX\_FIFO\_WR) に書き込みます。その後、P-DMA は転送元アドレスを 0x01 だけインクリメントしますが、転送先アドレスのインクリメントはありません。次に、P-DMA は、転



### 3 P-DMA ユースケース

送元アドレス (RAM ベースアドレス+ 0x01) からデータ (d1) を読み出し、再び転送先アドレス (SCB\_TX\_FIFO\_WR) に書き込みます。P-DMA は d15 のデータが転送されるまで (3) から (4) までを繰り返します。 (5) P-DMA は、すべてのデータの転送が完了すると CPU に割込みを通知します。 チャネルレジスタを初期化し、次のようにディスクリプタを設定します。

## 3.1.2 チャネルレジスタの初期設定

ここでは、このユースケースの P-DMA チャネルとディスクリプタの初期化について説明します。 図 10 は P-DMA の設定手順を示します。



図 10 P-DMA の設定手順

## 3.1.3 設定とサンプルコード

表7はP-DMA用のSDLにおけるパラメータの一覧、表8は設定部の機能の一覧です。

#### 表7 DMA 設定パラメータの一覧

| パラメータ            | 説明                       | 値                           |
|------------------|--------------------------|-----------------------------|
| DW_CHANNEL       | P-DMA チャネルの定義            | 7ul                         |
| DW_CH_INTR       | P-DMA チャネル割込みの定義         | cpuss_interrupts_dw1_7_IRQn |
| DW_SW_TRIG       | P-DMA SW トリガの定義          | TRIG_OUT_MUX_1_PDMA1_TR_IN7 |
| .PDMA_Descriptor | P-DMA の現在のディスクリプタポインタ    | &dwUartTxDescr              |
| .preemptable     | チャネル プリエンプタブル            | Oul                         |
| .priority        | チャネル優先度                  | Oul                         |
| .enable          | チャネル イネーブル               | 1ul                         |
| .deact           | DESCR_CTL WAIT_FOR_DEACT | Oul                         |
| .intrType        | DESCR_CTL INTR_TYPE      | CY_PDMA_INTR_DESCR_CMPLT    |
| .trigoutType     | DESCR_CTL TR_OUT_TYPE    | CY_PDMA_TRIGOUT_DESCR_CMPLT |
| .chStateAtCmplt  | DESCR_CTL CH_DISABLE     | CY_PDMA_CH_DISABLED         |
| .triginType      | DESCR_CTL TR_IN_TYPE     | CY_PDMA_TRIGIN_DESCR        |
| .dataSize        | DESCR_CTL DATA_SIZE      | CY_PDMA_BYTE                |



# 3 P-DMA ユースケース

## 表 7 (続き) DMA 設定パラメータの一覧

| 説明                          | 値                                                                                                                                                                         |
|-----------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DESCR_CTL SRC_TRANSFER_SIZE | 0ul                                                                                                                                                                       |
| DESCR_CTL DST_TRANSFER_SIZE | 1ul                                                                                                                                                                       |
| DESCR_CTL DESCR_TYPE        | CY_PDMA_1D_TRANSFER                                                                                                                                                       |
| DESCR_SRC                   | (void *)g_uart_tx_buffer                                                                                                                                                  |
| DESCR_DST                   | (void *)&CY_USB_SCB_TYPE-<br>>unTX_FIFO_WR.u32Register                                                                                                                    |
| DESCR_X_CTL SRC_X_INCR      | 1ul                                                                                                                                                                       |
| DESCR_X_CTL DST_X_INCR      | 0ul                                                                                                                                                                       |
| DESCR_X_CTL X_COUNT         | UART_TX_BUFFER_SIZE                                                                                                                                                       |
| DESCR_NEXT_PTR              | NULL                                                                                                                                                                      |
|                             | DESCR_CTL SRC_TRANSFER_SIZE  DESCR_CTL DST_TRANSFER_SIZE  DESCR_CTL DESCR_TYPE  DESCR_SRC  DESCR_DST  DESCR_X_CTL SRC_X_INCR  DESCR_X_CTL DST_X_INCR  DESCR_X_CTL X_COUNT |

### 表 8 DMA 設定機能の一覧

| 機能                                          | 説明                                                   | 備考                                                             |
|---------------------------------------------|------------------------------------------------------|----------------------------------------------------------------|
| DW1_Ch_IntHandler()                         | P-DMA1 割込み用ハンドラ                                      | Code Listing 3 を参照してください                                       |
| Cy_PDMA_Disable()                           | P-DMA ディセーブルの設定                                      | P-DMA_CTL_ENABLED ビットに書き<br>込みます。                              |
|                                             |                                                      | Code Listing 6 を参照してください                                       |
| Cy_PDMA_Chnl_DeInit()                       | P-DMA をデフォルト値にリセット                                   | チャネルに対応するレジスタの内容<br>をすべてクリアします。                                |
|                                             |                                                      | Code Listing 7 を参照してください                                       |
| Cy_PDMA_Descr_Init()                        | P-DMA ディスクリプタ初期化の設定                                  | Code Listing 8 を参照してください                                       |
| Cy_PDMA_Chnl_Init()                         | P-DMA チャネル初期化の設定                                     | Code Listing 9 を参照してください                                       |
| Cy_PDMA_Chnl_Enable()                       | P-DMA チャネル イネーブルの設定                                  | Code Listing 10 を参照してください                                      |
| Cy_PDMA_Chnl_SetInterruptMask()             | P-DMA チャネル割込みマスクの設<br>定                              | Code Listing 11 を参照してください                                      |
| Cy_PDMA_Enable()                            | P-DMA イネーブルの設定                                       | P-DMA_CTL_ENABLED ビットに書き<br>込みます。<br>Code Listing 12 を参照してください |
| Cy_SysInt_InitIRQ()                         | 割込みの設定                                               | -                                                              |
| Cy_SysInt_SetSystemIrqVector()              | 割込みベクタの設定                                            | -                                                              |
| NVIC_EnableIRQ()                            | NVIC イネーブル割込み                                        | -                                                              |
| Cy_TrigMux_SwTrigger()                      | ソフトウェアトリガの生成                                         | -                                                              |
| Cy_PDMA_Chnl_GetInterruptStatus<br>Masked() | 1回のロードで、対応する INTR と<br>INTR_MASK フィールドの論理和を<br>返します。 | Code Listing 4 を参照してください                                       |
| Cy_PDMA_Chnl_ClearInterrupt()               | P-DMA チャネルが割込みステータ<br>スをクリアするように設定                   | Code Listing 5 を参照してください                                       |



### 3 P-DMA ユースケース

Code Listing 1 は、1D Transfer (メモリからペリフェラル) へのプログラム例を示します。GPIO, UART, およびクロックの設定については、Architecture TRM およびアプリケーションノートを参照してください。 以下は、SDL のドライバ部のレジスタ表記を説明します。

- base は DMA レジスタのベースアドレスへのポインタを意味します。
- base-> CH\_STRUCT[idx].unCH\_CTL.u32Register は Registers TRM に記載されている DWx\_CH\_STRUCT[idx] レジスタです。その他のレジスタについても、同様の意味です。"x"はポートサフィック ス番号、"idx"はレジスタインデックス番号を表します。
- レジスタ設定のパフォーマンスを向上させるため、SDL は完全な 32 ビットデータをレジスタに書き込みます。 各ビットフィールドが生成され、最終的に 32 ビットデータとしてレジスタに書き込まれます。

```
pstcPDMA->CH_STRUCT[chNum].unCH_CTL.u32Register;
pstcPDMA->CH_STRUCT[chNum].unCH_IDX.u32Register;
pstcPDMA->CH_STRUCT[chNum].unCH_CURR_PTR.u32Register;
pstcPDMA->CH_STRUCT[chNum].unINTR_MASK.u32Register;
pstcPDMA->CH_STRUCT[chNum].unINTR_SET.u32Register;
```

レジスタ表記の結合と構造の詳細については、hdr/rev\_x/ipの cyip\_dw\_v2.hを参照してください。



### 3 P-DMA ユースケース

### Code Listing 1 1D Transfer (メモリからペリフェラル) の例

```
/* Define DW channel
Define DW channel interrupt
Define DW SW Trigger */
#define DW CHANNEL
#define DW_CH_INTR
                                 cpuss_interrupts_dw1_7_IRQn
#define DW_SW_TRIG
                                 TRIG_OUT_MUX_1_PDMA1_TR_IN7
void DW1_Ch_IntHandler(void); /* See Code Listing 3. */
int main(void)
{
/* (1) Disable P-DMA. See Code Listing 6.
(2) Resets P-DMA to default values. See Code Listing 7.
(3) Configures P-DMA descriptor initialize. See Code Listing 8.
(4) Enable P-DMA channel. See Code Listing 10.
(5) Enable P-DMA. See Code Listing 12 */
    /* Initialize & Enable DMA */
    Cy_PDMA_Disable(DW1);
    Cy_PDMA_Chnl_DeInit(DW1, DW_CHANNEL);
    Cy_PDMA_Descr_Init(&dwUartTxDescr, &dw1ChUartTxConfig);
    Cy_PDMA_Chnl_Init(DW1, DW_CHANNEL, &dwUartTxConfig);
    Cy_PDMA_Chnl_Enable(DW1, DW CHANNEL);
    Cy_PDMA_Chnl_SetInterruptMask(DW1, DW_CHANNEL);
    Cy_PDMA_Enable(DW1);
    /* Prepare source buffer data */
    for(uint32_t i = Oul; i < UART_TX_BUFFER_SIZE; i++)</pre>
        g_uart_tx_buffer[i] = (i + 48ul); /* ASCII Code '0','1','2' ... */
    }
    /* Interrupt Initialization */
    Cy_SysInt_InitIRQ(&stc_sysint_irq_cfg);
    /* Configures interrupt */
    Cy_SysInt_SetSystemIrqVector(stc_sysint_irq_cfg.sysIntSrc, DW1_Ch_IntHandler);
    NVIC_EnableIRQ(stc_sysint_irq_cfg.intIdx);
    /* SW Trigger */
    /* Generates a software trigger
                                        */
    Cy_TrigMux_SwTrigger(DW_SW_TRIG, TRIGGER_TYPE_EDGE, 1ul);
    for(;;);
}
```



3 P-DMA ユースケース

#### Code Listing 2 P-DMA チャネル、ディスクリプタの設定

```
* \var uint8_t g_uart_tx_buffer
 * \brief UART TX buffer
uint8_t g_uart_tx_buffer[UART_TX_BUFFER_SIZE] = { Oul }; /* Variable for source address
TX_buffer */
 * \var cy_stc_pdma_descr_t dwUartTxDescr /* Variable for P-DMA descriptor */
* \brief PDMA descriptor
static cy_stc_pdma_descr_t
                               dwUartTxDescr;
/**
* \var cy_stc_pdma_chnl_config_t dwUartTxConfig
* \brief PDMA configuration */
    /* Configure P-DMA channel */
const cy_stc_pdma_chnl_config_t dwUartTxConfig =
{
    .PDMA Descriptor = &dwUartTxDescr,
   .preemptable
                  = 0ul,
   .priority
                  = 0ul,
                   = 1ul,
    .enable
};
* \var cy_stc_pdma_descr_config_t dw1ChUartTxConfig
* \brief PDMA descriptor configuration */
static cy_stc_pdma_descr_config_t dw1ChUartTxConfig =
    .deact
                  = Oul, /* Configure P-DMA descriptor */
                  = CY PDMA INTR DESCR CMPLT, /* Configure P-DMA descriptor */
   .intrType
                = CY_PDMA_TRIGOUT_DESCR_CMPLT, /* Configure P-DMA descriptor */
   .trigoutType
   .chStateAtCmplt = CY_PDMA_CH_DISABLED, /* Configure P-DMA descriptor */
   .triginType = CY_PDMA_TRIGIN_DESCR, /* Configure P-DMA descriptor */
    .dataSize
                     CY_PDMA_BYTE, /* Configure P-DMA descriptor */
   .srcTxfrSize = Oul, // same as "dataSize" /* Configure P-DMA descriptor */
                     1ul, // 32bit width /* Configure P-DMA descriptor */
   .destTxfrSize =
                     CY_PDMA_1D_TRANSFER, /* Configure P-DMA descriptor */
    .descrType
   .srcAddr
                     (void *)g_uart_tx_buffer, /* Configure P-DMA descriptor */
   .destAddr
                     (void *)&CY_USB_SCB_TYPE->unTX_FIFO_WR.u32Register, /* Configure P-
DMA descriptor */
                     1ul, /* Configure P-DMA descriptor */
    srcXincr
    .destXincr
                     Oul, /* Configure P-DMA descriptor */
                     UART_TX_BUFFER_SIZE, /* Configure P-DMA descriptor */
    .xCount
    .descrNext
                = NULL /* Configure P-DMA descriptor */
};
 * \var cy_stc_sysint_irq_t stc_sysint_irq_cfg
```



### 3 P-DMA ユースケース

```
* \brief IRQ DMA configuration */
   /* Configure interrupt */
static const cy_stc_sysint_irq_t stc_sysint_irq_cfg =
    .sysIntSrc = DW_CH_INTR,
            = CPUIntIdx2_IRQn,
    .intIdx
    .isEnabled = true.
```

#### Code Listing 3 DW1\_Ch\_IntHandler()

```
void DW1_Ch_IntHandler(void)
{
   uint32_t masked;
   masked = Cy_PDMA_Chnl_GetInterruptStatusMasked(DW1, DW CHANNEL); /* See code Listing 4.
   if ((masked & CY_PDMA_INTRCAUSE_COMPLETION) != @ul)
       /* Clear Complete DMA interrupt flag */
       Cy PDMA Chnl ClearInterrupt(DW1, DW CHANNEL); /* See Code Listing 5. */
    }
   else
       CY_ASSERT(false);
}
```

#### Code Listing 4 Cy\_PDMA\_Chnl\_GetInterruptStatusMasked()

```
STATIC INLINE uint32 t Cy PDMA Chnl GetInterruptStatusMasked(const volatile stc DW t
*pstcPDMA, uint32_t chNum)
{
    return (pstcPDMA->CH STRUCT[chNum].unINTR MASKED.u32Register);
```

#### Code Listing 5 Cy\_PDMA\_Chnl\_ClearInterrupt()

```
void Cy_PDMA_Chn1_ClearInterrupt(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
   pstcPDMA->CH STRUCT[chNum].unINTR.u32Register = CY PDMA INTR BIT MASK;
    /* Readback of the register is required by hardware. */
    (void) pstcPDMA->CH_STRUCT[chNum].unINTR.u32Register;
}
```



3 P-DMA ユースケース

#### Code Listing 6 Cy\_PDMA\_Disable()

```
void Cy_PDMA_Disable(volatile stc_DW_t *pstcPDMA)
{
    pstcPDMA->unCTL.stcField.u1ENABLED = Oul; /* Write to P-DMA_CTL_ENABLED bit */
}
```

#### Code Listing 7 Cy\_PDMA\_Chnl\_DeInit()

```
void Cy_PDMA_Chnl_DeInit(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
  /* Resets P-DMA to default value */
{
   pstcPDMA->CH_STRUCT[chNum].unCH_CTL.u32Register = 0ul;
   pstcPDMA->CH_STRUCT[chNum].unCH_IDX.u32Register = 0ul;
   pstcPDMA->CH_STRUCT[chNum].unCH_CURR_PTR.u32Register = 0ul;
   pstcPDMA->CH_STRUCT[chNum].unINTR_MASK.u32Register = 0ul;
   pstcPDMA->CH_STRUCT[chNum].unINTR_SET.u32Register = 0ul;
}
```



#### 3 P-DMA ユースケース

#### Code Listing 8 Cy\_PDMA\_Descr\_Init()

```
cy_en_pdma_status_t Cy_PDMA_Descr_Init(cy_stc_pdma_descr_t* descriptor, const
cy_stc_pdma_descr_config_t* config)
{
    cy_en_pdma_status_t retVal = CY_PDMA_ERR_UNC;
    if ((descriptor != NULL) && (config != NULL))
        descriptor->unPDMA_DESCR_CTL.stcField.u2WAIT_FOR_DEACT
                                                                                 config->deact;
        descriptor->unPDMA DESCR CTL.stcField.u2INTR TYPE
                                                                                 config-
>intrType;
        descriptor->unPDMA_DESCR_CTL.stcField.u2TR_OUT_TYPE
                                                                                 config-
>trigoutType;
        descriptor->unPDMA_DESCR_CTL.stcField.u2TR_IN_TYPE
                                                                                 config-
>triginType;
        descriptor->unPDMA_DESCR_CTL.stcField.u1SRC_TRANSFER_SIZE
                                                                                 config-
>srcTxfrSize;
        descriptor->unPDMA DESCR CTL.stcField.u1DST TRANSFER SIZE
                                                                                 config-
>destTxfrSize;
        descriptor->unPDMA_DESCR_CTL.stcField.u1CH_DISABLE
                                                                                 config-
>chStateAtCmplt;
        descriptor->unPDMA_DESCR_CTL.stcField.u2DATA_SIZE
                                                                                 config-
>dataSize;
        descriptor->unPDMA DESCR CTL.stcField.u2DESCR TYPE
                                                                                 config-
>descrType;
        descriptor->u32PDMA_DESCR_SRC
(uint32_t)config->srcAddr;
        descriptor->u32PDMA DESCR DST
(uint32_t)config->destAddr;
        switch(config->descrType)
        case (uint32_t)CY_PDMA_SINGLE_TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        case (uint32 t)CY PDMA 1D TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12SRC_X_INCR =
                                                                             (uint32_t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR =
                                                                             (uint32_t)config-
>destXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u8X_COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        case (uint32_t)CY_PDMA_CRC_TRANSFER:
```



### 3 P-DMA ユースケース

```
{
            descriptor->unPDMA DESCR X CTL.stcField.u12SRC X INCR =
                                                                             (uint32 t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR
                                                                             0ul;
            descriptor->unPDMA DESCR X CTL.stcField.u8X COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        case (uint32_t)CY_PDMA_2D_TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12SRC_X_INCR
                                                                             (uint32_t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR
                                                                             (uint32_t)config-
>destXincr;
            descriptor->unPDMA DESCR X CTL.stcField.u8X COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u12SRC_Y_INCR
                                                                             (uint32_t)config-
>srcYincr;
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u12DST_Y_INCR
                                                                             (uint32_t)config-
>destYincr;
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u8Y_COUNT
                                                                             (uint32_t)((config-
>yCount) - 1ul);
            descriptor->u32PDMA_DESCR_NEXT_PTR
                                                                             (uint32_t)config-
>descrNext:
            break;
        }
        default:
            /* Unsupported type of descriptor */
            break:
        }
        }
        retVal = CY PDMA SUCCESS;
    }
    else
        retVal = CY_PDMA_INVALID_INPUT_PARAMETERS;
    return retVal;
}
```



### 3 P-DMA ユースケース

#### Code Listing 9 Cy\_PDMA\_Chnl\_Init()

```
cy_en_pdma_status_t Cy_PDMA_Chnl_Init(volatile stc_DW_t *pstcPDMA, uint32_t chNum, const
cy stc pdma chnl config t* chnlConfig)
{
    cy_en_pdma_status_t retVal = CY_PDMA_ERR_UNC;
   if ((pstcPDMA != NULL) && (chnlConfig != NULL))
        /* Set current descriptor */
        pstcPDMA->CH_STRUCT[chNum].unCH_CURR_PTR.u32Register
                                                                       = (uint32_t)chnlConfig-
>PDMA_Descriptor;
        /* Set if the channel is preemtable */
        pstcPDMA->CH_STRUCT[chNum].unCH_CTL.stcField.u1PREEMPTABLE
                                                                       = chnlConfig-
>preemptable;
        /* Set channel priority */
        pstcPDMA->CH STRUCT[chNum].unCH CTL.stcField.u2PRIO
                                                                       = chnlConfig->priority;
        /* Set enabled status */
        pstcPDMA->CH STRUCT[chNum].unCH CTL.stcField.u1ENABLED
                                                                       = chnlConfig->enable;
        retVal = CY_PDMA_SUCCESS;
    }
   else
        retVal = CY_PDMA_INVALID_INPUT_PARAMETERS;
   return (retVal);
}
```

#### Code Listing 10 Cy\_PDMA\_Chnl\_Enable()

```
_STATIC_INLINE void <mark>Cy_PDMA_Chn1_Enable</mark>(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
   pstcPDMA->CH_STRUCT[chNum].unCH_CTL.stcField.u1ENABLED = 1ul;
```

#### Code Listing 11 Cy\_PDMA\_Chnl\_SetInterruptMask()

```
__STATIC_INLINE void Cy_PDMA_Chnl_SetInterruptMask(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
   pstcPDMA->CH STRUCT[chNum].unINTR MASK.u32Register = CY PDMA INTR BIT MASK;
```



### 3 P-DMA ユースケース

### Code Listing 12 Cy\_PDMA\_Enable()

```
void Cy_PDMA_Enable(volatile stc_DW_t *pstcPDMA)
{
  pstcPDMA->unCTL.stcField.u1ENABLED = 1ul;  // Write to P-DMA_CTL_ENABLED bit //
}
```

## 3.2 1D Transfer (ペリフェラルからメモリ)

### 3.2.1 概要

ここでは、複数のポートの入力状態をメモリ (RAM) に周期的なトリガで転送する例を説明します。TCPWM は、周期的なトリガを生成するために使用されます。詳細は、Architecture TRM の「Timer, Counter, and PWM」の章を参照してください。

ポートの入力状態は、TCPWMに設定された周期的なタイミングでメモリに格納されます。その結果、CPUはポートレジスタにアクセスしなくてもメモリの読出しにより、指定したタイミングでポートの状態を確認できます。これは、低電力モードに移行する前にポートの状態を保存する場合に便利です。

この例では、P-DMA は GPIO\_PRT\_IN レジスタの値を RAM に転送します。転送するレジスタの数は 23 です (ポート 0 からポート 22 まで)。 GPIO\_PRT\_IN レジスタは 0x80 の間隔で配置されています。 P-DMA は、すべてのレジスタからデータを転送した後に割込みを生成します。 図 11 にデータ転送動作を示します。



図 11 1D Transfer (ペリフェラルからメモリ) の動作



### 3 P-DMA ユースケース

- (0) P-DMA の初期設定に従って P-DMA を設定してください。さらに、TCPWM とトリガマルチプレクサを設定してください。
- (1) CPU が TCPWM タイマを起動します。
- (2) TCPWM は、指定したカウント値 (オーバフロー) に達すると、Trigger Multiplexer を介して P-DMA にトリガを出力します。
- (3) P-DMA は、転送を受け付け時に、指定された領域 (ディスクリプタポインタ) からディスクリプタを読み出します。
- (4) P-DMA は、転送元アドレス (GPIO\_PRTO\_IN) からデータを読み出し、読み出したデータを転送先アドレス (RAM ベースアドレス) に書き込みます。その後、P-DMA は転送元アドレスを 0x80 だけインクリメントし、転送先アドレスは 0x04 だけインクリメントします。次に、P-DMA は、転送元アドレス (GPIO\_PRT1\_IN) からデータを読み出し、転送先アドレス (RAM ベースアドレス+ 0x04) に再度書き込みます。
- (5) すべての転送が完了すると P-DMA は、CPU に割込みを通知します。
- (6) CPU は割込みを受け付け、RAM にあるポート状態を読み出します。

TCPWM が再度トリガを出力すると、手順(3)から(6)を繰り返します。

## 3.2.2 P-DMA の初期設定

ここでは、このユースケースの P-DMA チャネルとディスクリプタの初期化について説明します。

図 12 に P-DMA の設定手順を示します。



図 12 P-DMA の設定手順

## 3.2.3 設定とサンプルコード

表9はDMA用のSDLにおけるパラメータの一覧、表10は設定部の機能の一覧です。

#### 表 9 DMA 設定パラメータの一覧

| パラメータ                    | 説明                          | 値                                |
|--------------------------|-----------------------------|----------------------------------|
| TCPWMx_GRPx_CNTx_COUNTER | カウンタを使用した TCPWM の定<br>義     | TCPWM0_GRP0_CNT0                 |
| DW_CHANNEL               | P-DMA チャネルの定義               | 8ul                              |
| TCPWM_TO_MUX_TRIG        | マルチプレクサへのトリガ TCPWM<br>の定義   | TRIG_IN_MUX_3_TCPWM_16_TR_OUT 00 |
| MUX_TO_PDMA_TRIG         | P-DMA に対するトリガマルチプレ<br>クサの定義 | TRIG_OUT_MUX_3_PDMA0_TR_IN8      |



3 P-DMA ユースケース

## 表 9 (続き) DMA 設定パラメータの一覧

| パラメータ            | 説明                          | 値                                        |
|------------------|-----------------------------|------------------------------------------|
| DW_CH_INTR       | P-DMA チャネル割込みの定義            | cpuss_interrupts_dw0_8_IRQn              |
| DST_BUFFER_SIZE  | 転送先バッファサイズの定義               | 23ul                                     |
| .PDMA_Descriptor | P-DMA の現在のディスクリプタポ<br>インタ   | &dwTcpwmDescr                            |
| .preemptable     | チャネル プリエンプタブル               | Oul                                      |
| .priority        | チャネル優先度                     | Oul                                      |
| enable.          | チャネル イネーブル                  | 1ul                                      |
| .deact           | DESCR_CTL WAIT_FOR_DEACT    | Oul                                      |
| .intrType        | DESCR_CTL INTR_TYPE         | CY_PDMA_INTR_X_LOOP_CMPLT                |
| .trigoutType     | DESCR_CTL TR_OUT_TYPE       | CY_PDMA_TRIGOUT_X_LOOP_CMPLT             |
| .chStateAtCmplt  | DESCR_CTL CH_DISABLE        | CY_PDMA_CH_ENABLED                       |
| .triginType      | DESCR_CTL TR_IN_TYPE        | CY_PDMA_TRIGIN_DESCR                     |
| .dataSize        | DESCR_CTL DATA_SIZE         | CY_PDMA_WORD                             |
| .srcTxfrSize     | DESCR_CTL SRC_TRANSFER_SIZE | Oul                                      |
| .destTxfrSize    | DESCR_CTL DST_TRANSFER_SIZE | Oul                                      |
| .descrType       | DESCR_TYPE                  | CY_PDMA_1D_TRANSFER                      |
| .srcAddr         | DESCR_SRC                   | (void *)&GPIO_PRT0-<br>>unIN.u32Register |
| .destAddr        | DESCR_DST                   | (void *)g_DestBuffer                     |
| .srcXincr        | DESCR_X_CTL SRC_X_INCR      | 32ul                                     |
| destXincr        | DESCR_X_CTL DST_X_INCR      | 1ul                                      |
| .xCount          | DESCR_X_CTL X_COUNT         | DST_BUFFER_SIZE                          |
| .descrNext       | DESCR_NEXT_PTR              | &dwTcpwmDescr                            |

### 表 10 DMA 設定機能の一覧

| 機能                             | 説明                 | 備考                                |
|--------------------------------|--------------------|-----------------------------------|
| DW0_Ch_IntHandler()            | P-DMA0 割込み用ハンドラ    | Code Listing 15 を参照してください         |
| Counter_Handler()              | TCPWM カウンタ割込み用ハンドラ | Code Listing 18 を参照してください         |
| Cy_SysInt_InitIRQ()            | 割込みの設定             | -                                 |
| Cy_SysInt_SetSystemIrqVector() | 割込みベクタの設定          | -                                 |
| NVIC_SetPriority()             | NVIC セット プライオリティ   | -                                 |
| NVIC_EnableIRQ()               | NVIC イネーブル割込み      | -                                 |
| Cy_PDMA_Disable()              | P-DMA ディセーブルの設定    | P-DMA_CTL_ENABLED ビットに書き込<br>みます。 |
| . And . A.                     |                    | Code Listing 19 を参照してください         |



3 P-DMA ユースケース

## 表 10 (続き) DMA 設定機能の一覧

| 機能                                       | 説明                                                | 備考                              |
|------------------------------------------|---------------------------------------------------|---------------------------------|
| Cy_PDMA_Chnl_DeInit()                    | P-DMA をデフォルト値にリセット                                | チャネルに対応するレジスタの内容を<br>すべてクリアします。 |
|                                          |                                                   | Code Listing 20 を参照してください       |
| Cy_PDMA_Descr_Init()                     | P-DMA ディスクリプタ初期化の設<br>定                           | Code Listing 21 を参照してください       |
| Cy_PDMA_Chnl_Init()                      | P-DMA チャネル初期化の設定                                  | Code Listing 22 を参照してください       |
| Cy_PDMA_Chnl_Enable()                    | P-DMA チャネル イネーブルの設<br>定                           | Code Listing 23 を参照してください       |
| Cy_PDMA_Chnl_SetInterruptMask( )         | P-DMA チャネル割込みマスクの設<br>定                           | Code Listing 24 を参照してください       |
| Cy_PDMA_Enable()                         | P-DMA イネーブルの設定                                    | DW_CTL_ENABLED ビットに書き込みます。      |
|                                          |                                                   | Code Listing 25 を参照してください       |
| Cy_TrigMux_Connect()                     | トリガ マルチプレクサの初期化                                   | -                               |
| Cy_Tcpwm_TriggerStart()                  | TCPWM 開始                                          | -                               |
| Cy_PDMA_Chnl_GetInterruptStatu sMasked() | 1回のロードで、対応する INTR と<br>INTR_MASK フィールドの論理和を<br>返す | Code Listing 16 を参照してください       |
| Cy_PDMA_Chnl_ClearInterrupt()            | P-DMA チャネルが割込みステータ<br>スをクリアするように設定                | Code Listing 17 を参照してください       |
| Cy_Tcpwm_Counter_ClearCC0_Int r()        | TCPWM CCO 割り込みフラグをクリア                             | -                               |

Code Listing 13 は、1D Transfer (ペリフェラル→メモリ) するプログラム例を示します。GPIO, TCPWM, およびクロックの設定については、Architecture TRM およびアプリケーションノートを参照してください。



3 P-DMA ユースケース

### Code Listing 13 1D Transfer (ペリフェラルからメモリ)例

```
TCPWM0_GRP0_CNT0 /* Write to P-DMA_CTL_ENABLED bit
#define TCPWMx GRPx CNTx COUNTER
/* Define P-DMA channel
Define Trigger TCPWM to MUX
Define Trigger MUX to P-DMA
Define P-DMA channel interrupt
Define DST buffer size */
#define DW_CHANNEL
                                            8ul
#define TCPWM_TO_MUX_TRIG
                                            TRIG_IN_MUX_3_TCPWM_16_TR_OUT00
#define MUX TO PDMA TRIG
                                            TRIG OUT MUX 3 PDMA0 TR IN8
#define DW CH INTR
                                            cpuss_interrupts_dw0_8_IRQn
#define DST_BUFFER_SIZE
                                            23ul
void DWO_Ch_IntHandler(void); /* See Code Listing 15
void Counter_Handler(void); /* See Code Listing 18
int main(void)
{
    /* (1) Disable P-DMA. See Code Listing 19.
(2) Resets P-DMA to default values. See Code Listing 20.
(3) Configures P-DMA descriptor initialize. See Code Listing 21.
(4) Enable P-DMA channel. See Code Listing 23.
(5) Enable P-DMA. See Code Listing 25. */
    /* Initialize & Enable DMA */
   Cy PDMA Disable(DW0);
   Cy_PDMA_Chnl_DeInit(DW0, DW_CHANNEL);
   Cy_PDMA_Descr_Init(&dwTcpwmDescr, &dw0ChTcpwmConfig);
   Cy PDMA Chnl Init(DW0, DW CHANNEL, &dwTcpwmConfig);
   Cy_PDMA_Chnl_Enable(DW0, DW_CHANNEL);
   Cy_PDMA_Chnl_SetInterruptMask(DW0, DW CHANNEL);
   Cy_PDMA_Enable(DW0);
   /* Trigger Multiplexer Initialization */
    /* TCPWM To DW */
    Cy_TrigMux_Connect(TCPWM_TO_MUX_TRIG, MUX_TO_PDMA_TRIG, CY_TR_MUX_TR_INV_DISABLE,
TRIGGER_TYPE_LEVEL, Oul);
    /* Interrupt Initialization */
   Cy_SysInt_InitIRQ(&stc sysint irq cfg);
    Cy_SysInt_SetSystemIrqVector(stc_sysint_irq_cfg.sysIntSrc, DW0_Ch_IntHandler);
                                                                                       /* See
Configures interrupt
                      */
   NVIC_SetPriority(stc_sysint_irq_cfg.intIdx, Oul);
   NVIC_EnableIRQ(stc_sysint_irq_cfg.intIdx);
    /* TCPWM Start */
```



# 3 P-DMA ユースケース

```
Cy_Tcpwm_TriggerStart(TCPWMx_GRPx_CNTx_COUNTER); /* See TCPWM start */
for(;;);
}
```



3 P-DMA ユースケース

#### Code Listing 14 P-DMA チャネル、ディスクリプタの設定

```
* \var cy_stc_pdma_descr_t dwTcpwmDescr
 * \brief PDMA descriptor */
static cy_stc_pdma_descr_t
                                 dwTcpwmDescr; /* Variable for source address TX_buffer */
 * \var cy_stc_pdma_chnl_config_t dwTcpwmConfig
 * \brief PDMA configuration */
    /* Configure P-DMA channel */
const cy_stc_pdma_chnl_config_t dwTcpwmConfig =
{
    .PDMA Descriptor = &dwTcpwmDescr,
                   = 0ul,
    .preemptable
    .priority
                    = 0ul,
    .enable
                    = 1ul,
};
/**
 * \var cy_stc_pdma_descr_config_t dw0ChTcpwmConfig
 * \brief PDMA descriptor configuration */
static cy_stc_pdma_descr_config_t dw0ChTcpwmConfig =
    /* Configure P-DMA descriptor */
{
                       Oul,
    .deact
                      CY_PDMA_INTR_X_LOOP_CMPLT,
    .intrType
    .trigoutType
                CY_PDMA_TRIGOUT_X_LOOP_CMPLT,
    .chStateAtCmplt = CY_PDMA_CH_ENABLED,
    .triginType

    CY PDMA TRIGIN DESCR,

    .dataSize
                   = CY_PDMA_WORD,
    .srcTxfrSize = Oul, /* Same as dataSize */
    .destTxfrSize =
                       Oul, /* Same as dataSize */
                  = CY_PDMA_1D_TRANSFER,
    .descrType
                  = (void *)&GPIO PRTO->unIN.u32Register,
    .srcAddr
    .destAddr
                      (void *)g_DestBuffer,
                  = 32ul, /* address +80h */
    .srcXincr
                  = 1ul, /* address +04h */
    .destXincr
    .xCount
                   = DST_BUFFER_SIZE,
    .descrNext
                 = &dwTcpwmDescr
};
 * \var cy_stc_sysint_irq_t stc_sysint_irq_cfg
* \brief IRQ DMA configuration */
/* Configure interrupt */
static const cy_stc_sysint_irq_t stc_sysint_irq_cfg =
{
    .sysIntSrc = DW_CH_INTR,
    .intIdx
            = CPUIntIdx2_IRQn,
    .isEnabled = true,
};
```



## \_\_\_\_ 3 P-DMA ユースケース

#### Code Listing 15 DW0\_Ch\_IntHandler()

```
void DWO_Ch_IntHandler(void)
    uint32_t masked;
    masked = Cy_PDMA_Chnl_GetInterruptStatusMasked(DW0, DW_CHANNEL); /* See Code Listing
16. */
    if ((masked & CY_PDMA_INTRCAUSE_COMPLETION) != @ul)
        /* Clear Complete DMA interrupt flag */
        Cy_PDMA_Chnl_ClearInterrupt(DW0, DW_CHANNEL); /*See Code Listing 17.*/
        /* Read the port status */
        for(uint8_t portcnt = 0; portcnt < DST_BUFFER_SIZE; portcnt++)</pre>
            g_portStatus[portcnt] = g_DestBuffer[portcnt];
        }
    }
    else
        CY_ASSERT(false);
}
```

#### Code Listing 16 Cy\_SysInt\_SetVector()

```
_STATIC_INLINE uint32_t <mark>Cy_PDMA_Chn1_GetInterruptStatusMasked</mark>(const volatile stc_DW_t
*pstcPDMA, uint32 t chNum)
{
    return (pstcPDMA->CH_STRUCT[chNum].unINTR_MASKED.u32Register);
}
```

#### Code Listing 17 Cy\_PDMA\_Chnl\_ClearInterrupt()

```
void Cy_PDMA_Chn1_ClearInterrupt(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
{
    pstcPDMA->CH STRUCT[chNum].unINTR.u32Register = CY PDMA INTR BIT MASK;
    /* Readback of the register is required by hardware. */
    (void) pstcPDMA->CH_STRUCT[chNum].unINTR.u32Register;
}
```



#### 3 P-DMA ユースケース

#### Code Listing 18 Cy\_Prot\_ConfigPpuFixedSlaveStruct()

```
void Counter_Handler(void)
{
    if(Cy_Tcpwm_Counter_GetCC0_IntrMasked(TCPWMx_GRPx_CNTx_COUNTER))
    {
        /* Clear TCPWM CC0 interrupt flag Group#0 Counter#0 */
        Cy_Tcpwm_Counter_ClearCC0_Intr(TCPWMx_GRPx_CNTx_COUNTER);
        /* user program here.. */
    }
}
```

#### Code Listing 19 Cy\_PDMA\_Disable()

```
void Cy_PDMA_Disable(volatile stc_DW_t *pstcPDMA)
{
    pstcPDMA->unCTL.stcField.u1ENABLED = Oul; /* Write to P-DMA_CTL_ENABLED bit */
}
```

#### Code Listing 20 Cy\_PDMA\_Chnl\_DeInit()

```
void Cy_PDMA_Chnl_DeInit(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
  /* Resets P-DMA to default value */
{
    pstcPDMA->CH_STRUCT[chNum].unCH_CTL.u32Register = 0ul;
    pstcPDMA->CH_STRUCT[chNum].unCH_IDX.u32Register = 0ul;
    pstcPDMA->CH_STRUCT[chNum].unCH_CURR_PTR.u32Register = 0ul;
    pstcPDMA->CH_STRUCT[chNum].unINTR_MASK.u32Register = 0ul;
    pstcPDMA->CH_STRUCT[chNum].unINTR_SET.u32Register = 0ul;
}
```



#### 3 P-DMA ユースケース

### Code Listing 21 Cy\_PDMA\_Descr\_Init()

```
cy_en_pdma_status_t Cy_PDMA_Descr_Init(cy_stc_pdma_descr_t* descriptor, const
cy_stc_pdma_descr_config_t* config)
{
    cy_en_pdma_status_t retVal = CY_PDMA_ERR_UNC;
    if ((descriptor != NULL) && (config != NULL))
        descriptor->unPDMA_DESCR_CTL.stcField.u2WAIT_FOR_DEACT
                                                                                 config->deact;
        descriptor->unPDMA DESCR CTL.stcField.u2INTR TYPE
                                                                                 config-
>intrType;
        descriptor->unPDMA_DESCR_CTL.stcField.u2TR_OUT_TYPE
                                                                                 config-
>trigoutType;
        descriptor->unPDMA_DESCR_CTL.stcField.u2TR_IN_TYPE
                                                                                 config-
>triginType;
        descriptor->unPDMA_DESCR_CTL.stcField.u1SRC_TRANSFER_SIZE
                                                                                 config-
>srcTxfrSize;
        descriptor->unPDMA DESCR CTL.stcField.u1DST TRANSFER SIZE
                                                                                 config-
>destTxfrSize;
        descriptor->unPDMA_DESCR_CTL.stcField.u1CH_DISABLE
                                                                                 config-
>chStateAtCmplt;
        descriptor->unPDMA_DESCR_CTL.stcField.u2DATA_SIZE
                                                                                 config-
>dataSize;
        descriptor->unPDMA DESCR CTL.stcField.u2DESCR TYPE
                                                                                 config-
>descrType;
        descriptor->u32PDMA_DESCR_SRC
(uint32_t)config->srcAddr;
        descriptor->u32PDMA DESCR DST
(uint32_t)config->destAddr;
        switch(config->descrType)
        case (uint32_t)CY_PDMA_SINGLE_TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        case (uint32 t)CY PDMA 1D TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12SRC_X_INCR =
                                                                             (uint32 t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR =
                                                                             (uint32_t)config-
>destXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u8X_COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        case (uint32_t)CY_PDMA_CRC_TRANSFER:
```



### 3 P-DMA ユースケース

```
{
            descriptor->unPDMA DESCR X CTL.stcField.u12SRC X INCR =
                                                                             (uint32 t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR
                                                                             0ul;
            descriptor->unPDMA DESCR X CTL.stcField.u8X COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        case (uint32_t)CY_PDMA_2D_TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12SRC_X_INCR
                                                                             (uint32_t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR
                                                                             (uint32_t)config-
>destXincr;
            descriptor->unPDMA DESCR X CTL.stcField.u8X COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u12SRC_Y_INCR
                                                                             (uint32_t)config-
>srcYincr;
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u12DST_Y_INCR
                                                                             (uint32_t)config-
>destYincr;
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u8Y_COUNT
                                                                             (uint32_t)((config-
>yCount) - 1ul);
            descriptor->u32PDMA_DESCR_NEXT_PTR
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        default:
            /* Unsupported type of descriptor */
            break:
        }
        }
        retVal = CY PDMA SUCCESS;
    }
    else
        retVal = CY_PDMA_INVALID_INPUT_PARAMETERS;
    return retVal;
}
```



### 3 P-DMA ユースケース

#### Code Listing 22 Cy\_PDMA\_Chnl\_Init()

```
cy_en_pdma_status_t Cy_PDMA_Chnl_Init(volatile stc_DW_t *pstcPDMA, uint32_t chNum, const
cy stc pdma chnl config t* chnlConfig)
{
    cy_en_pdma_status_t retVal = CY_PDMA_ERR_UNC;
   if ((pstcPDMA != NULL) && (chnlConfig != NULL))
        /* Set current descriptor */
        pstcPDMA->CH_STRUCT[chNum].unCH_CURR_PTR.u32Register
                                                                       = (uint32_t)chnlConfig-
>PDMA_Descriptor;
        /* Set if the channel is preemtable */
        pstcPDMA->CH_STRUCT[chNum].unCH_CTL.stcField.u1PREEMPTABLE
                                                                       = chnlConfig-
>preemptable;
        /* Set channel priority */
        pstcPDMA->CH STRUCT[chNum].unCH CTL.stcField.u2PRIO
                                                                       = chnlConfig->priority;
        /* Set enabled status */
        pstcPDMA->CH STRUCT[chNum].unCH CTL.stcField.u1ENABLED
                                                                       = chnlConfig->enable;
        retVal = CY_PDMA_SUCCESS;
    }
   else
        retVal = CY_PDMA_INVALID_INPUT_PARAMETERS;
   return (retVal);
}
```

#### Code Listing 23 Cy\_PDMA\_Chnl\_Enable()

```
__STATIC_INLINE void Cy_PDMA_Chn1_Enable(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
{
    pstcPDMA->CH_STRUCT[chNum].unCH_CTL.stcField.u1ENABLED = 1ul;
}
```

#### Code Listing 24 Cy\_PDMA\_Chnl\_SetInterruptMask()

```
__STATIC_INLINE void Cy_PDMA_Chnl_SetInterruptMask(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
{
    pstcPDMA->CH_STRUCT[chNum].unINTR_MASK.u32Register = CY_PDMA_INTR_BIT_MASK;
}
```



#### 3 P-DMA ユースケース

#### Code Listing 25 Cy\_PDMA\_Enable()

```
void Cy_PDMA_Enable(volatile stc_DW_t *pstcPDMA)
    pstcPDMA->unCTL.stcField.u1ENABLED =
                                               1ul:
                                                       /* Write to P-DMA CTL ENABLED bit */
}
```

#### ディスクリプタチェイン 3.3

#### 概要 3.3.1

ここでは、現在のディスクリプタに次のディスクリプタのポインタ (DESCR\_NEXT\_PTR) を格納しディスクリプタを連 結させる例を説明します。

この例では、ディスクリプタ 0 とディスクリプタ 1 という 2 つのディスクリプタを使用します。両方のディスクリプタ は、TCPWM からの定期的なトリガを使用して複数のポート入力状態をメモリ (RAM) に転送する 1D Transfer 用で す。ただし、ディスクリプタ 0 は転送先アドレスとして RAM ベースアドレス 0 を持ち、ディスクリプタ 1 は転送先ア ドレスとして RAM ベースアドレス 1を持ちます。

P-DMA は、TCPWM からの定期的なトリガを使用して、複数のポート入力状態をメモリ (RAM) に転送します。P-DMA は、転送が完了時に CPU に割込みを通知します。この転送のディスクリプタ (ディスクリプタ 0) の次のディ スクリプタへのポインタ(DESCR NEXT PTR)は、別のディスクリプタ(ディスクリプタ1)へのポインタに設定されま す。結果として P-DMA は、ディスクリプタ 0 の転送が完了後、ディスクリプタ 1 の転送を開始できます。ディスクリ プタ0とディスクリプタ1は異なる転送先アドレスを持ちます。

P-DMA では、同じポートアドレスのデータを異なる RAM アドレスに転送できます。 言い換えれば、ダブルバッファ を構成できます。この場合、ディスクリプタ0とディスクリプタ1は互いに連結され、ディスクリプタ0とディスクリ プタ1は循環リストを持ちます。

図 13 に、ディスクリプタチェインを使用した 1D Transfer を示します。

# infineon

### 3 P-DMA ユースケース



図 13 ディスクリプタチェインを使用した 1D Transfer

(0) ユースケースに従って P-DMA を設定してください。 さらに、TCPWM と Trigger multiplexer を設定してください。

### 用方法

### 3 P-DMA ユースケース



- (1) CPU が TCPWM タイマを起動します。
- (2) TCPWM は、指定したカウント値 (オーバフロー) に達すると、Trigger multiplexer を介して P-DMA にトリガを出 力します。
- (3) 次の保留された転送を起動時に、P-DMA は指定された領域(ディスクリプタポインタ 0) からディスクリプタを 読み出します。
- (4)P-DMA は、転送元アドレス (GPIO PRTO IN) からデータを読み出し、読み出したデータを転送先アドレス (RAM ベースアドレス 0) に書き込みます。その後、P-DMA は転送元アドレスを 0x80 だけインクリメントし、転送先アドレ スは 0x04 だけインクリメントします。次に P-DMA は、転送元アドレス (GPIO\_PRT1\_IN) からデータを読み出し、転 送先アドレス (RAM ベースアドレス 0 + 0x04) に再度書き込みます。
- (5) すべての転送が完了すると P-DMA は、CPU に割込みを通知します。
- (6) TCPWM は指定したカウント値 (オーバフロー) に再度到達すると、P-DMA にトリガを出力します。
- (7) 転送を受け付け時、P-DMA はディスクリプタ (ディスクリプタポインタ 1) 内の次のディスクリプタポインタによっ て設定されたポインタからディスクリプタを読み出します。
- (8) P-DMA は転送元アドレス (GPIO PRTO IN) からデータを読み出し、読み出したデータを転送先アドレス (RAM ベースアドレス 1) に書き込みます。その後、P-DMA は転送元アドレスを 0x80 だけインクリメントし、転送先アドレ スは 0x04 だけインクリメントします。次に、P-DMA は、転送元アドレス (GPIO\_PRT1\_IN) からデータを読み出し、 転送先アドレス (RAM ベースアドレス 1 + 0x04) に再度書き込みます。
- (9) P-DMA は、すべての転送を完了後に割込みを CPU に通知します。ディスクリプタ 1 はディスクリプタ 0 に連結 されます。したがって、TCPWMが再びトリガを出力すると、(3)からの手順を繰り返します。

TCPWM のカウント時間は、すべてのデータを転送するために DMA が必要とする時間よりも長くなけ 注: ればいけません。

#### 3.3.2 初期設定

ここでは、このユースケースの P-DMA チャネルとディスクリプタの初期化について説明します。

図 14 に P-DMA の設定手順を示します。



図 14 P-DMA の設定手順

#### 設定とサンプルコード 3.3.3

表 11 は DMA 用の SDL におけるパラメータの一覧、表 12 は設定部の機能の一覧です。



3 P-DMA ユースケース

#### DMA 設定パラメータの一覧 表 11

| パラメータ                    | 説明                          | 値                                        |
|--------------------------|-----------------------------|------------------------------------------|
| TCPWMx_GRPx_CNTx_COUNTER | カウンタを使用した TCPWM の定義         | TCPWM0_GRP0_CNT0                         |
| DW_CHANNEL               | P-DMA チャネルの定義               | 8ul                                      |
| TCPWM_TO_MUX_TRIG        | TCPWM からマルチプレクサへのトリガの定義     | TRIG_IN_MUX_3_TCPWM_16_TR_O<br>UT00      |
| MUX_TO_PDMA_TRIG         | P-DMA に対するトリガマルチプレクサ<br>の定義 | TRIG_OUT_MUX_3_PDMA0_TR_IN8              |
| DW_CH_INTR               | P-DMA チャネル割込みの定義            | cpuss_interrupts_dw0_8_IRQn              |
| DST_BUFFER_SIZE          | 転送先バッファサイズの定義               | 23ul                                     |
| DST_BUFFER_NUMBER        | 転送先バッファ番号の定義                | 2ul                                      |
| .PDMA_Descriptor         | P-DMA の現在のディスクリプタポイン<br>タ   | dwTcpwmDescr                             |
| .preemptable             | チャネル プリエンプタブル               | Oul                                      |
| .priority                | チャネル優先度                     | Oul                                      |
| .enable                  | チャネル イネーブル                  | 1ul                                      |
| .deact                   | DESCR_CTL WAIT_FOR_DEACT    | Oul                                      |
| .intrType                | DESCR_CTL INTR_TYPE         | CY_PDMA_INTR_X_LOOP_CMPLT                |
| .trigoutType             | DESCR_CTL TR_OUT_TYPE       | CY_PDMA_TRIGOUT_X_LOOP_CMP<br>LT         |
| .chStateAtCmplt          | DESCR_CTL CH_DISABLE        | CY_PDMA_CH_ENABLED                       |
| .triginType              | DESCR_CTL TR_IN_TYPE        | CY_PDMA_TRIGIN_DESCR                     |
| .dataSize                | DESCR_CTL DATA_SIZE         | CY_PDMA_WORD                             |
| .srcTxfrSize             | DESCR_CTL SRC_TRANSFER_SIZE | 0ul                                      |
| .destTxfrSize            | DESCR_CTL DST_TRANSFER_SIZE | 0ul                                      |
| .descrType               | DESCR_CTL DESCR_TYPE        | CY_PDMA_1D_TRANSFER                      |
| .srcAddr                 | DESCR_SRC                   | (void *)&GPIO_PRT0-<br>>unIN.u32Register |
| .destAddr                | DESCR_DST                   | (void *)g_DestBuffer0 .srcXincr          |
| .srcXincr                | DESCR_X_CTL SRC_X_INCR      | 32ul                                     |
| .destXincr               | DESCR_X_CTL DST_X_INCR      | 1ul                                      |
| .xCount                  | DESCR_X_CTL X_COUNT         | DST_BUFFER_SIZE                          |
| .descrNext               | DESCR_NEXT_PTR              | NULL                                     |
|                          | ·                           | ·                                        |

#### 表 12 DMA 設定機能の一覧

| 機能                  | 説明              | 備考                        |
|---------------------|-----------------|---------------------------|
| DW0_Ch_IntHandler() | P-DMA0 割込み用ハンドラ | Code Listing 28 を参照してください |



### 3 P-DMA ユースケース

### 表 12 (続き) DMA 設定機能の一覧

| 機能                                          | 説明                                                   | 備考                                |
|---------------------------------------------|------------------------------------------------------|-----------------------------------|
| Counter_Handler()                           | TCPWM カウンタ割込み用ハンドラ                                   |                                   |
| Cy_SysInt_InitIRQ()                         | 割込みの設定                                               | -                                 |
| Cy_SysInt_SetSystemIrqVector()              | 割込みベクタの設定                                            | -                                 |
| NVIC_SetPriority()                          | NVIC セット優先度                                          | -                                 |
| NVIC_EnableIRQ()                            | NVIC イネーブル割込み                                        | -                                 |
| Cy_PDMA_Disable()                           | P-DMA ディセーブルの設定                                      | P-DMA_CTL_ENABLED ビットに書き<br>込みます。 |
|                                             |                                                      | Code Listing 32 を参照してください         |
| Cy_PDMA_Chnl_DeInit()                       | P-DMA をデフォルト値にリセット                                   | チャネルに対応するレジスタの内<br>容をすべてクリアします。   |
|                                             |                                                      | Code Listing 33 を参照してください         |
| Cy_PDMA_Descr_Init()                        | P-DMA ディスクリプタ初期化の設定                                  | Code Listing 34 を参照してください         |
| Cy_PDMA_Chnl_Init()                         | P-DMA チャネル初期化の設定                                     | Code Listing 35 を参照してください         |
| Cy_PDMA_Chnl_Enable()                       | P-DMA チャネル イネーブルの設定                                  | Code Listing 36 を参照してください         |
| Cy_PDMA_Chnl_SetInterruptMask( )            | P-DMA チャネル割込みマスクの設定                                  | Code Listing 37 を参照してください         |
| Cy_PDMA_Enable()                            | P-DMA イネーブルの設定                                       | P-DMA_CTL_ENABLED ビットに書き<br>込みます。 |
|                                             |                                                      | Code Listing 38 を参照してください         |
| Cy_TrigMux_Connect()                        | トリガ マルチプレクサの初期化                                      | -                                 |
| Cy_Tcpwm_TriggerStart()                     | TCPWM 開始                                             |                                   |
| Cy_PDMA_Chnl_<br>GetInterruptStatusMasked() | 1回のロードで、対応する INTR と<br>INTR_MASK フィールドの論理和を返<br>します。 | Code Listing 29 を参照してください         |
| Cy_PDMA_Chnl_ClearInterrupt()               | P-DMA チャネルが割込みステータス<br>をクリアするように設定                   | Code Listing 30 を参照してください         |
| Cy_Tcpwm_Counter_ClearCC0_Int r()           | TCPWM CCO 割込みフラグをクリア                                 | -                                 |

Code Listing 26 は、ディスクリプタチェインのサンプルプログラムを示します。GPIO, TCPWM, およびクロックの設定については、Architecture TRM、およびアプリケーションノートを参照してください。



3 P-DMA ユースケース

#### Code Listing 26 ディスクリプタチェインの例

```
/*Define TCPWM using counter*/
#define TCPWMx GRPx CNTx COUNTER
                                            TCPWM0 GRP0 CNT0
#define DW_CHANNEL
                                            Su1
#define TCPWM TO MUX TRIG
                                            TRIG IN MUX 3 TCPWM 16 TR OUT00
   /* Define P-DMA channel, Trigger, P-DMA channel interrupt
#define MUX_TO_PDMA_TRIG
                                            TRIG_OUT_MUX_3_PDMA0_TR_IN8
#define DW CH INTR
                                            cpuss interrupts dw0 8 IRQn
   /* Define DST buffer size, DST buffer number */
#define DST BUFFER SIZE
                                            23ul
#define DST_BUFFER_NUMBER
                                            2u1
void DWO_Ch_IntHandler(void); /* See Code Listing 28 */
void Counter_Handler(void); /* See Code Listing 31 */
int main(void)
{
:
    /* Initialize & Enable DMA */
   Cy_PDMA_Disable(DW0);
    /* (1) Disable P-DMA. See Code Listing 32.
(2) Resets P-DMA to default values. See Code Listing 33. */
    Cy PDMA Chnl DeInit(DW0, DW CHANNEL);
    for(uint32_t i = 0ul; i < DST_BUFFER_NUMBER; i++)</pre>
        if((i + 1ul) == DST_BUFFER_NUMBER)
            /* Last descriptor */
            /* (4) Configures P-DMA descriptor 1. See Code Listing 34. */
           dw0ChTcpwmConfig.chStateAtCmplt = CY_PDMA_CH_ENABLED;
           dw0ChTcpwmConfig.destAddr
                                        = &g_DestBuffer1[0];
           dw0ChTcpwmConfig.descrNext
                                         = &dwTcpwmDescr[i - (DST BUFFER NUMBER-1)];
        }
        else
        {
            /* (3) Configures P-DMA descriptor 0. See Code Listing 34. */
           dw0ChTcpwmConfig.chStateAtCmplt = CY_PDMA_CH_ENABLED;
           dw0ChTcpwmConfig.destAddr
                                        = &g DestBuffer0[0];
           dw0ChTcpwmConfig.descrNext
                                           = &dwTcpwmDescr[i + 1ul];
        }
        Cy_PDMA_Descr_Init(&dwTcpwmDescr[i], &dw0ChTcpwmConfig);
   Cy_PDMA_Chnl_Init(DW0, DW_CHANNEL, &dwTcpwmConfig);
    Cy_PDMA_Chnl_Enable(DW0, DW CHANNEL);
   /* (5) Enable P-DMA channel. See Code Listing 36. (6) Enable P-DMA. Code Listing 38. */
   Cy_PDMA_Chnl_SetInterruptMask(DW0, DW_CHANNEL);
   Cy_PDMA_Enable(DW0);
    /* Trigger Multiplexer Initialization */
    /* TCPWM To DW */
```



#### \_\_\_\_\_ 3 P-DMA ユースケース

```
Cy_TrigMux_Connect(TCPWM_TO_MUX_TRIG, MUX_TO_PDMA_TRIG, CY_TR_MUX_TR_INV_DISABLE,
TRIGGER_TYPE_LEVEL, @ul);

/* Interrupt Initialization */
    Cy_SysInt_InitIRQ(&stc_sysint_irq_cfg);
    /* Configures Interrupt */
    Cy_SysInt_SetSystemIrqVector(stc_sysint_irq_cfg.sysIntSrc, DW0_Ch_IntHandler);
    NVIC_SetPriority(stc_sysint_irq_cfg.intIdx, @ul);
    NVIC_EnableIRQ(stc_sysint_irq_cfg.intIdx);

/* TCPWM Start */
    Cy_Tcpwm_TriggerStart(TCPWMx_GRPx_CNTx_COUNTER); /* TCPWM start */
    for(;;);
}
```



3 P-DMA ユースケース

#### Code Listing 27 P-DMA チャネル、ディスクリプタの設定

```
* \var cy_stc_pdma_descr_t dwTcpwmDescr
 * \brief PDMA descriptor
*/
static cy_stc_pdma_descr_t
                                  dwTcpwmDescr[DST_BUFFER_NUMBER];
/**
 * \var cy_stc_pdma_chnl_config_t dwTcpwmConfig
 * \brief PDMA configuration */
   /* Configure P-DMA channel */
const cy_stc_pdma_chnl_config_t dwTcpwmConfig =
    .PDMA Descriptor = dwTcpwmDescr,
    .preemptable
                  = 0ul,
    .priority
                    = 0ul,
    .enable
                   = 1ul,
};
 * \var cy stc pdma descr config t dw0ChTcpwmConfig
 * \brief PDMA descriptor configuration */
static cy_stc_pdma_descr_config_t dw0ChTcpwmConfig =
   /* Configure P-DMA descriptor */
{
                      0ul.
    .deact
    .intrType
                   = CY_PDMA_INTR_X_LOOP_CMPLT,
    .trigoutType
                  CY_PDMA_TRIGOUT_X_LOOP_CMPLT,
    .chStateAtCmplt = CY PDMA CH ENABLED,
    .triginType = CY_PDMA_TRIGIN_DESCR,
                  CY PDMA WORD,
    .dataSize
    .srcTxfrSize
                  = Oul, /* Same as dataSize */
    .destTxfrSize = Oul, /* Same as dataSize */
                = CY PDMA 1D TRANSFER,
    .descrType
    .srcAddr
                      (void *)&GPIO PRTO->unIN.u32Register,
                 = (void *)g_DestBuffer0,
    .destAddr
                 = 32ul, /* address +80h */
    .srcXincr
    .destXincr
                  = 1ul, /* address +04h */
    .xCount
                 = DST_BUFFER_SIZE,
    .descrNext = NULL /* will be updated in run time */
};
 * \var cy_stc_sysint_irq_t stc_sysint_irq_cfg
 * \brief IRQ DMA configuration */
static const cy stc sysint irq t stc sysint irq cfg =
   /* Configure Interrupt */
{
    .sysIntSrc = DW_CH_INTR,
    .intIdx = CPUIntIdx2_IRQn,
```



#### 3 P-DMA ユースケース

```
.isEnabled = true,
};
```

#### Code Listing 28 DW0\_Ch\_IntHandler()

```
void DW0_Ch_IntHandler(void)
{
    uint32_t masked;
    masked = Cy_PDMA_Chnl_GetInterruptStatusMasked(DW0, DW_CHANNEL); /*See Code Listing 29.*/
    if ((masked & CY PDMA INTRCAUSE COMPLETION) != @ul)
        /* Clear Complete DMA interrupt flag */
        Cy_PDMA_Chn1_ClearInterrupt(DW0, DW_CHANNEL); /* See Code Listing 30. */
        /* Read the port status */
        for(uint8_t portcnt = 0; portcnt < DST_BUFFER_SIZE; portcnt++)</pre>
            g_portStatus[portcnt] = g_DestBuffer[portcnt];
        }
    }
    else
        CY_ASSERT(false);
    }
}
```

#### Code Listing 29 Cy\_PDMA\_Chnl\_GetInterruptStatusMasked()

```
__STATIC_INLINE uint32_t Cy_PDMA_Chn1_GetInterruptStatusMasked(const volatile stc_DW_t
*pstcPDMA, uint32_t chNum)
{
    return (pstcPDMA->CH_STRUCT[chNum].unINTR_MASKED.u32Register);
}
```

#### Code Listing 30 Cy\_PDMA\_Chnl\_ClearInterrupt()

```
void Cy_PDMA_Chnl_ClearInterrupt(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
{
    pstcPDMA->CH_STRUCT[chNum].unINTR.u32Register = CY_PDMA_INTR_BIT_MASK;

    /* Readback of the register is required by hardware. */
    (void) pstcPDMA->CH_STRUCT[chNum].unINTR.u32Register;
}
```



#### 3 P-DMA ユースケース

#### Code Listing 31 Counter\_Handler()

```
void Counter_Handler(void)
{
    if(Cy_Tcpwm_Counter_GetCC0_IntrMasked(TCPWMx_GRPx_CNTx_COUNTER))
    {
        /* Clear TCPWM CC0 interrupt flag Group#0 Counter#0 */
        Cy_Tcpwm_Counter_ClearCC0_Intr(TCPWMx_GRPx_CNTx_COUNTER);
        /* user program here.. */
    }
}
```

#### Code Listing 32 Cy\_PDMA\_Disable()

```
void Cy_PDMA_Disable(volatile stc_DW_t *pstcPDMA)
{
    pstcPDMA->unCTL.stcField.u1ENABLED = Oul; /* Write to P-DMA_CTL_ENABLED bit */
}
```

#### Code Listing 33 Cy\_PDMA\_Chnl\_DeInit()

```
void Cy_PDMA_Chnl_DeInit(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
  /* Resets PDMA to default value */
{
    pstcPDMA->CH_STRUCT[chNum].unCH_CTL.u32Register = 0ul;
    pstcPDMA->CH_STRUCT[chNum].unCH_IDX.u32Register = 0ul;
    pstcPDMA->CH_STRUCT[chNum].unCH_CURR_PTR.u32Register = 0ul;
    pstcPDMA->CH_STRUCT[chNum].unINTR_MASK.u32Register = 0ul;
    pstcPDMA->CH_STRUCT[chNum].unINTR_SET.u32Register = 0ul;
```



#### 3 P-DMA ユースケース

#### Code Listing 34 Cy\_PDMA\_Descr\_Init()

```
cy_en_pdma_status_t Cy_PDMA_Descr_Init(cy_stc_pdma_descr_t* descriptor, const
cy_stc_pdma_descr_config_t* config)
{
    cy_en_pdma_status_t retVal = CY_PDMA_ERR_UNC;
    if ((descriptor != NULL) && (config != NULL))
        descriptor->unPDMA_DESCR_CTL.stcField.u2WAIT_FOR_DEACT
                                                                                 config->deact;
        descriptor->unPDMA DESCR CTL.stcField.u2INTR TYPE
                                                                                 config-
>intrType;
        descriptor->unPDMA_DESCR_CTL.stcField.u2TR_OUT_TYPE
                                                                                 config-
>trigoutType;
        descriptor->unPDMA_DESCR_CTL.stcField.u2TR_IN_TYPE
                                                                                 config-
>triginType;
        descriptor->unPDMA_DESCR_CTL.stcField.u1SRC_TRANSFER_SIZE
                                                                                 config-
>srcTxfrSize;
        descriptor->unPDMA DESCR CTL.stcField.u1DST TRANSFER SIZE
                                                                                 config-
>destTxfrSize;
        descriptor->unPDMA_DESCR_CTL.stcField.u1CH_DISABLE
                                                                                 config-
>chStateAtCmplt;
        descriptor->unPDMA_DESCR_CTL.stcField.u2DATA_SIZE
                                                                                 config-
>dataSize;
        descriptor->unPDMA DESCR CTL.stcField.u2DESCR TYPE
                                                                                 config-
>descrType;
        descriptor->u32PDMA_DESCR_SRC
(uint32_t)config->srcAddr;
        descriptor->u32PDMA DESCR DST
(uint32_t)config->destAddr;
        switch(config->descrType)
        case (uint32_t)CY_PDMA_SINGLE_TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        case (uint32 t)CY PDMA 1D TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12SRC_X_INCR =
                                                                             (uint32 t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR =
                                                                             (uint32_t)config-
>destXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u8X_COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        case (uint32_t)CY_PDMA_CRC_TRANSFER:
```



### 3 P-DMA ユースケース

```
{
            descriptor->unPDMA DESCR X CTL.stcField.u12SRC X INCR =
                                                                             (uint32 t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR
                                                                             0ul;
            descriptor->unPDMA DESCR X CTL.stcField.u8X COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        case (uint32_t)CY_PDMA_2D_TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12SRC_X_INCR
                                                                             (uint32_t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR
                                                                             (uint32_t)config-
>destXincr;
            descriptor->unPDMA DESCR X CTL.stcField.u8X COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u12SRC_Y_INCR
                                                                             (uint32_t)config-
>srcYincr;
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u12DST_Y_INCR
                                                                             (uint32_t)config-
>destYincr;
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u8Y_COUNT
                                                                             (uint32_t)((config-
>yCount) - 1ul);
            descriptor->u32PDMA_DESCR_NEXT_PTR
                                                                             (uint32_t)config-
>descrNext:
            break;
        }
        default:
            /* Unsupported type of descriptor */
            break:
        }
        }
        retVal = CY PDMA SUCCESS;
    }
    else
        retVal = CY_PDMA_INVALID_INPUT_PARAMETERS;
    return retVal;
}
```



#### 3 P-DMA ユースケース

#### Code Listing 35 Cy\_PDMA\_Chnl\_Init()

```
cy_en_pdma_status_t Cy_PDMA_Chnl_Init(volatile stc_DW_t *pstcPDMA, uint32_t chNum, const
cy stc pdma chnl config t* chnlConfig)
{
    cy_en_pdma_status_t retVal = CY_PDMA_ERR_UNC;
   if ((pstcPDMA != NULL) && (chnlConfig != NULL))
        /* Set current descriptor */
        pstcPDMA->CH_STRUCT[chNum].unCH_CURR_PTR.u32Register
                                                                       = (uint32_t)chnlConfig-
>PDMA_Descriptor;
        /* Set if the channel is preemtable */
        pstcPDMA->CH_STRUCT[chNum].unCH_CTL.stcField.u1PREEMPTABLE
                                                                       = chnlConfig-
>preemptable;
        /* Set channel priority */
        pstcPDMA->CH STRUCT[chNum].unCH CTL.stcField.u2PRIO
                                                                       = chnlConfig->priority;
        /* Set enabled status */
        pstcPDMA->CH STRUCT[chNum].unCH CTL.stcField.u1ENABLED
                                                                       = chnlConfig->enable;
        retVal = CY_PDMA_SUCCESS;
    }
   else
        retVal = CY_PDMA_INVALID_INPUT_PARAMETERS;
   return (retVal);
}
```

#### Code Listing 36 Cy\_PDMA\_Chnl\_Enable()

```
__STATIC_INLINE void Cy_PDMA_Chn1_Enable(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
{
    pstcPDMA->CH_STRUCT[chNum].unCH_CTL.stcField.u1ENABLED = 1ul;
}
```

#### Code Listing 37 Cy\_PDMA\_Chnl\_SetInterruptMask()

```
__STATIC_INLINE void Cy_PDMA_Chn1_SetInterruptMask(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
{
    pstcPDMA->CH_STRUCT[chNum].unINTR_MASK.u32Register = CY_PDMA_INTR_BIT_MASK;
}
```



#### 3 P-DMA ユースケース

### Code Listing 38 Cy\_PDMA\_Enable()

```
void Cy_PDMA_Enable(volatile stc_DW_t *pstcPDMA)
{
    pstcPDMA->unCTL.stcField.u1ENABLED = 1ul; /* Write to P-DMA_CTL_ENABLED bit */
}
```

### 3.4 2D Transfer (ペリフェラルからメモリ)

#### 3.4.1 概要

この例は、ADC グループ変換の結果がどのようにメモリに格納されるかを示します。詳細は Architecture TRM の  $\lceil SAR \ ADC \rfloor$ の章を参照してください。

変換結果はチャネルごとにグループ化され、メモリに格納されます。この例では、ADC は指定した周期で3つのチャネル CH\_0, CH\_1, および CH\_2 をグループ変換で変換します。P-DMA は、ADC 変換完了トリガを使用して、3つのグループ変換結果を各チャネルのメモリに格納します。

図 15 に、2D transfer の転送動作を示します。



図 15 2D Transfer (ペリフェラルからメモリ)

#### 3 P-DMA ユースケース

- (0) ユースケースに従って P-DMA を設定してください。さらに、ADC とトリガマルチプレクサを設定してください。
- (1) CPU が ADC グループ変換を起動します。
- (2) グループ変換完了後、ADC は Trigger multiplexer を介して P-DMA にトリガを出力します。
- (3) P-DMA は、転送を受け付け時に、指定された領域 (ディスクリプタポインタ) からディスクリプタを読み出しま す。
- (4) P-DMA は、転送元アドレス (CH\_0\_RESULT) からデータを読み出し、読み出したデータを転送先アドレス (RAM ベースアドレス) に書き込みます。
- (5) P-DMA は転送元アドレスを 0x40、転送先アドレスを 0x20 でインクリメントします。次に、P-DMA は、転送元ア ドレス (CH\_1\_RESULT) からデータを読み取り、それを転送先アドレス (RAM ベースアドレス 0 + 0x20) に書き込み ます。
- (6) P-DMA は転送元アドレスを 0x40、転送先アドレスを 0x20 でインクリメントします。 次に P-DMA は、転送元アド レス (CH 2 RESULT) からデータを読み出し、読出しデータを転送先アドレス (RAM ベースアドレス 0 + 0x40) に書 き込みます。次のトリガが発生すると、P-DMA は RAM ベースアドレスを 0x04 だけインクリメントし、(4) からの手 順を繰り返します。
- (7) P-DMA は、CH\_2 変換結果 2 を転送後、CPU に割込みを通知します。 この場合、ディスクリプタを完成させるには3つのトリガが必要です。

#### 3.4.2 初期設定

ここでは、このユースケースの P-DMA チャネルとディスクリプタの初期化について説明します。

図 16 に P-DMA の設定手順を示します。



P-DMA の設定手順 図 16

#### 設定とサンプルコード 3.4.3

表 13 は DMA 用の SDL におけるパラメータの一覧、表 14 は設定部の機能の一覧です。

#### 表 13 DMA 設定パラメータの一覧

| パラメータ                         | 説明            | 値          |
|-------------------------------|---------------|------------|
| ADC_MACRO                     | ADC マクロの定義    | PASS0_SAR0 |
| ADC_GROUP_NUMBER_OF_CHAN NELS | ADC グループ番号の定義 | 3ul        |
| ADC_LOGICAL_CHANNEL           | ADC 論理チャネルの定義 | Oul        |

#### (続く)



3 P-DMA ユースケース

### 表 13 (続き) DMA 設定パラメータの一覧

| パラメータ                   | 説明                          | 値                                                                            |
|-------------------------|-----------------------------|------------------------------------------------------------------------------|
| ADC_GROUP_FIRST_CHANNEL | ADC グループ先頭チャネルの定義           | ADC_LOGICAL_CHANNEL                                                          |
| ADC_GROUP_LAST_CHANNEL  | ADC グループ最終チャネルの定義           | (ADC_GROUP_FIRST_CHANNEL + ADC_GROUP_NUMBER_OF_CHANNE LS - 1ul)              |
| ADC_CH_INTR_BASE        | ADC チャネル割込みの定義              | pass_0_interrupts_sar_0_IRQn                                                 |
| BUFFER_SIZE_IN_WORD     | バッファサイズの定義                  | 25ul                                                                         |
| BUFFER_SIZE_IN_BYTE     | バッファサイズの定義                  | (BUFFER_SIZE_IN_WORD * 4ul)                                                  |
| DW_CHANNEL              | P-DMA チャネルの定義               | 27ul                                                                         |
| DW_CH_INTR              | P-DMA チャネル割込みの定義            | cpuss_interrupts_dw0_27_IRQn                                                 |
| ADC_TO_DMA_TRIG         | ADC から DMA へのトリガの定義         | TRIG_OUT_1TO1_2_PASS_CH_DONE<br>_TO_PDMA02                                   |
| .PDMA_Descriptor        | P-DMA の現在のディスクリプタポインタ       | &                                                                            |
| .preemptable            | チャネル プリエンプタブル               | Oul                                                                          |
| .priority               | チャネル優先度                     | Oul                                                                          |
| .enable                 | チャネル イネーブル                  | 1ul                                                                          |
| .deact                  | DESCR_CTL WAIT_FOR_DEACT    | Oul                                                                          |
| .intrType               | DESCR_CTL INTR_TYPE         | CY_PDMA_INTR_DESCR_CMPLT                                                     |
| .trigoutType            | DESCR_CTL TR_OUT_TYPE       | CY_PDMA_TRIGOUT_DESCR_CMPLT                                                  |
| .chStateAtCmplt         | DESCR_CTL CH_DISABLE        | CY_PDMA_CH_ENABLED                                                           |
| .triginType             | DESCR_CTL TR_IN_TYPE        | CY_PDMA_TRIGIN_XLOOP                                                         |
| .dataSize               | DESCR_CTL DATA_SIZE         | CY_PDMA_WORD                                                                 |
| .srcTxfrSize            | DESCR_CTL SRC_TRANSFER_SIZE | Oul, /* as specified in DATA_SIZE */                                         |
| .destTxfrSize           | DESCR_CTL DST_TRANSFER_SIZE | Oul, /* as specified in DATA_SIZE */                                         |
| .descrType              | DESCR_CTL DESCR_TYPE        | CY_PDMA_2D_TRANSFER                                                          |
| .srcAddr                | DESCR_SRC                   | (void *)&ADC_MACRO-<br>>CH[ADC_GROUP_FIRST_CHANNEL].<br>unRESULT.u32Register |
| .destAddr               | DESCR_DST                   | (void *)g_DestBuffer                                                         |
| .srcXincr               | DESCR_X_CTL SRC_X_INCR      | 16ul                                                                         |
| .destXincr              | DESCR_X_CTL DST_X_INCR      | 8ul                                                                          |
| .xCount                 | DESCR_X_CTL X_COUNT         | ADC_GROUP_NUMBER_OF_CHANNE LS                                                |
| .srcYincr               | DESCR_Y_CTL SRC_Y_INCR      | Oul                                                                          |
| .destYincr              | DESCR_Y_CTL DST_Y_INCR      | 1ul                                                                          |

(続く)



### 3 P-DMA ユースケース

### 表 13 (続き) DMA 設定パラメータの一覧

| パラメータ      | 説明                  | 值         |
|------------|---------------------|-----------|
| .yCount    | DESCR_Y_CTL Y_COUNT | 3ul       |
| .descrNext | DESCR_NEXT_PTR      | &stcDescr |

#### 表 14 DMA 設定機能の一覧

| 機能                                          | 説明                                                   | 備考                                |
|---------------------------------------------|------------------------------------------------------|-----------------------------------|
| DW0_Ch_IntHandler()                         | P-DMA0 割込み用ハンドラ                                      | Code Listing 41 を参照してく<br>ださい     |
| Cy_SysInt_InitIRQ()                         | 割込みの設定                                               | -                                 |
| Cy_SysInt_SetSystemIrqVector()              | 割込みベクタの設定                                            | -                                 |
| NVIC_SetPriority()                          | NVIC セット プライオリティ                                     | -                                 |
| NVIC_EnableIRQ()                            | NVIC イネーブル割込み                                        | -                                 |
| Cy_PDMA_Disable()                           | P-DMA ディセーブルの設定                                      | P-DMA_CTL_ENABLED ビット<br>に書き込みます。 |
|                                             |                                                      | Code Listing 44 を参照してください         |
| Cy_PDMA_Chnl_DeInit()                       | P-DMA をデフォルト値にリセット                                   | Code Listing 45 を参照してく<br>ださい     |
| Cy_PDMA_Descr_Init()                        | P-DMA ディスクリプタ初期化の設定                                  | Code Listing 46 を参照してく<br>ださい     |
| Cy_PDMA_Chnl_Init()                         | P-DMA チャネル初期化の設定                                     | Code Listing 47 を参照してく<br>ださい     |
| Cy_PDMA_Chnl_Enable()                       | P-DMA チャネル イネーブルの設定                                  | Code Listing 48 を参照してく<br>ださい     |
| Cy_PDMA_Chnl_SetInterruptMask(<br>)         | P-DMA チャネル割込みマスクの設定                                  | Code Listing 49 を参照してく<br>ださい     |
| Cy_PDMA_Enable()                            | P-DMA イネーブルの設定                                       | P-DMA_CTL_ENABLED ビット<br>に書き込みます。 |
|                                             |                                                      | Code Listing 50 を参照してく<br>ださい     |
| Cy_TrigMux_Connect1To1()                    | トリガ マルチプレクサの初期化                                      | -                                 |
| Cy_PDMA_Chnl_GetInterruptStatu<br>sMasked() | 1回のロードで、対応する INTR と<br>INTR_MASK フィールドの論理和を返しま<br>す。 | Code Listing 42 を参照してく<br>ださい     |
| Cy_PDMA_Chnl_ClearInterrupt()               | P-DMA チャネルが割込みステータスをクリ<br>アするように設定                   | Code Listing 43 を参照してく<br>ださい     |
| Cy_Adc_Channel_SoftwareTrigger(<br>)        | ADC ソフトウェア開始トリガ                                      | -                                 |

Code Listing 39 は、2D Transfer (ペリフェラルからメモリ) するプログラム例を示します。GPIO, ADC, およびクロックの設定については、Architecture TRM およびアプリケーションノートを参照してください。



#### 3 P-DMA ユースケース

#### Code Listing 39 2D Transfer (ペリフェラルからメモリ) 例

```
#define ADC MACRO
                                    PASS0 SAR0
#define ADC GROUP NUMBER OF CHANNELS (3ul) /* Define ADC macro, ADC group number
/* ADC logical channel to be used */
#define ADC_LOGICAL_CHANNEL
                                    0ul
/* Define ADC logical channel, ADC group first channel, ADC group last channel, ADC channel
interrupt
           */
#define ADC_GROUP_FIRST_CHANNEL
                                    ADC_LOGICAL_CHANNEL
#define ADC GROUP LAST CHANNEL
                                    (ADC GROUP FIRST CHANNEL + ADC GROUP NUMBER OF CHANNELS -
1ul)
#define ADC_CH_INTR_BASE
                                    pass_0_interrupts_sar_0_IRQn
#define BUFFER_SIZE_IN_WORD
                                    25ul
/* Define buffer size, P-DMA channel, P-DMA channel interrupt, Trigger */
#define BUFFER SIZE IN BYTE
                                    (BUFFER SIZE IN WORD * 4ul)
#define DW_CHANNEL
                                    27ul
#define DW CH INTR
                                    cpuss_interrupts_dw0_27_IRQn
#define ADC_TO_DMA_TRIG
                                    TRIG_OUT_1T01_2_PASS_CH_DONE_TO_PDMA02
void DWO Ch IntHandler(void); /* See Code Listing 41. */
int main(void)
{
    /* (1) Disable P-DMA. See Code Listing 44.
(2) Resets P-DMA to default values. See Code Listing 45.
(3) Configures P-DMA descriptor initialize. See Code Listing 46.
(4) Enable P-DMA channel. See Code Listing 47.
(5) Enable P-DMA. See Code Listing 50. */
    /* Initialize & Enable DW */
   Cy_PDMA_Disable(DW0);
   Cy_PDMA_Chnl_DeInit(DW0, DW_CHANNEL);
    Cy_PDMA_Descr_Init(&stcDescr,&stcDmaDescrConfig);
   Cy_PDMA_Chnl_Init(DW0, DW_CHANNEL, &chnlConfig);
    Cy_PDMA_Chnl_Enable(DW0, DW CHANNEL);
    Cy_PDMA_Chnl_SetInterruptMask(DW0, DW_CHANNEL);
   Cy_PDMA_Enable(DW0);
    /* Trigger MUX */
    Cy_TrigMux_Connect1To1( ADC_TO_DMA_TRIG,
                            CY TR MUX TR INV DISABLE,
                            TRIGGER_TYPE_EDGE,
                            0ul);
    /* Interrupt Initialization */
   Cy_SysInt_InitIRQ(&stc_sysint_irq_cfg);
    Cy_SysInt_SetSystemIrqVector(stc_sysint_irq_cfg.sysIntSrc, DW0_Ch_IntHandler);
```



### 3 P-DMA ユースケース

```
/* Configures interrupt */
NVIC_SetPriority(stc_sysint_irq_cfg.intIdx, Oul);
NVIC_EnableIRQ(stc_sysint_irq_cfg.intIdx);

/* Issue SW trigger */
/* Generates a software trigger */
Cy_Adc_Channel_SoftwareTrigger(&ADC_MACRO->CH[ADC_GROUP_FIRST_CHANNEL]);

for(;;);
}
```



3 P-DMA ユースケース

#### Code Listing 40 P-DMA チャネル、ディスクリプタの設定

```
* \var uint32_t g_DestBuffer
 * \brief DMA Destination buffer
static uint32_t g_DestBuffer[BUFFER_SIZE_IN_BYTE] = {0ul};
/**
* \var cy_stc_pdma_descr_t stcDescr
 * \brief PDMA descriptor
*/
static cy_stc_pdma_descr_t stcDescr;
 * \var cy_stc_pdma_chnl_config_t chnlConfig
 * \brief PDMA configuration
*/
static const cy_stc_pdma_chnl_config_t chnlConfig =
  /* Configure P-DMA channel */
{
    .PDMA Descriptor = &stcDescr,
    .preemptable
                   = 0ul,
                    = 0ul,
    .priority
    .enable
                   = 1ul,
};
/**
* \var cy_stc_pdma_descr_config_t stcDmaDescrConfig
 * \brief PDMA descriptor configuration
*/
static const cy_stc_pdma_descr_config_t stcDmaDescrConfig =
  /* Configure P-DMA descriptor */
{
    .deact
                   = 0ul,
    .intrType
                   = CY PDMA INTR DESCR CMPLT,
                   = CY_PDMA_TRIGOUT_DESCR_CMPLT,
    .trigoutType
    .chStateAtCmplt = CY_PDMA_CH_ENABLED,
    .triginType
                  = CY_PDMA_TRIGIN_XLOOP,
    .dataSize
                  = CY_PDMA_WORD,
    .srcTxfrSize = Oul, /* as specified in DATA SIZE */
    .destTxfrSize = Oul, /* as specified in DATA_SIZE */
                 = CY_PDMA_2D_TRANSFER,
    .descrType
    .srcAddr
                  = (void *)&ADC_MACRO->CH[ADC_GROUP_FIRST_CHANNEL].unRESULT.u32Register,
                   = (void *)g_DestBuffer,
    .destAddr
    srcXincr
                   = 16ul, /* address +40h */
    .destXincr
                  = 8ul,
                           /* address +20h */
    .xCount
                   = ADC_GROUP_NUMBER_OF_CHANNELS,
                   = Oul, /* Not increments */
    .srcYincr
    .destYincr
                  = 1ul, /* Destination address +4h */
                   = 3ul, /* Store results for three times */
    .yCount
    .descrNext
                   = &stcDescr
};
```



### 3 P-DMA ユースケース

#### Code Listing 41 DW0\_Ch\_IntHandler()

```
void DW0_Ch_IntHandler(void)
   uint32_t masked;
   masked = Cy_PDMA_Chnl_GetInterruptStatusMasked(DW0, DW_CHANNEL); /* See Code Listing
   if ((masked & CY_PDMA_INTRCAUSE_COMPLETION) != Oul)
        /* Clear Complete DMA interrupt flag */
       Cy_PDMA_Chnl_ClearInterrupt(DW0, DW_CHANNEL); /*See Code Listing 43.*/
        /* Read the port status */
       for(uint8_t portcnt = 0; portcnt < DST_BUFFER_SIZE; portcnt++)</pre>
            g_portStatus[portcnt] = g_DestBuffer[portcnt];
        }
    }
   else
    {
       CY_ASSERT(false);
   }
}
```

#### Code Listing 42 Cy\_Prot\_ConfigPpuFixedSlaveStruct()

```
__STATIC_INLINE uint32_t <a href="mailto:cy_PDMA_Chn1_GetInterruptStatusMasked">cy_PDMA_Chn1_GetInterruptStatusMasked</a>(const volatile stc_DW_t
*pstcPDMA, uint32_t chNum)
{
    return (pstcPDMA->CH_STRUCT[chNum].unINTR_MASKED.u32Register);
}
```



3 P-DMA ユースケース

#### Code Listing 43 Cy\_PDMA\_Chnl\_ClearInterrupt()

```
void Cy_PDMA_Chnl_ClearInterrupt(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
{
    pstcPDMA->CH_STRUCT[chNum].unINTR.u32Register = CY_PDMA_INTR_BIT_MASK;

    /* Readback of the register is required by hardware. */
    (void) pstcPDMA->CH_STRUCT[chNum].unINTR.u32Register;
}
```

#### Code Listing 44 Cy\_PDMA\_Disable()

```
void Cy_PDMA_Disable(volatile stc_DW_t *pstcPDMA)
{
    pstcPDMA->unCTL.stcField.u1ENABLED = Oul; /* Write to P-DMA_CTL_ENABLED bit */
}
```

#### Code Listing 45 Cy\_PDMA\_Chnl\_DeInit()

```
void Cy_PDMA_Chnl_DeInit(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
  /* Resets P-DMA to default value */
{
    pstcPDMA->CH_STRUCT[chNum].unCH_CTL.u32Register = 0ul;
    pstcPDMA->CH_STRUCT[chNum].unCH_IDX.u32Register = 0ul;
    pstcPDMA->CH_STRUCT[chNum].unCH_CURR_PTR.u32Register = 0ul;
    pstcPDMA->CH_STRUCT[chNum].unINTR_MASK.u32Register = 0ul;
    pstcPDMA->CH_STRUCT[chNum].unINTR_SET.u32Register = 0ul;
}
```



#### 3 P-DMA ユースケース

#### Code Listing 46 Cy\_PDMA\_Descr\_Init()

```
cy_en_pdma_status_t Cy_PDMA_Descr_Init(cy_stc_pdma_descr_t* descriptor, const
cy_stc_pdma_descr_config_t* config)
{
    cy_en_pdma_status_t retVal = CY_PDMA_ERR_UNC;
    if ((descriptor != NULL) && (config != NULL))
        descriptor->unPDMA_DESCR_CTL.stcField.u2WAIT_FOR_DEACT
                                                                                 config->deact;
        descriptor->unPDMA DESCR CTL.stcField.u2INTR TYPE
                                                                                 config-
>intrType;
        descriptor->unPDMA_DESCR_CTL.stcField.u2TR_OUT_TYPE
                                                                                 config-
>trigoutType;
        descriptor->unPDMA_DESCR_CTL.stcField.u2TR_IN_TYPE
                                                                                 config-
>triginType;
        descriptor->unPDMA_DESCR_CTL.stcField.u1SRC_TRANSFER_SIZE
                                                                                 config-
>srcTxfrSize;
        descriptor->unPDMA DESCR CTL.stcField.u1DST TRANSFER SIZE
                                                                                 config-
>destTxfrSize;
        descriptor->unPDMA_DESCR_CTL.stcField.u1CH_DISABLE
                                                                                 config-
>chStateAtCmplt;
        descriptor->unPDMA_DESCR_CTL.stcField.u2DATA_SIZE
                                                                                 config-
>dataSize;
        descriptor->unPDMA DESCR CTL.stcField.u2DESCR TYPE
                                                                                 config-
>descrType;
        descriptor->u32PDMA_DESCR_SRC
(uint32_t)config->srcAddr;
        descriptor->u32PDMA DESCR DST
(uint32_t)config->destAddr;
        switch(config->descrType)
        case (uint32_t)CY_PDMA_SINGLE_TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        case (uint32 t)CY PDMA 1D TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12SRC_X_INCR =
                                                                             (uint32_t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR
                                                                             (uint32_t)config-
>destXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u8X_COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        case (uint32_t)CY_PDMA_CRC_TRANSFER:
```



### 3 P-DMA ユースケース

```
{
            descriptor->unPDMA DESCR X CTL.stcField.u12SRC X INCR =
                                                                             (uint32 t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR
                                                                             0ul;
            descriptor->unPDMA DESCR X CTL.stcField.u8X COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        case (uint32_t)CY_PDMA_2D_TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12SRC_X_INCR
                                                                             (uint32_t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR
                                                                             (uint32_t)config-
>destXincr;
            descriptor->unPDMA DESCR X CTL.stcField.u8X COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u12SRC_Y_INCR
                                                                             (uint32_t)config-
>srcYincr;
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u12DST_Y_INCR
                                                                             (uint32_t)config-
>destYincr;
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u8Y_COUNT
                                                                             (uint32_t)((config-
>yCount) - 1ul);
            descriptor->u32PDMA_DESCR_NEXT_PTR
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        default:
            /* Unsupported type of descriptor */
            break:
        }
        }
        retVal = CY PDMA SUCCESS;
    }
    else
        retVal = CY_PDMA_INVALID_INPUT_PARAMETERS;
    return retVal;
}
```



#### 3 P-DMA ユースケース

#### Code Listing 47 Cy\_PDMA\_Chnl\_Init()

```
cy_en_pdma_status_t Cy_PDMA_Chnl_Init(volatile stc_DW_t *pstcPDMA, uint32_t chNum, const
cy stc pdma chnl config t* chnlConfig)
{
    cy_en_pdma_status_t retVal = CY_PDMA_ERR_UNC;
   if ((pstcPDMA != NULL) && (chnlConfig != NULL))
        /* Set current descriptor */
        pstcPDMA->CH_STRUCT[chNum].unCH_CURR_PTR.u32Register
                                                                       = (uint32_t)chnlConfig-
>PDMA_Descriptor;
        /* Set if the channel is preemtable */
        pstcPDMA->CH_STRUCT[chNum].unCH_CTL.stcField.u1PREEMPTABLE
                                                                       = chnlConfig-
>preemptable;
        /* Set channel priority */
        pstcPDMA->CH STRUCT[chNum].unCH CTL.stcField.u2PRIO
                                                                        = chnlConfig->priority;
        /* Set enabled status */
        pstcPDMA->CH STRUCT[chNum].unCH CTL.stcField.u1ENABLED
                                                                       = chnlConfig->enable;
        retVal = CY_PDMA_SUCCESS;
    }
   else
        retVal = CY_PDMA_INVALID_INPUT_PARAMETERS;
   return (retVal);
}
```

#### Code Listing 48 Cy\_PDMA\_Chnl\_Enable()

```
__STATIC_INLINE void Cy_PDMA_Chnl_Enable(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
    pstcPDMA->CH_STRUCT[chNum].unCH_CTL.stcField.u1ENABLED = 1ul;
}
```

#### Code Listing 49 Cy\_PDMA\_Chnl\_SetInterruptMask()

```
__STATIC_INLINE void Cy_PDMA_Chnl_SetInterruptMask(volatile stc_DW_t *pstcPDMA, uint32_t chNum)
   pstcPDMA->CH STRUCT[chNum].unINTR MASK.u32Register = CY PDMA INTR BIT MASK;
```



#### 3 P-DMA ユースケース

#### Code Listing 50 Cy\_PDMA\_Enable()

```
void Cy_PDMA_Enable(volatile stc_DW_t *pstcPDMA)
{
    pstcPDMA->unCTL.stcField.u1ENABLED = 1ul; /* Write to P-DMA_CTL_ENABLED bit */
}
```

#### 3.5 CRC transfer

#### 3.5.1 概要

ここでは、CRC transfer の例について説明します。CRC transfer は P-DMA 特有のディスクリプタタイプです。CRC transfer は、転送元アドレスとサイズで指定した領域の CRC を計算し、その結果を転送先アドレスに転送します。

これは、CRC transfer によるフラッシュでのプログラムコード検証の例です。CPU は、プログラム実行前に P-DMA でプログラムコード領域の CRC を計算します。CRC 計算は CRC32 を使用して実行されます。CRC 計算結果が期待値と一致すると、CPU はプログラムの実行を開始します。この例では、プログラムコードの期待値を準備する必要があることに注意してください。

P-DMA によって設定できる CRC パラメータの詳細については、Architecture TRM を参照してください。

図 17 に CRC transfer のユースケースを示します。



#### 図 17 CRC Transfer のユースケース

- (0) ユースケースに従って P-DMA を設定してください。
- (1) CPU は、Software trigger を Trigger multiplexer を介して P-DMA に通知します。
- (2) P-DMA は、転送を受け付け時に、指定された領域 (ディスクリプタポインタ) からディスクリプタを読み出します。
- (3) P-DMA は、転送元アドレス (コードベースアドレス) からデータを読み込みます。
- (4) P-DMA は、読み出したデータを CRC 演算器に入力し、アドレスをインクリメントした後、再びデータを読み出します。P-DMA は転送サイズ (コードサイズ) で指定された領域に達するまで (4) を繰り返します。
- (5) 指定エリアの CRC 計算が終了すると、その結果を転送先アドレス (RAM ベースアドレス) に転送します。



### 3 P-DMA ユースケース

(6) P-DMA は、割込みを CPU に通知します。

CPU が割込みを受け付けると、その結果を期待値と比較します。一致すると、CPU はプログラムの実行を開始します。一致しない場合、CPU は安全動作モードに移行します。

#### 3.5.2 初期設定

ここでは、このユースケースの P-DMA チャネルとディスクリプタの初期化について説明します。

図 18 に P-DMA の設定手順を示します。



図 18 P-DMA の設定手順

### 3.5.3 設定とサンプルコード

表 15 は DMA 用の SDL におけるパラメータの一覧、表 16 は設定部の機能の一覧です。

#### 表 15 DMA 設定パラメータの一覧

| パラメータ                 | 説明                                               | 値              |
|-----------------------|--------------------------------------------------|----------------|
| BUFFER_SIZE           | バッファサイズの定義                                       | 5              |
| DW_CHANNEL            | DW チャネルの定義                                       | 0              |
| EXPECTED_RESULT_VALUE | 結果値の定義                                           | (0x3C4687AFUL) |
| .data_reverse         | 最下位ビット (ビット 0) を優先                               | 1              |
| .rem_reverse          | 残りはビット反転                                         | 1              |
| .data_xor             | 各データバイトは 00h と XOR されます。                         | 0              |
| .polynomial           | CRC32: POLYNOMIAL                                | 0x04c11db7     |
| .lfsr32               | シード値                                             | 0xFFFFFFF      |
| .rem_xor              | CRC_LFSR_CTL.LFSR32 register is XORed with FFFFh | 0xFFFFFFF      |
| .PDMA_Descriptor      | P-DMA の現在のディスクリプタポインタ                            | &stcDescr      |
| .preemptable          | チャネル プリエンプタブル                                    | 0              |
| .priority             | チャネル優先度                                          | 0              |
| .enable               | チャネル イネーブル                                       | 1              |

(続く)



3 P-DMA ユースケース

#### (続き) DMA 設定パラメータの一覧 表 15

| パラメータ           | 説明                          | 値                                  |
|-----------------|-----------------------------|------------------------------------|
| .deact          | DESCR_CTL WAIT_FOR_DEACT    | 0                                  |
| .intrType       | DESCR_CTL INTR_TYPE         | CY_PDMA_INTR_1ELEMENT_CMPLT        |
| .trigoutType    | DESCR_CTL TR_OUT_TYPE       | CY_PDMA_TRIGOUT_1ELEMENT_C<br>MPLT |
| .chStateAtCmplt | DESCR_CTL CH_DISABLE        | CY_PDMA_CH_DISABLED                |
| .triginType     | DESCR_CTL TR_IN_TYPE        | CY_PDMA_TRIGIN_DESCR               |
| .dataSize       | DESCR_CTL DATA_SIZE         | CY_PDMA_BYTE                       |
| .srcTxfrSize    | DESCR_CTL SRC_TRANSFER_SIZE | 0                                  |
| .destTxfrSize   | DESCR_CTL DST_TRANSFER_SIZE | 0                                  |
| .descrType      | DESCR_CTL DESCR_TYPE        | CY_PDMA_CRC_TRANSFER               |
| .srcAddr        | DESCR_SRC                   | (void*) au8SrcBuffer               |
| .destAddr       | DESCR_DST                   | 0                                  |
| .srcXincr       | DESCR_X_CTL SRC_X_INCR      | 1                                  |
| .destXincr      | DESCR_X_CTL DST_X_INCR      | 1                                  |
| .xCount         | DESCR_X_CTL X_COUNT         | BUFFER_SIZE                        |
| .srcYincr       | DESCR_Y_CTL SRC_Y_INCR      | 0                                  |
| .destYincr      | DESCR_Y_CTL DST_Y_INCR      | 0                                  |
| .yCount         | DESCR_Y_CTL Y_COUNT         | 0                                  |

#### 表 16 DMA 設定機能の一覧

| 機能                     | 説明                  | 備考                                |
|------------------------|---------------------|-----------------------------------|
| Cy_GPIO_Pin_Init()     | GPIO ピンの設定          | -                                 |
| Cy_PDMA_Disable()      | P-DMA ディセーブルの設定     | P-DMA_CTL_ENABLED ビットに書き<br>込みます。 |
|                        |                     | Code Listing 53 を参照してください         |
| Cy_PDMA_CRC_Config()   | P-DMA CRC の設定       | Code Listing 54 を参照してください         |
| Cy_PDMA_Descr_Init()   | P-DMA ディスクリプタ初期化の設定 | Code Listing 55 を参照してください         |
| Cy_PDMA_Chnl_Init()    | P-DMA チャネル初期化の設定    | Code Listing 56 を参照してください         |
| Cy_PDMA_Enable()       | P-DMA イネーブルの設定      | P-DMA_CTL_ENABLED ビットに書き<br>込みます。 |
|                        |                     | Code Listing 57 を参照してください         |
| Cy_TrigMux_SwTrigger() | ソフトウェアトリガの生成        | -                                 |

Code Listing 51 は、2D Transfer (ペリフェラルからメモリ) へのプログラム例を示します。 GPIO およびクロックの設 定については、Architecture TRM およびアプリケーションノートを参照してください。



3 P-DMA ユースケース

#### Code Listing 51 CRC 転送の例

```
/* Define buffer size
Define P-DMA channel
Define result value
#define BUFFER SIZE
#define DW_CHANNEL
                            0
#define EXPECTED RESULT VALUE (0x3C4687AFUL)
int main(void)
{
    /* Place your initialization/startup code here (e.g. MyInst_Start()) */
   Cy_GPIO_Pin_Init(CY_LED8_PORT, CY_LED8_PIN, &user_led8_port_pin_cfg);
   Cy_PDMA_Disable(pstcDW);
   Cy_PDMA_CRC_Config( pstcDW,
                        &stcCrcConfig);
   /* (1) Disable P-DMA. See Code Listing 53.
(2) Configures P-DMA CRC. See Code Listing 54.
(3) Configures P-DMA descriptor initialize. See Code Listing 55.
(4) Enable P-DMA channel. See Code Listing 56.
(5) Enable P-DMA. See Code Listing 57 */
    stcDmaDescrConfig.destAddr = (void *)&pstcDW->unCRC_LFSR_CTL.u32Register;
    Cy_PDMA_Descr_Init(&stcDescr,&stcDmaDescrConfig);
    Cy_PDMA_Chnl_Init( pstcDW,
                        DW CHANNEL,
                        (const cy_stc_pdma_chnl_config_t*) &chnlConfig);
   Cy_PDMA_Enable(pstcDW);
   /* (1) Disable P-DMA. See Code Listing 53.
(2) Configures P-DMA CRC. See Code Listing 54.
(3) Configures P-DMA descriptor initialize. See Code Listing 55.
(4) Enable P-DMA channel. See Code Listing 56.
(5) Enable P-DMA. See Code Listing 57 */
   /*Trigger DMA by SW*/
   Cy_TrigMux_SwTrigger(TRIG_OUT_MUX_0_PDMA0_TR_IN0,
                         TRIGGER_TYPE_CPUSS_DW0_TR_IN__EDGE,
                         1);
                                                        /*output*/
    //Wait for completion
   while(pstcDW->CH STRUCT[DW CHANNEL].unCH CTL.stcField.u1ENABLED)
    {
        u32Time++;
    }
    u32CrcResult
                                               Cy_PDMA_GetCrcRemainderResult(pstcDW);
```



### 3 P-DMA ユースケース

```
CY_ASSERT(u32CrcResult == EXPECTED_RESULT_VALUE);
}
```



#### 3 P-DMA ユースケース

#### Code Listing 52 P-DMA チャネル、ディスクリプタの設定

```
static volatile stc DW t*
                                                       DW0;
                                    pstcDW
static cy_stc_pdma_descr_t
                                    stcDescr;
       uint8_t
const
                                    au8SrcBuffer[] = \{0x12,0x34,0x56,0x78,0x9a\};
       cy_stc_pdma_crc_config_t
                                    stcCrcConfig
const
                                                        .data_reverse = 1,
                                                        .rem reverse = 1,
                                                        .data_xor
                                                                     = 0,
                                                        .polynomial
                                                                     = 0x04c11db7
                                                        .lfsr32
0xFFFFFFF,
                                                        .rem xor
0xFFFFFFF,
                                                       };
const cy_stc_pdma_chnl_config_t
                                   chnlConfig
                                                       {
                                                        .PDMA_Descriptor=
                                                                            &stcDescr,
                                                        .preemptable
                                                                           0,
                                                        .priority
                                                                           1, /*enabled after
                                                        .enable
                                                                        =
initialization*/
                                                        };
static uint32_t
                                    u32Time
                                                       0:
static cy_stc_pdma_descr_config_t stcDmaDescrConfig=
                                                       {
                                                                           0, /*Do not wait
                                                        .deact
for trigger de-activation*/
                                                        .intrType
CY_PDMA_INTR_1ELEMENT_CMPLT,
                                                        .trigoutType
CY_PDMA_TRIGOUT_1ELEMENT_CMPLT,
                                                        .chStateAtCmplt =
CY_PDMA_CH_DISABLED,
                                                        .triginType
CY_PDMA_TRIGIN_DESCR,
                                                        .dataSize
                                                                           CY PDMA BYTE,
                                                        .srcTxfrSize
                                                                           0, /*= dataSize*/
                                                                       =
                                                                           0, /*= dataSize*/
                                                        .destTxfrSize =
                                                        .descrType
CY_PDMA_CRC_TRANSFER,
                                                                            (void*)
                                                        .srcAddr
au8SrcBuffer,
                                                        .destAddr
                                                                                        //below
                                                                            0,
initialized
                                                        .srcXincr
                                                                            1,
                                                        .destXincr
                                                                           1,
                                                        .xCount
                                                                            BUFFER SIZE,
                                                        .srcYincr
                                                                           0,
                                                        .destYincr
                                                                            0,
                                                        yCount
                                                                            0,
                                                        };
```



\_\_\_\_\_ 3 P-DMA ユースケース

#### Code Listing 53 Cy\_PDMA\_Disable()

```
void Cy_PDMA_Disable(volatile stc_DW_t *pstcPDMA)
{
    pstcPDMA->unCTL.stcField.u1ENABLED = Oul; /* Write to P-DMA_CTL_ENABLED bit */
}
```

#### Code Listing 54 Cy\_PDMA\_CRC\_Config()

```
void Cy_PDMA_CRC_Config ( volatile stc_DW_t * pstcPDMA,
                          const cy_stc_pdma_crc_config_t*
                                                            pstcCrcConfig)
   /* Configures P-DMA CRC
   pstcPDMA->unCRC_CTL.stcField.u1DATA_REVERSE
                                                    = pstcCrcConfig->data_reverse;
   pstcPDMA->unCRC_CTL.stcField.u1REM_REVERSE
                                                    = pstcCrcConfig->rem_reverse;
    pstcPDMA->unCRC_DATA_CTL.stcField.u8DATA_XOR
                                                    = pstcCrcConfig->data_xor;
    pstcPDMA->unCRC_LFSR_CTL.stcField.u32LFSR32
                                                    = pstcCrcConfig->lfsr32;
   pstcPDMA->unCRC_POL_CTL.stcField.u32POLYNOMIAL = pstcCrcConfig->polynomial;
    pstcPDMA->unCRC_REM_CTL.stcField.u32REM_XOR
                                                    = pstcCrcConfig->rem_xor;
}
```



#### 3 P-DMA ユースケース

#### Code Listing 55 Cy\_PDMA\_Descr\_Init()

```
cy_en_pdma_status_t Cy_PDMA_Descr_Init(cy_stc_pdma_descr_t* descriptor, const
cy_stc_pdma_descr_config_t* config)
{
    cy_en_pdma_status_t retVal = CY_PDMA_ERR_UNC;
    if ((descriptor != NULL) && (config != NULL))
        descriptor->unPDMA_DESCR_CTL.stcField.u2WAIT_FOR_DEACT
                                                                                 config->deact;
        descriptor->unPDMA DESCR CTL.stcField.u2INTR TYPE
                                                                                 config-
>intrType;
        descriptor->unPDMA_DESCR_CTL.stcField.u2TR_OUT_TYPE
                                                                                 config-
>trigoutType;
        descriptor->unPDMA_DESCR_CTL.stcField.u2TR_IN_TYPE
                                                                                 config-
>triginType;
        descriptor->unPDMA_DESCR_CTL.stcField.u1SRC_TRANSFER_SIZE
                                                                                 config-
>srcTxfrSize;
        descriptor->unPDMA DESCR CTL.stcField.u1DST TRANSFER SIZE
                                                                                 config-
>destTxfrSize;
        descriptor->unPDMA_DESCR_CTL.stcField.u1CH_DISABLE
                                                                                 config-
>chStateAtCmplt;
        descriptor->unPDMA_DESCR_CTL.stcField.u2DATA_SIZE
                                                                                 config-
>dataSize;
        descriptor->unPDMA DESCR CTL.stcField.u2DESCR TYPE
                                                                                 config-
>descrType;
        descriptor->u32PDMA_DESCR_SRC
(uint32_t)config->srcAddr;
        descriptor->u32PDMA DESCR DST
(uint32_t)config->destAddr;
        switch(config->descrType)
        case (uint32_t)CY_PDMA_SINGLE_TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        case (uint32 t)CY PDMA 1D TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12SRC_X_INCR =
                                                                             (uint32_t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR =
                                                                             (uint32_t)config-
>destXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u8X_COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        case (uint32_t)CY_PDMA_CRC_TRANSFER:
```



### 3 P-DMA ユースケース

```
{
            descriptor->unPDMA DESCR X CTL.stcField.u12SRC X INCR =
                                                                             (uint32 t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR
                                                                             0ul;
            descriptor->unPDMA DESCR X CTL.stcField.u8X COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        case (uint32_t)CY_PDMA_2D_TRANSFER:
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12SRC_X_INCR
                                                                             (uint32_t)config-
>srcXincr;
            descriptor->unPDMA_DESCR_X_CTL.stcField.u12DST_X_INCR
                                                                             (uint32_t)config-
>destXincr;
            descriptor->unPDMA DESCR X CTL.stcField.u8X COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u12SRC_Y_INCR
                                                                             (uint32_t)config-
>srcYincr;
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u12DST_Y_INCR
                                                                             (uint32_t)config-
>destYincr;
            descriptor->unPDMA_DESCR_Y_CTL.stcField.u8Y_COUNT
                                                                             (uint32_t)((config-
>yCount) - 1ul);
            descriptor->u32PDMA_DESCR_NEXT_PTR
                                                                             (uint32_t)config-
>descrNext:
            break;
        }
        default:
            /* Unsupported type of descriptor */
            break:
        }
        }
        retVal = CY PDMA SUCCESS;
    }
    else
        retVal = CY_PDMA_INVALID_INPUT_PARAMETERS;
    return retVal;
}
```



### 3 P-DMA ユースケース

#### Code Listing 56 Cy\_PDMA\_Chnl\_Init()

```
cy_en_pdma_status_t Cy_PDMA_Chnl_Init(volatile stc_DW_t *pstcPDMA, uint32_t chNum, const
cy stc pdma chnl config t* chnlConfig)
{
    cy_en_pdma_status_t retVal = CY_PDMA_ERR_UNC;
   if ((pstcPDMA != NULL) && (chnlConfig != NULL))
        /* Set current descriptor */
        pstcPDMA->CH_STRUCT[chNum].unCH_CURR_PTR.u32Register
                                                                       = (uint32_t)chnlConfig-
>PDMA_Descriptor;
        /* Set if the channel is preemtable */
        pstcPDMA->CH_STRUCT[chNum].unCH_CTL.stcField.u1PREEMPTABLE
                                                                       = chnlConfig-
>preemptable;
        /* Set channel priority */
        pstcPDMA->CH STRUCT[chNum].unCH CTL.stcField.u2PRIO
                                                                       = chnlConfig->priority;
        /* Set enabled status */
        pstcPDMA->CH STRUCT[chNum].unCH CTL.stcField.u1ENABLED
                                                                       = chnlConfig->enable;
        retVal = CY_PDMA_SUCCESS;
    }
   else
        retVal = CY_PDMA_INVALID_INPUT_PARAMETERS;
   return (retVal);
}
```

### Code Listing 57 Cy\_PDMA\_Enable()

```
void Cy_PDMA_Enable(volatile stc_DW_t *pstcPDMA)
{
   pstcPDMA->unCTL.stcField.u1ENABLED = 1ul; /* Write to P-DMA_CTL_ENABLED bit */
}
```



4 M-DMA ユースケース

### 4 M-DMA ユースケース

ここでは、サンプルドライバライブラリ (SDL) を使用した Smart I/O の使用方法について説明します。このアプリケーションノートに記載されているプログラムコードは、SDL に含まれるものです。SDL については、その他の参考資料を参照してください。

SDL には設定部とドライバ部があります。設定部では、主に目的の動作をさせるためのパラメータ値を設定します。ドライバ部は設定部のパラメータ値に基づいて各レジスタを設定します。設定部は、お客様のシステムに合わせて設定できます。

この例では、CYT2B7シリーズを使用しています。

### 4.1 メモリからメモリ (Memory Copy)

ここでは、Memory copy の例について説明します。Memory copy は、M-DMA 固有のディスクリプタタイプです。これは特別な 1D transfer です。Memory copy は、転送元アドレスとサイズで指定した領域から転送先アドレスにデータを転送します。

これはフラッシュから RAM へのデータ転送の例です。このディスクリプタタイプは、RAM の実行およびベクタテーブルのコピー用のプログラムコードのコピーに役立ちます。この例では、連続するフラッシュメモリ領域を RAM に転送します。

図 19 に、memory copy を使用したメモリ間転送のユースケースを示します。



### 図 19 Memory copy を使用したメモリ間転送のユースケース

- (0) ユースケースの設定に従って M-DMA を設定してください。
- (1) CPU は、Software trigger を Trigger multiplexer を介して M-DMA に通知します。
- (2) M-DMA は、転送を受け付けると、指定された領域 (ディスクリプタポインタ) からディスクリプタを読み出します。
- (3) M-DMA は、転送元アドレス (コードベースアドレス) からデータを読み出します。
- (4) M-DMA は読み出したデータを転送先アドレス (RAM ベースアドレス) に書き込みます。その後、転送元アドレスと転送先アドレスをインクリメントします。 M-DMA は転送サイズ (コードサイズ) で指定した領域に達するまで (3) と (4) を繰り返します。
- (5) 指定領域のメモリコピー完了後、M-DMA は割込みを CPU に通知します。



4 M-DMA ユースケース

### 4.1.1 初期設定

ここでは、このユースケースの M-DMA チャネルとディスクリプタの初期化について説明します。 図 20 に M-DMA の設定手順を示します。



図 20 M-DMA の設定手順

## 4.1.2 設定とサンプルコード

表 17 は M-DMA 用の SDL におけるパラメータの一覧、表 18 は設定部の機能の一覧です。

表 17 DMA 設定パラメータの一覧

| パラメータ            | 説明                          | 値                              |
|------------------|-----------------------------|--------------------------------|
| BUFFER_SIZE      | バッファサイズの定義                  | 36                             |
| DMAC_CHANNEL     | M-DMA チャネルの定義               | 0                              |
| .MDMA_Descriptor | M-DMA の現在のディスクリプタポインタ       | &stcDescr                      |
| .preemptable     | チャネル プリエンプタブル               | 0                              |
| .priority        | チャネル優先度                     | 0                              |
| .enable          | チャネル イネーブル                  | 1                              |
| .deact           | DESCR_CTL WAIT_FOR_DEACT    | 0                              |
| .intrType        | DESCR_CTL INTR_TYPE         | CY_PDMA_INTR_1ELEMENT_CMPLT    |
| .trigoutType     | DESCR_CTL TR_OUT_TYPE       | CY_PDMA_TRIGOUT_1ELEMENT_CMPLT |
| .chStateAtCmplt  | DESCR_CTL CH_DISABLE        | CY_MDMA_CH_DISABLED            |
| .triginType      | DESCR_CTL TR_IN_TYPE        | CY_PDMA_TRIGIN_DESCR           |
| .dataSize        | DESCR_CTL DATA_SIZE         | CY_MDMA_BYTE                   |
| .srcTxfrSize     | DESCR_CTL SRC_TRANSFER_SIZE | 0                              |
| .destTxfrSize    | DESCR_CTL DST_TRANSFER_SIZE | 0                              |
| .descrType       | DESCR_CTL DESCR_TYPE        | CY_MDMA_1D_TRANSFER            |
| .srcAddr         | DESCR_SRC                   | au8SrcBuffer                   |
| .destAddr        | DESCR_DST                   | au8DestBuffer                  |

(続く)



### 4 M-DMA ユースケース

### 表 17 (続き) DMA 設定パラメータの一覧

| パラメータ      | 説明                      | 値           |
|------------|-------------------------|-------------|
| .srcXincr  | DESCR_X_INCR SRC_X_INCR | 1           |
| .destXincr | DESCR_X_INCR DST_X_INCR | 1           |
| .xCount    | DESCR_X_SIZE X_COUNT    | BUFFER_SIZE |
| .srcYincr  | DESCR_Y_INCR SRC_Y_INCR | 0           |
| .destYincr | DESCR_Y_INCR DST_Y_INCR | 0           |
| .yCount    | DESCR_Y_SIZE Y_COUNT    | 0           |
| .descrNext | DESCR_NEXT_PTR          | 0           |

#### 表 18 DMA 設定機能の一覧

| 機能                     | 説明                  | 備考                                |
|------------------------|---------------------|-----------------------------------|
| Cy_MDMA_Disable()      | M-DMA ディセーブルの設定     | M-DMA_CTL_ENABLED ビットに書き込み<br>ます。 |
|                        |                     | Code Listing 60 を参照してください         |
| Cy_MDMA_Descr_Init()   | M-DMA ディスクリプタ初期化の設定 | Code Listing 61 を参照してください         |
| Cy_MDMA_Chnl_Init()    | M-DMA チャネル初期化の設定    | Code Listing 62 を参照してください         |
| Cy_MDMA_Chnl_Enable()  | M-DMA チャネルイネーブル化の設定 | Code Listing 63 を参照してください         |
| Cy_MDMA_Enable()       | M-DMA イネーブルの設定      | M-DMA_CTL_ENABLED ビットに書き込み<br>ます。 |
|                        |                     | Code Listing 64 を参照してください         |
| Cy_TrigMux_SwTrigger() | ソフトウェアトリガの生成        | -                                 |

Code Listing 58 に、2D Transfer (ペリフェラルからメモリ) へのプログラム例を示します。GPIO、クロックの設定については、Architecture TRM およびアプリケーションノートを参照してください。



#### 4 M-DMA ユースケース

#### Code Listing 58 M-DMA 転送の例

```
/* Define buffer size
Define DMAC channel
#define BUFFER_SIZE
                                36
#define DMAC_CHANNEL
int main(void)
{
   uint32_t i;
   uint8_t *p_src;
    __enable_irq(); /* Enable global interrupts. */
    /*****/
    /* DMA */
    /*****/
   /* Initialie & Enable DMA */
   /* (1) Disable M-DMA. See Code Listing 60
(2) Configures M-DMA channel initialize. See Code Listing 62
(3) Configures M-DMA descriptor initialize. See Code Listing 61
(4) Enable M-DMA channel. See Code Listing 63
(5) Enable M-DMA. See Code Listing 64 */
   Cy_MDMA_Disable(DMAC);
   Cy_MDMA_Descr_Init(&stcDescr,&stcDmaDescrConfig);
    Cy_MDMA_Chnl_Init( DMAC,
                       DMAC_CHANNEL,
                       (const cy_stc_mdma_chnl_config_t*) &chnlConfig);
   Cy_MDMA_Chnl_Enable( DMAC, DMAC_CHANNEL);
   Cy_MDMA_Enable(DMAC);
    /* for test */
   p src = &au8SrcBuffer[0];
    for (i=0; i<BUFFER_SIZE; i++) {</pre>
        *p_src++ = i;
        au8DestBuffer[i] = 0;
    /************/
    /* Trigger MUX */
    /************/
    Cy_TrigMux_SwTrigger( TRIG_OUT_MUX_2_MDMA_TR_IN0,
                          TRIGGER_TYPE_CPUSS_DMAC_TR_IN__EDGE,
                          1u);
   for(;;)
    {
    }
}
```



#### 4 M-DMA ユースケース

#### Code Listing 59 M-DMA チャネル、ディスクリプタの設定

```
static uint8 t
                                    au8DestBuffer[BUFFER SIZE] = {0};
static uint8_t
                                    au8SrcBuffer[BUFFER_SIZE];
static cy_stc_mdma_descr_t
                                    stcDescr;
   /* Configure M-DMA channel */
        cy_stc_mdma_chnl_config_t
                                    chnlConfig
const
        /* CURR_PTR
                                                    .MDMA_Descriptor =
                                                                        &stcDescr,
                                                    .preemptable
                                                    .priority
                                                                        0,
                                                    .enable
                                                                        1,
                                                 };
   /* Configure M-DMA descriptor */
static cy_stc_mdma_descr_config_t stcDmaDescrConfig = {
        /* DESCR_CTL
                           WAIT_FOR_DEACT
                                                    .deact
                                             */
                                                                        0,
        /* DESCR_CTL
                           INTR_TYPE
                                              */
                                                    .intrType
CY PDMA INTR 1ELEMENT CMPLT,
        /* DESCR_CTL
                           TR_OUT_TYPE
                                                    .trigoutType
CY_PDMA_TRIGOUT_1ELEMENT_CMPLT,
                                             */
        /* DESCR_CTL
                           CH_DISABLE
                                                    .chStateAtCmplt =
                                                                        CY MDMA CH DISABLED,
        /* DESCR_CTL
                           TR_IN_TYPE
                                              */
                                                    .triginType
                                                                        CY_PDMA_TRIGIN_DESCR,
                                                                        CY_MDMA_BYTE,
        /* DESCR_CTL
                                              */
                                                    .dataSize
                           DATA SIZE
        /* DESCR_CTL
                           SRC_TRANSFER_SIZE */
                                                    .srcTxfrSize
                                                                        0,
                                                    .destTxfrSize
        /* DESCR_CTL
                           DST_TRANSFER_SIZE */
                                                                        0,
        /* DESCR CTL
                           DESCR TYPE
                                                    .descrType
                                                                        CY MDMA 1D TRANSFER,
        /* DESCR_SRC
                                              */
                                                    .srcAddr
                                                                        au8SrcBuffer,
        /* DESCR DST
                                              */
                                                    .destAddr
                                                                        au8DestBuffer,
        /* DESCR_X_INCR
                           SRC_X_INCR
                                              */
                                                    .srcXincr
        /* DESCR_X_INCR
                                              */
                           DST_X_INCR
                                                    .destXincr
                                                                        1,
        /* DESCR X SIZE
                                                                        BUFFER SIZE,
                           X COUNT
                                              */
                                                    .xCount
        /* DESCR_Y_INCR
                           SRC_Y_INCR
                                                    .srcYincr
                                              */
        /* DESCR_Y_INCR
                           DST_Y_INCR
                                                    .destYincr
                                                                        0,
        /* DESCR Y SIZE
                           Y COUNT
                                              */
                                                    .yCount
                                                                        0,
        /* DESCR_NEXT_PTR
                                                    .descrNext
                                                };
```

#### Code Listing 60 Cy\_MDMA\_Disable()

```
void Cy_MDMA_Disable(volatile stc_DMAC_t *pstcMDMA)
{
    pstcMDMA->unCTL.stcField.u1ENABLED = Oul; /* Write to M-DMA_CTL_ENABLED bit */
}
```



#### 4 M-DMA ユースケース

#### Code Listing 61 Cy\_MDMA\_Descr\_Init()

```
cy_en_mdma_status_t Cy_MDMA_Descr_Init(cy_stc_mdma_descr_t* descriptor, const
cy_stc_mdma_descr_config_t* config)
{
    cy_en_mdma_status_t retVal = CY_MDMA_ERR_UNC;
    if ((descriptor != NULL) && (config != NULL))
        /* Descriptor[0] */
        descriptor->unMDMA_DESCR_CTL.stcField.u2WAIT_FOR_DEACT
                                                                            config->deact;
        descriptor->unMDMA_DESCR_CTL.stcField.u2INTR_TYPE
                                                                            config->intrType;
        descriptor->unMDMA_DESCR_CTL.stcField.u2TR_OUT_TYPE
                                                                            config->trigoutType;
        descriptor->unMDMA DESCR CTL.stcField.u2TR IN TYPE
                                                                            config->triginType;
        descriptor->unMDMA_DESCR_CTL.stcField.u1DATA_PREFETCH
                                                                            config->dataPrefetch;
        descriptor->unMDMA DESCR CTL.stcField.u2DATA SIZE
                                                                            config->dataSize;
        descriptor->unMDMA_DESCR_CTL.stcField.u1CH_DISABLE
                                                                            config-
>chStateAtCmplt;
        descriptor->unMDMA DESCR CTL.stcField.u1SRC TRANSFER SIZE =
                                                                            config->srcTxfrSize;
        descriptor->unMDMA_DESCR_CTL.stcField.u1DST_TRANSFER_SIZE =
                                                                            config->destTxfrSize;
        descriptor->unMDMA_DESCR_CTL.stcField.u3DESCR_TYPE
                                                                            config->descrType;
        /* Descriptor[1] */
        descriptor->u32MDMA_DESCR_SRC
                                                                            (uint32_t)config-
>srcAddr;
        /* after 3rd word of descriptor depends on descriptor type */
        switch(config->descrType)
        case (uint32 t)CY MDMA SINGLE TRANSFER:
            /* Descriptor[2] */
            descriptor->u32MDMA_DESCR_DST
                                                                             (uint32_t)config-
>destAddr;
            /* Descriptor[3] -> NEXT_PTR */
            descriptor->unMDMA_DESCR_X_SIZE.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        case (uint32_t)CY_MDMA_1D_TRANSFER:
            /* Descriptor[2] */
            descriptor->u32MDMA_DESCR_DST
                                                                             (uint32_t)config-
>destAddr;
            /* Descriptor[3] */
            descriptor->unMDMA_DESCR_X_SIZE.stcField.u16X_COUNT
                                                                             (uint32_t)((config-
>xCount) - 1ul);
            /* Descriptor[4] */
            descriptor->unMDMA_DESCR_X_INCR.stcField.u16SRC_X_INCR =
                                                                             (uint32_t)config-
```



#### 4 M-DMA ユースケース

```
>srcXincr;
           descriptor->unMDMA DESCR X INCR stcField.u16DST X INCR = (uint32 t)config-
>destXincr;
            /* Descriptor[5] -> NEXT_PTR */
           descriptor->unMDMA_DESCR_Y_SIZE.u32Register
                                                                            (uint32_t)config-
>descrNext:
           break;
        }
        case (uint32_t)CY_MDMA_2D_TRANSFER:
            /* Descriptor[2] */
            descriptor->u32MDMA DESCR DST
                                                                            (uint32 t)config-
>destAddr;
            /* Descriptor[3] */
           descriptor->unMDMA DESCR X SIZE.stcField.u16X COUNT
                                                                            (uint32 t)((config-
>xCount) - 1ul);
            /* Descriptor[4] */
           descriptor->unMDMA_DESCR_X_INCR.stcField.u16SRC_X_INCR =
                                                                            (uint32_t)config-
>srcXincr;
           descriptor->unMDMA_DESCR_X_INCR.stcField.u16DST_X_INCR =
                                                                            (uint32_t)config-
>destXincr;
            /* Descriptor[5] */
           descriptor->unMDMA_DESCR_Y_SIZE.stcField.u16Y_COUNT
                                                                            (uint32_t)((config-
>yCount) - 1ul);
            /* Descriptor[6] */
           descriptor->unMDMA_DESCR_Y_INCR.stcField.u16SRC_Y_INCR =
                                                                           (uint32_t)config-
>srcYincr;
           descriptor->unMDMA_DESCR_Y_INCR.stcField.u16DST_Y_INCR = (uint32_t)config-
>destYincr;
            /* Descriptor[7] */
           descriptor->u32MDMA_DESCR_NEXT_PTR
                                                                            (uint32_t)config-
>descrNext;
           break;
        }
        case (uint32_t)CY_MDMA_MEMORY_COPY_TRANSFER:
            /* Descriptor[2] */
           descriptor->u32MDMA DESCR DST
                                                                            (uint32 t)config-
>destAddr;
            /* Descriptor[3] */
           descriptor->unMDMA_DESCR_X_SIZE.stcField.u16X_COUNT =
                                                                           (uint32_t)((config-
>xCount) - 1ul);
           /* Descriptor[4] -> NEXT PTR */
           descriptor->unMDMA_DESCR_X_INCR.u32Register
                                                                            (uint32_t)config-
>descrNext;
```



#### \_\_\_\_\_ 4 M-DMA ユースケース

```
break;
        }
        case (uint32_t)CY_MDMA_SCATTER_TRANSFER:
            /* Descriptor[2] -> X_SIZE */
            descriptor->u32MDMA_DESCR_DST
                                                                              (uint32_t)((config-
>xCount) - 1ul);
            /* Descriptor[3] -> NEXT_PTR */
            descriptor->unMDMA_DESCR_X_SIZE.u32Register
                                                                             (uint32_t)config-
>descrNext;
            break;
        }
        default:
            /* Unsupported type of descriptor */
            break;
        }
        }
        retVal = CY_MDMA_SUCCESS;
    }
    else
        retVal = CY_MDMA_INVALID_INPUT_PARAMETERS;
    }
    return retVal;
}
```



#### 4 M-DMA ユースケース

#### Code Listing 62 Cy\_MDMA\_Chnl\_Init()

```
cy_en_mdma_status_t Cy_MDMA_Chnl_Init(volatile stc_DMAC_t *pstcMDMA, uint32_t chNum, const
cy stc mdma chnl config t* chnlConfig)
{
    cy_en_mdma_status_t retVal = CY_MDMA_ERR_UNC;
   if ((pstcMDMA != NULL) && (chnlConfig != NULL))
        /* Set current descriptor */
        pstcMDMA->CH[chNum].unCURR.u32Register = (uint32_t)chnlConfig->MDMA_Descriptor;
        /* Set if the channel is preemptable */
        /* There is no the parameter in MDMA */
        /* Set channel priority */
        pstcMDMA->CH[chNum].unCTL.stcField.u2PRIO
                                                         chnlConfig->priority;
        /* Set enabled status */
        pstcMDMA->CH[chNum].unCTL.stcField.u1ENABLED = chnlConfig->enable;
        retVal = CY MDMA SUCCESS;
    }
   else
        retVal = CY_MDMA_INVALID_INPUT_PARAMETERS;
   return (retVal);
}
```

#### Code Listing 63 Cy\_MDMA\_Chnl\_ Enable()

```
__STATIC_INLINE void <a href="mailto:cy_MDMA_Chn1_Enable">Chn1_Enable</a>(volatile stc_DMAC_t *pstcMDMA, uint32_t chNum)
{
    pstcMDMA->CH[chNum].unCTL.stcField.u1ENABLED = 1ul;
}
```

#### Code Listing 64 Cy\_MDMA\_ Enable()

```
void Cy_MDMA_Enable(volatile stc_DMAC_t *pstcMDMA)
{
    pstcMDMA->unCTL.stcField.u1ENABLED = 1ul; /* Write to M-DMA_CTL_ENABLED bit */
}
```

## 用方法



## 5 用語集

#### 用語集 5

#### 用語集 表 19

| 衣 19               |                                                                                                                                                                                      |  |
|--------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 用語                 | 説明<br>                                                                                                                                                                               |  |
| DMA controller     | Direct Memory Access controller                                                                                                                                                      |  |
| P-DMA              | Peripheral DMA                                                                                                                                                                       |  |
| M-DMA              | Memory DMA                                                                                                                                                                           |  |
| Single transfer    | 単一のデータ要素 (8 ビット, 16 ビット, または 32 ビット) を転送します。詳細については、Architecture TRM の「Direct Memory Access」章の「Descriptors」セクションを参照してください。                                                           |  |
| 1D transfer        | 1 次元の "for ループ"を実行します。詳細については、Architecture TRM の「Direct Memory Access」章の「Descriptors」セクションを参照してください。                                                                                 |  |
| 2D transfer        | 2 次元の "for ループ"を実行します。詳細については、Architecture TRM の「Direct Memory Access」章の「Descriptors」セクションを参照してください。                                                                                 |  |
| CRC transfer       | 1D transfer と同様に 1 次元の "for ループ"を実行します。ただし、転送元データは転送先に転送されません。CRC は、ソースデータにわたって計算されます。P-DMA のみサポートします。詳細については、Architecture TRM の「Direct Memory Access」章の「Descriptors」セクションを参照してください。 |  |
| Memory copy        | 1D transfer の特別なケースです。M-DMA のみサポートします。詳細については、Architecture TRM の「Direct Memory Access」章の「Descriptors」セクションを参照してください。                                                                 |  |
| Scatter            | このディスクリプタタイプは、アドレス空間にアドレスが「Scattered (散在)」する 32 ビットのデータ要素のセットを書き込むことを目的とします。M-DMA のみサポートします。詳細については、Architecture TRM の「Direct Memory Access」章 の「Descriptors」セクションを参照してください。          |  |
| Descriptor         | DMA チャネルのデータ転送の詳細を指定します。詳細については、<br>Architecture TRM の「Direct Memory Access」章の「Descriptors」セクションを参照してください。                                                                           |  |
| Descriptor chain   | DMA チャネルは、ディスクリプタの実行が完了すると、現在のディスクリプタに<br>指定されている次のディスクリプタを実行します。詳細については、<br>Architecture TRM の「Direct Memory Access」章の「Descriptors」セクションを参<br>照してください。                              |  |
| Descriptor list    | descriptor chain と同じです。                                                                                                                                                              |  |
| Descriptor pointer | ディスクリプタが格納されているメモリの開始アドレス。詳細については、<br>Architecture TRM の「Direct Memory Access」章の「Descriptors」セクションを参照してください。                                                                         |  |
| Descriptor type    | DMA によって実行される転送動作タイプ。詳細については、Architecture TRMの「Direct Memory Access」章の「Descriptors」セクションを参照してください。                                                                                   |  |
| Descriptor word    | ディスクリプタの構成要素。ディスクリプタ制御,ソース/宛先アドレス,X/Y ループ制御,およびディスクリプタの次のポインタがあります。詳細については、Architecture TRM の「Direct Memory Access」章の「P-DMA ディスクリプタ構造」と「M-DMA ディスクリプタ構造」セクションを参照してください。              |  |

(続く)



## 5 用語集

### 表 19 (続き) 用語集

| 用語                  | 説明                                                                                                        |  |
|---------------------|-----------------------------------------------------------------------------------------------------------|--|
| Preemptable         | プリエンプタブルは、P-DMA 特有の機能です。詳細については、Architecture TRM の「Direct Memory Access」章の「Channels」セクションを参照してください。       |  |
| MMIO                | Memory Mapped I/O                                                                                         |  |
| ADC                 | Analog-to-digital converter。詳細については、Architecture TRM の「SAR ADC」章を参照してください。                                |  |
| SCB                 | Serial Communications Block。詳細については、Architecture TRM の「Serial Communications Block (SCB)」章を参照してください。      |  |
| TCPWM               | Timer, Counter, and Pulse Width Modulator。詳細については、Architecture TRM の「Timer, Counter, and PWM」章を参照してください。  |  |
| Trigger multiplexer | トリガマルチプレクサは、ソースペリフェラルからデスティネーションにトリガをルーティングします。詳細については、Architecture TRM の「Trigger Multiplexer」章を参照してください。 |  |

### 用方法



#### 6 参考資料

### 6 参考資料

以下は、TRAVEO™ T2G ファミリのデータシートとテクニカルリファレンスマニュアルです。これらの資料を入手するにはテクニカルサポートに連絡してください。

- [1] デバイスデータシート
  - CYT2B7 datasheet 32-bit Arm® Cortex®-M4F microcontroller TRAVEO™ T2G family
  - CYT2B9 datasheet 32-bit Arm® Cortex®-M4F microcontroller TRAVEO™ T2G family
  - CYT4BF datasheet 32-bit Arm® Cortex®-M7 microcontroller TRAVEO™ T2G family
  - CYT4DN datasheet 32-bit Arm® Cortex®-M7 microcontroller TRAVEO™ T2G family (Doc No. 002-24601)
  - CYT3BB/4BB datasheet 32-bit Arm® Cortex®-M7 microcontroller TRAVEO™ T2G family
  - CYT3DL datasheet 32-bit Arm® Cortex®-M7 microcontroller TRAVEO™ T2G family (Doc No. 002-27763)
- [2] テクニカル リファレンス マニュアル
  - Body Controller Entry ファミリ
    - TRAVEO™ T2G automotive body controller entry family architecture technical reference manual (TRM)
    - TRAVEO™ T2G automotive body controller entry registers technical reference manual (TRM) for CYT2B7
    - TRAVEO™ T2G automotive body controller entry registers technical reference manual (TRM) for CYT2B9
  - Body Controller High ファミリ
    - TRAVEO™ T2G automotive body controller high family architecture technical reference manual (TRM)
    - TRAVEO™ T2G automotive body controller high registers technical reference manual (TRM) for CYT4BF
    - TRAVEO™ T2G automotive body controller high registers technical reference manual (TRM) for CYT3BB/4BB
  - Cluster 2D ファミリ
    - TRAVEO™ T2G automotive cluster 2D family architecture technical reference manual (TRM) (Doc No. 002-25800)
    - TRAVEO™ T2G automotive cluster 2D registers technical reference manual (TRM) for CYT4DN (Doc No. 002-25923)
    - TRAVEO™ T2G automotive cluster 2D registers technical reference manual (TRM) for CYT 3DL (Doc No. 002-29854)
- [3] アプリケーションノート
  - ・ AN220193 TRAVEO™ T2G ファミリ GPIO の使用方法
  - AN225401 TRAVEO™ T2G ファミリのシリアル通信ブロック (SCB) 使用方法
  - AN220224 How to use timer, counter, and PWM (TCPWM) in TRAVEO™ T2G family
  - AN219755 TRAVEO™ T2G ファミリの SAR ADC 使用方法



7 その他の参考資料

## 7 その他の参考資料

各種周辺機器にアクセスするためのサンプルソフトウェアとして、スタートアップを含むサンプルドライバライブラリ(SDL)を提供します。SDLは、AUTOSARの公式製品ではカバーされていないドライバのリファレンスとしての役割も担っています。SDLは自動車用規格に適合していないため、量産用としては使用できません。このアプリケーションノートに記載されているプログラムコードは、SDLに含まれるものです。SDLを入手するには、テクニカルサポートに連絡してください。

## 用方法

改訂履歴



## 改訂履歴

| 版数    | 発行日        | 変更内容                                                                                                                                                                                       |
|-------|------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 英語版** | 2018-06-09 | 英語版の改訂内容: New application note.                                                                                                                                                            |
| **    | 2019-01-30 | これは英語版 002-20191 Rev. *A を翻訳した日本語版 002-25978 Rev. **<br>です。                                                                                                                                |
|       |            | 英語版の改訂内容: Updated associated part family as "TRAVEO™ T2G family CYT2B series". Changed target part numbers from "CYT2B5/B7 series" to "CYT2B series" in all instances across the document. |
| *A    | 2019-04-24 | これは英語版 002-20191 Rev. *B を翻訳した日本語版 002-25978 Rev. *A<br>です。英語版の改訂内容: Updated associated part family as "TRAVEO™<br>T2G family CYT2B/CYT4B series".                                         |
|       |            | Added target part numbers "CYT4B series" related information in all instances across the document.                                                                                         |
|       |            | Updated operation overview:                                                                                                                                                                |
|       |            | Updated configure channel:                                                                                                                                                                 |
|       |            | Updated "Table 3. channel configuration for P-DMA".                                                                                                                                        |
|       |            | Updated P-DMA use cases:                                                                                                                                                                   |
|       |            | Updated CRC transfer:                                                                                                                                                                      |
|       |            | Updated initial configuration:                                                                                                                                                             |
|       |            | Updated description (correction of errors in CRC register name).                                                                                                                           |
| *B    | 2019-11-18 | これは英語版 002-20191 Rev. *C を翻訳した日本語版 002-25978 Rev. *B<br>です。英語版の改訂内容: Updated associated part family as "TRAVEO™<br>T2G family CYT2B/CYT4B/CYT4D series".                                   |
|       |            | Added target part numbers "CYT4D series" related information in all instances across the document.                                                                                         |
|       |            | Added the setting flow of DW_CH_STRUCT_CH_IDX into channel configuration for P-DMA in all instances across the document.                                                                   |
|       |            | Updated operation overview:                                                                                                                                                                |
|       |            | Updated configure channel:                                                                                                                                                                 |
|       |            | Updated "Table 3. channel configuration for P-DMA".                                                                                                                                        |
|       |            | Updated "Table 4. channel configuration for M-DMA".                                                                                                                                        |
| *C    | 2020-06-12 | これは英語版 002-20191 Rev. *D を翻訳した日本語版 002-25978 Rev. *C<br>です。英語版の改訂内容: Updated associated part family as "TRAVEO™<br>T2G family CYT2/CYT3/CYT4 series".                                      |
|       |            | Changed target part numbers from "CYT2B/CYT4B/CYT4D series" to "CYT2/ CYT4 series" in all instances across the document.                                                                   |
|       |            | Added target part numbers "CYT3 series" related information in all instances across the document.                                                                                          |
| *D    | 2021-05-19 | これは英語版 002-20191 Rev. *E を翻訳した日本語版 002-25978 Rev. *D<br>です。英語版の改訂内容: Updated to Infineon template.                                                                                         |
| *E    | 2022-05-19 | これは英語版 002-20191 Rev. *F を翻訳した日本語版 002-25978 Rev. *E です。英語版の改訂内容: Added example of SDL code and description in all instances.                                                              |
| *F    | 2024-05-22 | これは英語版 002-20191 Rev. *G を翻訳した日本語版 002-25978 Rev. *F<br>です。英語版の改訂内容: Template update; no content update                                                                                    |

#### Trademarks

All referenced product or service names and trademarks are the property of their respective owners.

Edition 2024-05-22 Published by Infineon Technologies AG 81726 Munich, Germany

© 2024 Infineon Technologies AG All Rights Reserved.

Do you have a question about any aspect of this document?

Email: erratum@infineon.com

Document reference IFX-sja1682326000729

#### 重要事項

本手引書に記載された情報は、本製品の使用に関する 手引きとして提供されるものであり、いかなる場合も、本 製品における特定の機能性能や品質について保証する ものではありません。本製品の使用の前に、当該手引 書の受領者は実際の使用環境の下であらゆる本製品 の機能及びその他本手引書に記された一切の技術的 情報について確認する義務が有ります。インフィニオン テクノロジーズはここに当該手引書内で記される情報に つき、第三者の知的所有権の不侵害の保証を含むがこ れに限らず、あらゆる種類の一切の保証および責任を 否定いたします。

本文書に含まれるデータは、技術的訓練を受けた従業員のみを対象としています。本製品の対象用途への適合性、およびこれら用途に関連して本文書に記載された製品情報の完全性についての評価は、お客様の技術部門の責任にて実施してください。

#### 警告事項

技術的要件に伴い、製品には危険物質が含まれる可能性があります。当該種別の詳細については、インフィニオンの最寄りの営業所までお問い合わせください。

インフィニオンの正式代表者が署名した書面を通じ、インフィニオンによる明示の承認が存在する場合を除き、インフィニオンの製品は、当該製品の障害またはその使用に関する一切の結果が、合理的に人的傷害を招く恐れのある一切の用途に使用することはできないこと予めご了承ください。