

### 本書について

#### 適用範囲と目的

AN220203 は、TRAVEO™ T2G ファミリ MCU で Smart I/O (スマート I/O)を使用する方法を説明します。スマート I/O は周辺機能と GPIO ポートの間にプログラム可能な論理回路を追加し、それによりボード上のグルーロジックを組み込みます。

#### 関連製品ファミリ

TRAVEO™ T2G ファミリ CYT2/CYT3/CYT4 シリーズ

### 目次

|       | 本書について                                    | 1  |
|-------|-------------------------------------------|----|
|       | 目次                                        | 1  |
| 1     | はじめに                                      | 3  |
| 1.1   | スマート / 〇 のアプリケーション                        | 3  |
| 1.2   | スマート I/O のバイパス                            |    |
| 2     | スマート I/O の構造                              | 5  |
| 2.1   | クロックとリセット                                 | 6  |
| 2.2   | 同期化                                       | 7  |
| 2.3   | 3 入力のルックアップテーブル (LUT3 [x])                | 7  |
| 2.3.1 | LUT3 [x]出力設定                              | 8  |
| 2.3.2 | LUT3 [x] <b>入力の</b> 選択                    | 8  |
| 2.3.3 | LUT3 [x]動作                                | 12 |
| 2.4   | データユニット (DU)                              | 13 |
| 2.4.1 | 入力選択                                      | 14 |
| 2.4.2 | データユニットの動作                                | 15 |
| 3     | スマート I/O の設定                              | 27 |
| 4     | 設定例                                       | 28 |
| 4.1   | 極性反転による I/O ピンから HSIOM へのルーティングの変更のユースケース | 28 |
| 4.1.1 | 設定とサンプルコード                                | 31 |
| 4.2   | リセット検出/安定回路のユースケース                        | 42 |
| 4.2.1 | 設定とサンプルコード                                | 48 |
| 5     | 用語集                                       | 63 |
| 6     | 関連ドキュメント                                  | 64 |
| 7     | 参考資料                                      | 65 |
|       | 改訂履歴                                      | 66 |



| 免責事項 | 67 |
|------|----|
|------|----|



#### 1 はじめに

### 1 はじめに

このアプリケーションノートは、TRAVEO™ T2Gファミリ CYT2/CYT3/CYT4 シリーズ MCU のスマート I/O の使用方法を説明します。

スマート I/O は I/O Port (I/O ポート) にプログラマブルロジックを追加します。スマート I/O は AND, OR や XOR などのブール論理機能を組み込みます。また高速 I/O マトリクス (HSIOM) と I/O ポート間の信号の前処理または後処理を行います。例えば、スマート I/O は CPU の介在なしに、複数のフリップフロップを使用して入力信号にデジタルグルーロジックを有効にできます。HSIOM はユーザーが選択した周辺機能に複数の機能を共有するGPIO を多重化します。HSIOM の詳細については、Architecture Technical Reference Manual (TRM)を参照してください。

このアプリケーションノートで使用する機能と用語については、Architecture TRM の Smart I/O 章を参照してください。 図 1 に一般的な信号パスの例を示します。



図1 スマート I/O インタフェース

パス 1: I/O ポート信号で直接動作する独立した論理回路の実装

パス 2: HSIOM 信号で直接動作する独立した論理回路の実装

パス 3: HSIOM 出力信号を論理変換して I/O ポートにルーティング

パス 4: I/O ポート入力信号を論理変換して HSIOM にルーティング

各信号パスについて、スマート I/O 機能にはプログラム可能な出力のオプションがあります。このアプリケーションノートではスマート I/O 機能の使用例と設定例を示します。

### 1.1 スマート I/O のアプリケーション

スマート I/O は I/O ピンの入出力信号に簡単な論理演算またはルーティングが必要な場合に使用できます。以下は一般的なアプリケーションを示します。

- ・ ピンからピンへのルーティング変更: この機能は固定された周辺機能から同一ポートにある非専用ピンへ信号を再ルーティングできます。
- 信号の極性反転: この機能は SPI 信号のような出力信号の極性をピンから出力前に反転させます。
- クロックまたは信号バッファ: この機能は2つの GPIO バッファを通して1つのピンに負荷の大きい GPIO 入力信号を駆動します。
- ・ ピンのパターンの検出: この機能はいくつの信号入力のパターンを検出し、結果に応じてプログラマブル信号を出力します。

これらのスマート I/O アプリケーションは低電力モード (ディープスリープ) で動作可能なため、ウェイクアップ割込みとして使用できます。



#### 1 はじめに

### 1.2 スマート I/O のバイパス

スマート I/O 機能を使用しない場合、SMARTIO\_PRTx\_CTL.ENABLE<sup>1)</sup>ビットを"0" (ディセーブル) に設定することによって、スマート I/O は自動的にバイパスされます。また、SMARTIO\_PRTx\_CTL.BYPASS ビットを使用して、ポートグループの I/O ピンをバイパスできます。BYPASS ビットを"1" (バイパス) に設定すると HSIOM と I/O ポートは直接接続されます。

スマート I/O を有効にする前に、バイパスを設定する必要があります。(SMARTIO\_PRTx\_CTL.ENABLE ビットを"1" (イネーブル) に設定)

表 1 に、バイパス設定の SMARTIO\_PRTx\_CTL レジスタを示します。詳細については、Registers TRM を参照してください。

#### 表 1 バイパス設定レジスタ

| レジスタ             | ビット          | 設定                                                      |
|------------------|--------------|---------------------------------------------------------|
| SMARTIO_PRTx_CTL | BYPASS [7:0] | スマート 1/0 のバイパス                                          |
|                  |              | '0': バイパスなし(信号経路にスマート I/O があります)                        |
|                  |              | '1': バイパス (信号経路にスマート<br>I/O がありません)                     |
|                  | ENABLED [31] | スマート I/O のイネーブル                                         |
|                  |              | 0: ディセーブル (信号はバイパスされます: 初期値)                            |
|                  |              | 1: イネーブル (スマート I/O が完全<br>に設定されている場合のみ'1'に設<br>定してください) |

この文章で使用されるレジスタ名のサブスクリプション x はポート番号です。



#### 2 スマート I/O の構造

### 2 スマート I/O の構造

図 2 にスマート I/O のブロックダイヤグラムを示します。スマート I/O は HSIOM と I/O ポート間の信号パスに配置されています。



### 図 2 スマート I/O のブロックダイヤグラム

スマート I/O は以下のコンポーネントで構成されています。

- クロック (Clock) とリセット (Reset)
- 同期化 (Sync)
- 3 入力のルックアップテーブル (LUT3 [x]): x = 0~7
- データユニット (Data Unit)

指定された I/O セルにスマート I/O が実装されています。スマート I/O はこれらのコンポーネントを組み合わせて HSIOM と I/O ポートにプログラマブル信号を提供します。スマート I/O が使用できる I/O ポートについては Device Datasheet の Package Pin List and Alternate Functions を参照してください。

io\_data\_in [7:0] は I/O ポートからの入力信号で、chip\_data [7:0] は HSIOM からの入力信号です。これらの信号は同期コンポーネント (Sync) を介してスマート I/O に入力されます。smartio\_data [7:0] はスマート I/O からの出力信号です。これらの信号はスマート I/O によってルーティングまたは論理変更され、HSIOM または I/O ポートに出力されます。

clk\_block はスマート I/O のすべてのコンポーネントに使用されます。clk\_block は I/O ポート入力信号 (io\_data\_in [7:0]), HSIOM 入力信号 (chip\_data [7:0]), clk\_smartio と clk\_lf から選択できます。clk\_smartio は周 辺クロック分周器を用いてシステムクロック (clk\_sys/CLK\_HF) から生成され、クロックとリセットブロックに入力されます。clk\_smartio と clk\_lf の詳細については Architecture TRM の Clocking system の章を参照してください。スマート I/O ユニットごとに 8 つのルックアップテーブル (LUT3 [x]) があります。LUT3 [x]はプログラマブル信号を提供し、HSIOM と I/O ポート間の信号接続を決定します。つまり 8 つのルックアップテーブルは、入力チャネルと出力の柔軟なルーティングの組合せを提供します。

データユニットは出力信号により複雑な機能を提供します。クロックとリセットブロックは HSIOM, I/O ポート, およびスマート I/O の各ブロックの信号を同期するために使用されます。同期化は HSIOM 入力と I/O ポート入力の同期/非同期を制御します。



#### 2 スマート I/O の構造

#### 2.1 クロックとリセット

スマート I/O はリセット信号とクロック選択機能を持ちます。図3にクロックとリセット選択回路を示します。



#### 図3 クロックとリセット設定の機能イメージ

クロックソースとして io\_data\_in [7:0] と chip\_data [7:0] が選択される場合、クロックに関連するリセットはありません。クロックソースとして clk\_smartio が選択される場合、パワーモード (アクティブまたはディープスリープ) に応じて rst\_sys\_act\_n または rst\_sys\_dpslp\_n が使用できます。クロックソースとして clk\_lf が選択される場合、rst\_lf\_dpslp\_n が使用できます。クロック(clk\_block) とリセット(rst\_block\_n) は SMARTIO\_PRTx\_CTL.CLOCK\_SRC [12:8]レジスタで設定できます。

選択できるクロックソースを以下に示します。

- io\_data\_in [7:0]: I/O ポート入力信号です。
- chip\_data [7:0]: HSIOM 入力信号です。
- clk\_smartio: このクロックはシステムクロック clk\_sys/CLK\_HF から生成されます。
- clk\_lf: このクロックは低周波数システムクロックで、ディープスリープモードでのみ使用できます。

選択できるリセットソースを以下に示します。

- rst\_sys\_act\_n: 周辺分周器からのクロックを使用してアクティブパワーモードでのみ、スマート I/O がアクティブになります。
- rst\_sys\_dpslp\_n: 周辺分周器からのクロックを使用してディープスリープモードを除くすべてのパワーモードで、スマート I/O がアクティブになります。
- rst\_lf\_dpslp\_n: ILO からのクロックを使用してすべてのパワーモードで、スマート I/O がアクティブになります。

表 2 に SMARTIO\_PRTx\_CTL.CLOCK\_SRC [12:8]レジスタの設定を示します。詳細については、Registers TRM を参照してください。



#### 2 スマート I/O の構造

#### 表 2 クロックとリセット設定のレジスタ

| レジスタ                     | ビット              | 設定                                                                                                                                                                            |
|--------------------------|------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| レジスタ<br>SMARTIO_PRTx_CTL | CLOCK_SRC [12:8] | クロック (clk_block)/リセット (rst_block_n) ソースの選択  ・ 0 7: io_data_in[0]/1 io_data_in[7]/'1'  ・ 8 15: chip_data[0]/1chip_data[7]/'1'  ・ 16: clk_smartio/rst_sys_act_n                 |
|                          |                  | <ul> <li>17: clk_smartio/rst_sys_dpslp_n</li> <li>19: clk_lf/rst_lf_dpslp_n</li> <li>20 30: クロックソースは定数'0'です。</li> <li>31: 非同期モード/"1"。クロックレス動作が設定される場合、これを選択してください。</li> </ul> |

### 2.2 同期化

I/O ポートと HSIOM の各入力信号は同期モードまたは非同期モードのいずれかで使用できます。同期化は入力信号をスマート I/O クロック (clk\_block) と同期させます。

表3に同期化設定レジスタと設定を示します。詳細については、Registers TRM を参照してください。

#### 表 3 同期化設定のレジスタ

| レジスタ                  | ビット                 | 設定                                                        |
|-----------------------|---------------------|-----------------------------------------------------------|
| SMARTIO_PRTx_SYNC_CTL | IO_SYNC_EN [7:0]    | io_data_in [7:0]信号を clk_block と<br>同期<br>0: 同期なし<br>1: 同期 |
|                       | CHIP_SYNC_EN [15:8] | chip_data [7:0]信号を clk_block と<br>同期<br>0: 同期なし<br>1: 同期  |

# 2.3 3 入力のルックアップテーブル (LUT3 [x])

各 LUT3 [x] には、3 つの入力と1 つの出力があります。各 LUT3 [x] ブロックのすべての入力 (Tr0\_in, Tr1\_in, Tr2\_in) を選択する必要があります。入力が 1 つの場合、3 つの入力ソース (Tr0\_in, Tr1\_in, Tr2\_in) すべてに入力します。各 LUT3 [x] は 3 つの入力信号があり、レジスタに設定された構成に基づいて出力を生成します。図 4 に各 LUT3 [x] の基本ブロックダイヤグラムを示します。出力パターンはレジスタによって設定されます。



#### 2 スマート I/O の構造



図 4 LUT3 [x] のブロックダイヤグラム

### 2.3.1 LUT3 [x]出力設定

LUT3 [x] の出力信号 (Tr\_out) は 3 つの入力ソース (Tr2\_in, Tr1\_in, Tr0\_in) に基づいて SMARTIO\_PRTx\_LUT\_CTLy.LUT[7:0]<sup>2)</sup>を使用してプログラム可能です。 表 4 に各 LUT3 [x] 設定の例を示します。

表 4 LUT3 [x]出力設定

| Tr 2_in | Tr 1_in | Tr 0_in | Tr_out | Tr_out (例 1) | Tr_out (例 2) |
|---------|---------|---------|--------|--------------|--------------|
| 0       | 0       | 0       | Α      | 0            | 0            |
| 0       | 0       | 1       | В      | 0            | 0            |
| 0       | 1       | 0       | С      | 0            | 1            |
| 0       | 1       | 1       | D      | 0            | 0            |
| 1       | 0       | 0       | E      | 1            | 1            |
| 1       | 0       | 1       | F      | 1            | 0            |
| 1       | 1       | 0       | G      | 1            | 0            |
| 1       | 1       | 1       | Н      | 1            | 0            |

3 つの入力信号に対して 8 つの出力パターン (A~H) を生成します。A~H の各出力は 0 または 1 のブール値です。この出力パターン値 [H, G, F, E, D, C, B, A] は LUT [7:0] に設定されます。

例 1 の場合、出力パターンは[H, G, F, E, D, C, B, A] = [1, 1, 1, 1, 0, 0, 0, 0] です。したがって"0xF0"値が LUT [7:0] に 設定されます。また例 2 の場合、出力パターンは[H, G, F, E, D, C, B, A] = [0, 0, 0, 1, 0, 1, 0, 0] です。したがって"0x14"値が LUT [7:0] に設定されます。

表 5 に LUT3 [x]出力設定の SMARTIO\_PRTx\_LUT\_CTLy.LUT [7:0]レジスタを示します。詳細については、Registers TRM を参照してください。

表 5 LUT3 [x]出力設定のレジスタ

| レジスタ                  | ビット       | 設定                                                                                                                                          |
|-----------------------|-----------|---------------------------------------------------------------------------------------------------------------------------------------------|
| SMARTIO_PRTx_LUT_CTLy | LUT [7:0] | LUT3 [x]設定。LUT オペコード<br>(LUT_OPC), 内部状態および LUT3<br>[x]入力信号 tr0_in, tr1_in, tr2_in に<br>応じて、LUT3 [x]設定は LUT3[x]出<br>力信号と次の順序状態の決定に使<br>用します。 |

## 2.3.2 LUT3 [x]入力の選択

各 LUT3 [x]の入力ソース (Tr0\_in, Tr1\_in, Tr2\_in) は以下から選択できます。

データユニット出力

この文章で使用されるレジスタ名のサブスクリプション y は LUT3 番号です。



#### 2 スマート I/O の構造

- 他の LUT3 [x]出力信号 (Tr\_out)
- HSIOM (chip\_data [7:0]) からの入力信号
- I/O port (io\_data\_in [7:0]) からの入力信号

LUT3[7]~LUT3[4] は io\_data/chip\_data[7]~io\_data/chip\_data[4] で動作し、LUT3[3]~LUT3[0] は io\_data/chip\_data[3]~io\_data/chip\_data[0] で動作します。

入力ソースは SMARTIO\_PRTx\_LUT\_SELy レジスタの LUT\_TR0\_SEL [3:0], LUT\_TR1\_SEL [11:8] および LUT\_TR2\_SEL [19:16]で設定できます。表 6 に SMARTIO\_PRTx\_LUT\_SELy レジスタと入力選択設定を示します。 データユニットの出力は tr0\_in のみ入力できることに注意してください。詳細については、Registers TRM を参照してください。



### 2 スマート I/O の構造

#### LUT3 [x]入力ソース設定のレジスタ 表 6

| レジスタ                  | ビット               | 設定                                                                                              |
|-----------------------|-------------------|-------------------------------------------------------------------------------------------------|
| SMARTIO_PRTx_LUT_SELy | LUT_TR0_SEL [3:0] | LUT3 [x]入力信号 tr0_in ソース選択                                                                       |
|                       |                   | 0: データユニット出力                                                                                    |
|                       |                   | 1: LUT3 [1]出力                                                                                   |
|                       |                   | 2: LUT3 [2]出力                                                                                   |
|                       |                   | 3: LUT3 [3]出力                                                                                   |
|                       |                   | 4: LUT3 [4]出力                                                                                   |
|                       |                   | 5: LUT3 [5]出力                                                                                   |
|                       |                   | 6: LUT3 [6]出力                                                                                   |
|                       |                   | 7: LUT3 [7]出力                                                                                   |
|                       |                   | 8:chip_data [0] (LUT3 [0], [1], [2], [3]<br>の場合); chip_data [4] (LUT3 [4],<br>[5], [6], [7]の場合) |
|                       |                   | 9:chip_data [1] (LUT3 [0], [1], [2], [3]<br>の場合); chip_data [5] (LUT3 [4],<br>[5], [6], [7]の場合) |
|                       |                   | 10:chip_data [2] (LUT3 [0], [1], [2], [3]の場合); chip_data [6] (LUT3 [4], [5], [6], [7]の場合)       |
|                       |                   | 11:chip_data [3] (LUT3 [0], [1], [2], [3]の場合); chip_data [7] (LUT3 [4], [5], [6], [7]の場合)       |
|                       |                   | 12:io_data_in [0] (LUT3 [0], [1], [2], [3]の場合); io_data_in [4] (LUT3 [4], [5], [6], [7]の場合)     |
|                       |                   | 13:io_data_in [1] (LUT3 [0], [1], [2], [3]の場合); io_data_in [5] (LUT3 [4], [5], [6], [7]の場合)     |
|                       |                   | 14:io_data_in [2] (LUT3 [0], [1], [2], [3]の場合); io_data_in [6] (LUT3 [4], [5], [6], [7]の場合)     |
|                       |                   | 15:io_data_in [3] (LUT3 [0], [1], [2], [3]の場合); io_data_in [7] (LUT3 [4], [5], [6], [7]の場合)     |



#### 2 スマート I/O の構造

### 表 6 (続き) LUT3 [x]入力ソース設定のレジスタ

| レジスタ | ビット                                         | 設定                                                                                              |
|------|---------------------------------------------|-------------------------------------------------------------------------------------------------|
|      | LUT_TR1_SEL [11:8] /<br>LUT_TR2_SEL [19:16] | LUT3 [x]入力信号 tr1_in / tr2_in ソ<br>ース選択                                                          |
|      |                                             | 0: LUT3 [0]出力                                                                                   |
|      |                                             | 1: LUT3 [1]出力                                                                                   |
|      |                                             | 2: LUT3 [2]出力                                                                                   |
|      |                                             | 3: LUT3 [3]出力                                                                                   |
|      |                                             | 4: LUT3 [4]出力                                                                                   |
|      |                                             | 5: LUT3 [5]出力                                                                                   |
|      |                                             | 6: LUT3 [6]出力                                                                                   |
|      |                                             | 7: LUT3 [7]出力                                                                                   |
|      |                                             | 8:chip_data [0] (LUT3 [0], [1], [2], [3]<br>の場合); chip_data [4] (LUT3 [4],<br>[5], [6], [7]の場合) |
|      |                                             | 9:chip_data [1] (LUT3 [0], [1], [2], [3]<br>の場合); chip_data [5] (LUT3 [4],<br>[5], [6], [7]の場合) |
|      |                                             | 10:chip_data [2] (LUT3 [0], [1], [2], [3]の場合); chip_data [6] (LUT3 [4], [5], [6], [7]の場合)       |
|      |                                             | 11:chip_data [3] (LUT3 [0], [1], [2], [3]の場合); chip_data [7] (LUT3 [4], [5], [6], [7]の場合)       |
|      |                                             | 12:io_data_in [0] (LUT3 [0], [1], [2], [3]の場合); io_data_in [4] (LUT3 [4], [5], [6], [7]の場合)     |
|      |                                             | 13:io_data_in [1] (LUT3 [0], [1], [2], [3]の場合); io_data_in [5] (LUT3 [4], [5], [6], [7]の場合)     |
|      |                                             | 14:io_data_in [2] (LUT3 [0], [1], [2], [3]の場合); io_data_in [6] (LUT3 [4], [5], [6], [7]の場合)     |
|      |                                             | 15:io_data_in [3] (LUT3 [0], [1], [2], [3]の場合); io_data_in [7] (LUT3 [4], [5], [6], [7]の場合)     |

各 LUT3 [x] は HSIOM と I/O ポート信号の入力接続に制限があります。柔軟なルーティングのために複数の LUT3 [x] が必要になる場合があります。

LUT3 [x]とデータユニットには組合せループが含まれません。ただし1つの LUT3 [x] がほかの LUT3 [x] またはデータユニットと相互作用するとき、意図しない組合せループが発生する可能性があります。この制限を避けるために SMARTIO\_PRTx\_CTL.PIPELINE\_EN ビットを使用します。このビットを設定すると、ほかのコンポーネントが分岐する前にすべての出力 (LUT3 [x]とデータユニット) の値が決定されます。表7に PIPELINE\_EN 設定を示します。スマート I/O を使用しない場合、このビットを"1" (イネーブル) に設定して低消費電力を実現します。詳細については、Registers TRM を参照してください。



#### 2 スマート I/O の構造

#### 表 7 PIPELINE\_EN 設定

| レジスタ             | ビット              | 設定                                                                  |
|------------------|------------------|---------------------------------------------------------------------|
| SMARTIO_PRTx_CTL | PIPELINE_EN [25] | パイプラインレジスタのイネーブル<br>0: ディセーブル (レジスタがバイパ<br>スされます)<br>1: イネーブル (初期値) |

### 2.3.3 LUT3 [x]動作

各 LUT3 [x] は 2 ビットのオペコードフィールドによって選択する次の 4 つの動作があります。4 つの動作は下記のとおりです。

#### 組合せ

LUT3 [x] は単純な組合せです。各 LUT3 [x] 出力は LUT マッピング真理値表の結果であり、組合せ経路によってのみ遅延します。(ベーシックモード)



#### 図 5 組合せ

#### ゲート入力2

LUT3 [x] の入力 2 が同期します。その他の入力は LUT3 [x] に直接接続します。出力は組合せです。(入力同期)



#### 図 6 ゲート入力 2

#### ゲート出力

入力は LUT3 [x] に直接接続し、出力は同期します。(出力同期)



図7 ゲート出力



#### 2 スマート I/O の構造

#### フリップフロップのセット/リセット

入力信号は S/R フリップフロップの制御に使用されます。



図 8 S/R フリップフロップのイネーブル

これら4つの動作は表8に示すレジスタで設定されます。詳細はRegisters TRM を参照してください。

表 8 LUT3 [x]モード設定のレジスタ

| レジスタ                  | ビット           | 設定                   |
|-----------------------|---------------|----------------------|
| SMARTIO_PRTx_LUT_CTLy | LUT_OPC [9:8] | 0: 組合せ               |
|                       |               | 1: ゲート入力 2           |
|                       |               | 2: ゲート出力             |
|                       |               | 3: フリップフロップのセット/リセット |

### 2.4 データユニット (DU)

各スマート I/O ブロックにはデータユニット (DU) コンポーネントが含まれます。 DU はシンプルな 8 ビットデータ経路で構成されます。簡単なインクリメント,デクリメント,インクリメント/デクリメント,シフト,および AND/OR の動作を実行できます。 DU は DATAO (data0\_in [7:0]) と DATA1 (data1\_in [7:0]) の 2 つのビットデータ入力に基づいてプログラマブル出力 (Tr\_out) 信号を生成できます。 フリップフロップにより内部状態は保持されます。 DU 動作は最大 3 つの入力信号 (Tr0\_in, Tr1\_in, Tr2\_in) で制御できます。 図 9 にデータユニット (Data Unit) の基本ブロックダイヤグラムを示します。



#### 2 スマート I/O の構造



図 9 データユニットのブロックダイヤグラム

### 2.4.1 入力選択

DUには最大3つの制御入力信号があります。これらの信号は次からの入力として選択できます。

- 定数"0"
- 定数"1"
- DU 出力
- LUT3 [x]出力

必要な制御信号の数は DU オペコードによって異なります。

これらの入力は SMARTIO\_PRTx\_DU\_SEL レジスタで設定できます。表 9 に SMARTIO\_PRTx\_DU\_SEL レジスタと入力選択設定を示します。詳細については、Registers TRM を参照してください。

表 9 DU 入力ソース設定のレジスタ

| レジスタ                | ビット                                                          | 設定                                                                                                            |
|---------------------|--------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------|
| SMARTIO_PRTx_DU_SEL | DU_TR0_SEL [3:0] / DU_TR1_SEL<br>[11:8] / DU_TR2_SEL [19:16] | データユニット入力信号 "tr0_in" / "tr1_in" / "tr2_in"のソース選択 0: 定数 '0' 1: 定数 '1' 2: データユニット出力 3- 10: LUT3 [x]出力 それ以外: 未定義 |

DATA 0 と DATA 1 は DU ロジック初期化の入力データとして使用します。これらのデータは次から選択できます。

- 定数 0x00
- io\_data\_in [7:0]
- chip\_data\_in [7:0]
- SMARTIO\_PRTx\_DATA レジスタの DATA [7:0] ビット

データユニットが扱うデータ幅は 1 ビットから 8 ビットの間で変更可能です。表 10 に DU への入力データの設定レジスタを示します。



#### 2 スマート I/O の構造

#### 表 10 DU データ設定のレジスタ

| レジスタ                | ビット                                         | 設定                                                                                                                                             |
|---------------------|---------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------|
| SMARTIO_PRTx_DU_SEL | DU_DATA0_SEL [25:24] / DU_DATA1_SEL [29:28] | データユニット入力データ "data0_in" / "data1_in"のソース選択  切 0: 0x00 1: chip_data [7:0]. 2: io_data_in [7:0]. 3: SMARTIO_PRTx_DATA.DATA [7:0]  MMIO レジスタフィールド |
| SMARTIO_PRTx_DATA   | DATA [7:0]                                  | データユニット入力データソース                                                                                                                                |
| SMARTIO_PRTx_DU_CTL | DU_SIZE [2:0]                               | データユニットのサイズ/幅 (ビット単位) は DU_SIZE+1 です。                                                                                                          |

### 2.4.2 データユニットの動作

DU 動作は SMARTIO\_PRTx\_DU\_CTL.DU\_OPC [11:8]により定義します。表 11 に DU オペコードの設定レジスタを示します。詳細については、registers TRM を参照してください。

表 11 DU 動作コードの設定

| レジスタ                | ビット           | 設定                  |
|---------------------|---------------|---------------------|
| SMARTIO_PRTx_DU_CTL | DU_OPC [11:8] | データユニットオペコードはデータ    |
|                     |               | ユニット動作を指定します。       |
|                     |               | "1": INCR           |
|                     |               | "2": DECR           |
|                     |               | "3": INCR_WRAP      |
|                     |               | "4": DECR_WRAP      |
|                     |               | "5": INCR_DECR      |
|                     |               | "6": INCR_DECR_WRAP |
|                     |               | "7": ROR            |
|                     |               | "8": SHR            |
|                     |               | "9": AND_OR         |
|                     |               | "10": SHR_MAJ3      |
|                     |               | "11": SHR_EQL       |
|                     |               |                     |
|                     |               | 初期値: 未定義            |

#### 表 12 に各 DU の動作を示します。

表 12 の'動作'列に動作概要と疑似コードを示します。 疑似コードにて "Combinational:" は動作が以前の出力状態と無関係であることを示します。 "Registered:" はデータが入力および以前の出力状態 (フリップフロップを使用して) で動作することを示します。



### 2 スマート I/O の構造

#### 表 12 DU の動作

| 動作コード                      | 動作                                                                                                                                                              |
|----------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DU_OPC [11:8] = 1:<br>INCR | INCR は初期値 (DATA 0) から最終値 (DATA 1) に達するまでデータを 1 ずつインクリメントします。                                                                                                    |
|                            | <pre>du_size = Size - 1 mask = (1 &lt;&lt; (DU_SIZE+1)) - 1 data_eql_data1 = (data &amp; mask) == DATA1 &amp; amp; mask</pre>                                   |
|                            | Combinational:                                                                                                                                                  |
|                            | Tr_out = data_eql_data1                                                                                                                                         |
|                            | Tr0_in → rst Tr1_in → en → Tr_out                                                                                                                               |
|                            | clk_block → clk                                                                                                                                                 |
|                            | Registered:                                                                                                                                                     |
|                            | <pre>data &lt;= data;   if (Tr0_in)        data &lt;= DATA0 &amp; mask;   else if (Tr1_in)        data &lt;= data_eq1_data1? data: (data + 1) &amp; mask;</pre> |



### 2 スマート I/O の構造

### 表 12 (続き) DU の動作

| 動作コード                      | 動作                                                                                                                                                              |
|----------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DU_OPC [11:8] = 2:<br>DECR | DECR は初期値 (DATA 0) から '0'に達するまでデータを<br>デクリメントします。                                                                                                               |
|                            | <pre>du_size = Size - 1 mask = (1 &lt;&lt; (DU_SIZE+1)) - 1 data_eql_0 = (data &amp; mask) == 0</pre>                                                           |
|                            | Combinational:                                                                                                                                                  |
|                            | Tr_out = data_eql_0                                                                                                                                             |
|                            | Tr0_in → rst Tr1_in → en → Tr_out                                                                                                                               |
|                            | clk_block → > clk                                                                                                                                               |
|                            | Registered:                                                                                                                                                     |
|                            | <pre>data &lt;= data;   if (Tr0_in)        data &lt;= DATA0 &amp; mask;   else if (Tr1_in)        data &lt;= data_eq1_data1? data: (data + 1) &amp; mask;</pre> |



### 2 スマート I/O の構造

### 表 12 (続き) DU の動作

| INCR WRAPはINCRと同様に動作しますが、DATA 1                                                                                                                                               |  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| INCR_WRAP は INCR と同様に動作しますが、DATAで停止ではなく DATA 0 に戻ります。                                                                                                                         |  |
| <pre>du_size = Size - 1   mask = (1 &lt;&lt; (DU_SIZE+1)) - 1   data_eql_data1 = (data &amp; mask) == DATA1 &amp;   mask</pre>                                                |  |
| Combinational:                                                                                                                                                                |  |
| Tr_out = data_eql_data1                                                                                                                                                       |  |
| Tr0_in → rst Tr1_in → en → Tr_out                                                                                                                                             |  |
| clk_block → clk                                                                                                                                                               |  |
| Registered:                                                                                                                                                                   |  |
| <pre>data &lt;= data;   if (Tr0_in)        data &lt;= DATA0 &amp; mask;   else if (Tr1_in)        data &lt;= data_eq1_data1? DATA0 &amp;   mask: (data + 1) &amp; mask;</pre> |  |
|                                                                                                                                                                               |  |



### 2 スマート I/O の構造

### 表 12 (続き) DU の動作

| 動作コード                        | 動作                                                                                                                                                                             |
|------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DU_OPC [11:8] = 4: DECR_WRAP | DECR_WRAP は DECR と同様に動作しますが、'0'で停止ではなく DATAO に戻ります。                                                                                                                            |
|                              | <pre>du_size = Size - 1 mask = (1 &lt;&lt; (DU_SIZE+1)) - 1 data_eql_0 = (data &amp; mask) == 0</pre>                                                                          |
|                              | Combinational:                                                                                                                                                                 |
|                              | Tr_out = data_eql_0                                                                                                                                                            |
|                              | Tr0_in → rst Tr1_in → en → Tr_out                                                                                                                                              |
|                              | clk_block → clk                                                                                                                                                                |
|                              | Registered:                                                                                                                                                                    |
|                              | <pre>data &lt;= data;    if (Tr0_in)         data &lt;= DATA0 &amp; mask;    else if (Tr1_in)         data &lt;= data_eq1_0? DATA0 &amp; mask:    (data + 1) &amp; mask;</pre> |



### 2 スマート I/O の構造

#### (続き) DU の動作 表 12

| 動作コード                           | 動作                                                                                                                                                                                                                                            |
|---------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DU_OPC [11:8] = 5:<br>INCR_DECR | INCR_DECR は INCR と DECR の組合せです。トリガ信号に応じてインクリメントまたはデクリメントを開始します。 インクリメントは DATA 1 で、デクリメントは '0'で停止します。                                                                                                                                          |
|                                 | <pre>du_size = Size - 1 mask = (1 &lt;&lt; (DU_SIZE+1)) - 1 data_eql_0 = (data &amp; mask) == 0 data_eql_data1 = (data &amp; mask) == DATA1 &amp; mask</pre>                                                                                  |
|                                 | Combinational:                                                                                                                                                                                                                                |
|                                 | Tr_out = data_eql_data1   data_eql_0                                                                                                                                                                                                          |
|                                 | Tr0_in → rst  Tr1_in → en_increment  Tr2_in → en_decrement  clk_block → clk                                                                                                                                                                   |
|                                 | Registered:                                                                                                                                                                                                                                   |
|                                 | <pre>data &lt;= data;   if (Tr0_in)        data &lt;= DATA0 &amp; mask;   else if (Tr1_in)        data &lt;= data_eq1_data1? data: (data + 1) &amp; mask;   else if (Tr2_in)        data &lt;= data_eq1_0? data: (data - 1) &amp; mask;</pre> |



### 2 スマート I/O の構造

#### (続き) DU の動作 表 12

| 動作コード                                | 動作                                                                                                                                                                                                                                                                         |
|--------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DU_OPC [11:8] = 6:<br>INCR_DECR_WRAP | INCR_DECR_WRAP は INCR_DECR と同様に動作しますが、リミット (DATA 1 または '0') に達すると DATA 0 に戻ります。                                                                                                                                                                                            |
|                                      | <pre>du_size = Size - 1 mask = (1 &lt;&lt; (DU_SIZE+1)) - 1 data_eql_0 = (data &amp; mask) == 0 data_eql_data1 = (data &amp; mask) == DATA1 &amp; mask</pre>                                                                                                               |
|                                      | Combinational:                                                                                                                                                                                                                                                             |
|                                      | Tr_out = data_eql_data1   data_eql_0                                                                                                                                                                                                                                       |
|                                      | Tr0_in → rst  Tr1_in → en_increment  Tr2_in → en_decrement  clk_block → clk                                                                                                                                                                                                |
|                                      | Registered:                                                                                                                                                                                                                                                                |
|                                      | <pre>data &lt;= data;   if (Tr0_in)        data &lt;= DATA0 &amp; mask;   else if (Tr1_in)        data &lt;= data_eq1_data1? DATA0 &amp;   mask: (data + 1) &amp; mask;   else if (Tr2_in)        data &lt;= data_eq1_0 ? DATA0 &amp; mask:   (data - 1) &amp; mask;</pre> |



### 2 スマート I/O の構造

### 表 12 (続き) DU の動作

| 動作コード                     | 動作                                                                                                                                                                                   |
|---------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DU_OPC [11:8] = 7:<br>ROR | POR がデータを右にシフトさせ LSB が送信されます。<br>シフト用のデータは DATA 0 から取得します。                                                                                                                           |
|                           | <pre>du_size = Size - 1 mask = (1 &lt;&lt; (DU_SIZE+1)) - 1</pre>                                                                                                                    |
|                           | Combinational:                                                                                                                                                                       |
|                           | Tr_out = data [0]                                                                                                                                                                    |
|                           | Tr0_in → load<br>Tr1_in → en → Tr_out                                                                                                                                                |
|                           | clk_block → clk                                                                                                                                                                      |
|                           | Registered:                                                                                                                                                                          |
|                           | <pre>data &lt;= data;   if (Tr0_in)        data &lt;= DATA0 &amp; mask;   else if (Tr1_in) {        data &lt;= data [7:1] &amp; mask;        data [du_size] &lt;= data [0]   }</pre> |



### 2 スマート I/O の構造

### 表 12 (続き) DU の動作

| 動作コード                      | 動作                                                                   |
|----------------------------|----------------------------------------------------------------------|
| DU_OPC [11:8] = 8:<br>SHIR | SHIR はシフトレジスタ動作を行います。初期データ (DATA 0) がシフトアウトされ、tr2_in のデータがシフトインされます。 |
|                            | <pre>du_size = Size - 1 mask = (1 &lt;&lt; (DU_SIZE+1)) - 1</pre>    |
|                            | Combinational:                                                       |
|                            | Tr_out = data [0]                                                    |
|                            | Tr0_in                                                               |
|                            | Registered:                                                          |
|                            | <pre>data &lt;= data;   if (Tr0_in)</pre>                            |

}



### 2 スマート I/O の構造

### 表 12 (続き) DU の動作

| 動作コード                        | 動作                                                                |
|------------------------------|-------------------------------------------------------------------|
| DU_OPC [11:8] = 9:<br>AND_OR | data1 と data0 をマスクとともに AND し、AND された出力のすべてのビットを OR します。           |
|                              | <pre>du_size = Size - 1 mask = (1 &lt;&lt; (DU_SIZE+1)) - 1</pre> |
|                              | Combinational:                                                    |
|                              | Tr_out =  (data & DATA1 & mask)                                   |
|                              | Tr0_in → load                                                     |
|                              | clk_block → clk                                                   |
|                              | Registered:                                                       |
|                              | <pre>data &lt;= data; if (Tr0_in)</pre>                           |



#### 2 スマート I/O の構造

#### 表 12 (続き) DU の動作

# **動作コード 動作 助作 DU\_OPC** [11:8] = 10: SHR\_

SHR\_MAJ3 (Majority 3)

SHR\_MAJ3 は SHR と同様に動作しますが、シフトアウト値を送信ではなく data [0]の最後の 3 つのサンプル/シフトアウト値の少なくとも 2 つのサンプルが高い場合は '1'を送信します。それ以外の場合は '0'を送信します。この関数は最後の 3 つのサンプルの大部分を送信します。

```
du_size = Size - 1
mask = (1 << (DU_SIZE+1)) - 1</pre>
```

#### Combinational:

Tr\_out = data == 0x03 | data == 0x05 | data == 0x06 | data == 0x07

```
Tr_out = data == 0x03 | data == 0x05 |
data == 0x06 | data == 0x07
```



#### Registered:



#### 2 スマート I/O の構造

#### 表 12 (続き) DU の動作

| 動作コード | 動作 |
|-------|----|
| 動作コート | 剿作 |

DU\_OPC [11:8] = 11: SHR\_EQL (Match DATA1) SHR\_EQL は SHR と同様に動作しますが、シフトアウトではなく出力は比較結果 (DATA 0 == DATA 1) になります。

```
du_size = Size - 1
mask = (1 << (DU_SIZE+1)) - 1
data_eql_data1 = (data & mask) == DATA1 &
mask</pre>
```

#### Combinational:

```
Tr_out = data_eql_data1
```



#### Registered:



#### 3 スマート I/O の設定

### 3 スマート I/O の設定

図 10 にスマート I/O の設定フローの例を示します。



#### 図 10 スマート I/O の設定フロー

スマート I/O を設定する場合、まずクロックとリセット, 同期化, LUT3 [x] および DU などの各コンポーネントを初期化します。スマート I/O をイネーブル (SMARTIO\_PRTx\_CTL.ENABLE を"1"に設定: イネーブル) する前にすべてのコンポーネントとルーティングを設定する必要があります。

スマート I/O を使用しない場合、クロックとリセットコンポーネントのクロック選択を 20 から 30 の間の値に設定し、PIPELINE\_EN を"1"に設定して低消費電力を実現します。

注: (\*1) ポート, ソース, およびクロック設定についてはスマート I/O の構造を、LUT3 [x] 設定については3 入力のルックアップテーブル (LUT3 [x])を、DU 設定についてはデータユニット (DU)を参照してください。

- (\*2) 同期化設定については表3 を参照してください。
- (\*3) バイパスとスマート 1/0 イネーブル設定については表 1 を参照してください。
- (\*4) PIPELINE EN 設定については表7を参照してください。



#### 4 設定例

### 4 設定例

ここでは、サンプルドライバーライブラリ (SDL) を使用してスマート I/O を使用する方法について説明します。このアプリケーションノートのプログラムコードは SDL の一部です。SDL については参考資料 を参照してください。 SDL には基本的に、設定部とドライバ部があります。設定部は、主に目的の操作のパラメータ値を設定します。

SDL には基本的に、設定部とドライバ部があります。設定部は、主に目的の操作のパラメータ値を設定します。 ドライバ部は、設定部のパラメータ値に基づいて各レジスタを設定します。ご使用のシステムに合わせて設定部 を設定できます。

スマート I/O は入出力信号の簡単な論理演算または内部 HSIOM ポートと I/O ポート間の内部ルーティングを必要とするアプリケーションに適しています。これらの動作に CPU は不要です。ここではユースケースに従ってスマート I/O の使用方法を説明します。

この例では、CYT2B7シリーズを使用しています。

# 4.1 極性反転による I/O ピンから HSIOM へのルーティングの変更のユース ケース

ここではスマート I/O を使用してルーティングと簡単な論理演算の例を説明します。

このユースケースではポート 13 のピン 7 (io\_data\_in [7]) からの入力を HSIOM のピン 1 (smartio\_data [1]) に接続されるようにルーティングを変更します。また io\_data\_in [7] の極性を反転させ、反転された io\_data\_in [7] 信号を smartio\_data [1] に出力します。スマート I/O が使用できる I/O ポートについてはデバイス データシートの Package Pin List and Alternate Functions を参照してください。

図 11 に I/O ポートから HSIOM への信号の反転接続を示します。このユースケースでは LUT3 [1] と LUT3 [7] を使用します。



図 11 信号反転のイメージ

図 12 に、この例の信号パスを示します。



#### 4 設定例



#### 図 12 ルーティング概要の例

LUT3 [1] と LUT3 [7] を使用することに注意してください。io\_data [7] を入力として使用できる LUT3[7:4] は smartio\_data [1] に直接ルーティングできません。したがって LUT3 [7] の出力は smartio\_data [1] にルーティング可能な LTU3 [1] を経由する必要があります。このユースケースでは LUT3 [1] は LUT3 [7] からの入力信号を反転させて smartio\_data [1] に出力します。

表 13 に LUT3 [7] の真理値表を、表 14 に LUT3 [1] の真理値表を示します。表の太字部分は無効な組合せパターンを示します。

表 13 ルックアップテーブル LUT3 [7]

| Tr2_in | Tr1_in | Tr0_in | Tr_out |
|--------|--------|--------|--------|
| 0      | 0      | 0      | 0      |
| 0      | 0      | 1      | 0      |
| 0      | 1      | 0      | 0      |
| 0      | 1      | 1      | 0      |
| 1      | 0      | 0      | 0      |
| 1      | 0      | 1      | 0      |
| 1      | 1      | 0      | 0      |
| 1      | 1      | 1      | 1      |



#### 4 設定例

表 14 ルックアップテーブル LUT3 [1]

| Tr2_in | Tt1_in | Tr0_in | Tr_out |
|--------|--------|--------|--------|
| 0      | 0      | 0      | 1      |
| 0      | 0      | 1      | 1      |
| 0      | 1      | 0      | 1      |
| 0      | 1      | 1      | 1      |
| 1      | 0      | 0      | 1      |
| 1      | 0      | 1      | 1      |
| 1      | 1      | 0      | 1      |
| 1      | 1      | 1      | 0      |

LUT3 [1] の 3 つの入力は同じ信号を入力し、同様に LUT3 [7] は同じ信号を入力します。したがって LTU3 の入力パターンは[Tr2\_in, Tr1\_in, Tr0\_in] = [0, 0, 0] または [1, 1, 1] です。

LUT3 [7]は極性を変更しません。 すなわち、  $[Tr2_in, Tr1_in, Tr0_in] = [1, 1, 1]$  のとき  $Tr_out$  は "1"で、それ以外のときは  $Tr_out = "0"です。$ 

LUT3 [1]は極性を反転させます。すなわち、[Tr2\_in, Tr1\_in, Tr0\_in] = [1, 1, 1] のとき Tr\_out は "0"で、それ以外のときは Tr\_out = "1"です。

図 13 に、スマート I/O の設定手順を示します。



#### 4 設定例



図 13 スマート I/O の設定手順

- (a) 設定パターンについては表 14 を参照してください。
- (b) 設定パターンについては表 13 を参照してください。

### 4.1.1 設定とサンプルコード

表 15 に SDL のスマート I/O 設定部のパラメータを示し、表 16 に関数を示します。



### 4 設定例

### 表 15 スマート I/O の設定パラメーター覧

| <b>双15</b>                 | 、 1/1/0 の設定パッグ・グ                                                                                                                                                                                                                                                                                                                                                                                 | <i>F</i>                                                                           |
|----------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------|
| パラメータ                      | 説明                                                                                                                                                                                                                                                                                                                                                                                               | 値                                                                                  |
| SMART_IO_CLK_ACTI<br>VE    | スマート I/O クロックソー<br>ス定義                                                                                                                                                                                                                                                                                                                                                                           | 1ul (アクティブなクロックソースを選択)                                                             |
| CY_SMARTIO_CLK_IN<br>V     | スマート I/O クロック定義                                                                                                                                                                                                                                                                                                                                                                                  | PCLK_SMARTIO13_CLOCK                                                               |
| SMART_IO_PORT              | スマート 10 ポート定義                                                                                                                                                                                                                                                                                                                                                                                    | SMARTIO_PRT13 (スマート I/O のポート 13 に割当て)                                              |
| SMARTIO_BYPASS_CH<br>_MASK | バイパスチャネルマスク定義 io_data_in [7] to smartio_data [7]: バイパス無 io_data_in [6] to smartio_data [6]: バイパス io_data_in [5] to smartio_data [5]: バイパス io_data_in [4] to smartio_data [4]: バイパス io_data_in [3] to smartio_data [3]: バイパス io_data_in [2] to smartio_data [2]: バイパス io_data_in [1] to smartio_data [1]: バイパス io_data_in [0] to smartio_data [0]: バイパス無 io_data_in [0] to smartio_data [0]: バイパス | 0x7Dul (表 1 参照) io_data_in [6] からio_data_in [2] および io_data_in [0] はスマート I/O では未使用 |
| SMARTIO_IOSYNC_CH<br>_MASK | IO sync チャネルマスク定<br>義                                                                                                                                                                                                                                                                                                                                                                            | 0x00ul (表 3 参照)                                                                    |
| LUT_IP_BUTTON_PO<br>RT     | LUT3[7] 入力の入力ポート<br>定義                                                                                                                                                                                                                                                                                                                                                                           | CY_BUTTON2_PORT (GPIO ポート 13 に割当て)                                                 |
| LUT_IP_BUTTON_PIN          | LUT3[7] 入力の入力ポート<br>ピン定義                                                                                                                                                                                                                                                                                                                                                                         | CY_BUTTON2_PIN (GPIO ポート 7 ピンに割当て)                                                 |
| LUT_IP_BUTTON_PIN<br>_MUX  | 入力ポートピン機能を設<br>定                                                                                                                                                                                                                                                                                                                                                                                 | CY_BUTTON2_PIN_MUX (GPIO に割当て)                                                     |
| CY_SMARTIO_LUTTR_<br>IO    | LUT3[7] 入力を選択                                                                                                                                                                                                                                                                                                                                                                                    | CY_SMARTIO_LUTTR_IO7                                                               |



### 4 設定例

### 表 15 (続き) スマート I/O の設定パラメータ一覧

| <b>(机C)パペード/Oの放足パリアー</b> 見    |                                                                   |                                                |  |
|-------------------------------|-------------------------------------------------------------------|------------------------------------------------|--|
| パラメータ                         | 説明                                                                | 値                                              |  |
| LUT_INV_OUT_PORT              | LUT3[7] 入力の出力ポート<br>を定義                                           | P13_1_PORT (GPIO ポート 13 に割当て)                  |  |
| LUT_INV_OUT_PIN               | LUT3[7] 入力の出力ポート<br>ピンを定義                                         | P13_1_PIN (GPIO ポート 1 ピンに割当て)                  |  |
| LUT_INV_OUT_PIN_M<br>UX       | 出力ポートピン機能を設<br>定                                                  | P13_1_GPIO (GPIO に割当て)                         |  |
| LUTx_OUT_MAP                  | LUT3[7] 出力パターン                                                    | 0x80ul (表 13 参照)                               |  |
| LUTx_INV_OUT_MAP              | LUT3[1] 出力パターン                                                    | 0x7Ful (表 14 参照)                               |  |
| LUTx_LOGIC_OPCODE             | LUT3 動作モードの選択                                                     | CY_SMARTIO_LUTOPC_COMB<br>(Combinatorial に割当て) |  |
| CY_SYSCLK_DIV_16_B            | 分周器タイプを 16 ビット分<br>周器に選択                                          | 1ul                                            |  |
| CY_SMARTIO_ENABLE             | スマート I/O とパイプライ<br>ンをイネーブルに設定                                     | 1ul                                            |  |
| CY_SMARTIO_DISABL<br>E        | スマート I/O とパイプライ<br>ンをティセーブルに設定                                    | Oul                                            |  |
| CY_SMARTIO_DEINIT             | スマート I/O をデフォルト<br>値にリセット                                         | Oul                                            |  |
| CY_SMARTIO_CHANN<br>EL_ALL    | すべてのピンにスマート<br>I/O バイパスを設定                                        | 0xfful                                         |  |
| CY_SMARTIO_CLK_DI<br>VACT     | clk_smartio/<br>rst_sys_act_n へのソース<br>クロックを選択。表 2 を参<br>照してください。 | 16ul                                           |  |
| CY_SMARTIO_CLK_GA<br>TED      | ソースクロックをクロックソ<br>ース定数「0」に選択。表 2<br>を参照してください。                     | 20ul                                           |  |
| CY_SMARTIO_CLK_AS<br>YNC      | ソースクロックを非同期モ<br>ード/1 に選択。表 2 を参<br>照してください。                       | 31ul                                           |  |
| CY_SMARTIO_LUTTR_<br>LUT7_OUT | LUT3[1] 入力を選択                                                     | 7ul (LUT3[7] 出力に割当て。表 6 参照)                    |  |
| CY_SMARTIO_LUTTR_<br>IO7      | LUT3[7] 入力を選択                                                     | 15ul (io_data_in [7] 出力に割当て。表 6 参照)            |  |
| smart_io_cfg.clkSrc           | ソースクロック設定                                                         | CY_SMARTIO_CLK_DIVACT                          |  |
| smart_io_cfg.bypass<br>Mask   | バイパス設定                                                            | SMARTIO_BYPASS_CH_MASK                         |  |
| smart_io_cfg.ioSyncE          | 同期化設定                                                             | SMARTIO_IOSYNC_CH_MASK                         |  |



#### 4 設定例

### 表 15 (続き) スマート I/O の設定パラメータ一覧

| パラメータ             | 説明                      | 値                         |
|-------------------|-------------------------|---------------------------|
| lutCfgLut1.opcode | LUT3[1] 動作モード設定         | LUTx_LOGIC_OPCODE         |
| lutCfgLut1.lutMap | LUT3[1] 出力パターン設<br>定を設定 | LUTx_INV_OUT_MAP          |
| lutCfgLut1.tr0    | LUT3[1] tr0 入力を設定       | CY_SMARTIO_LUTTR_LUT7_OUT |
| lutCfgLut1.tr1    | LUT3[1] tr1 入力を設定       | CY_SMARTIO_LUTTR_LUT7_OUT |
| lutCfgLut1.tr2    | LUT3[1] tr2 入力を設定       | CY_SMARTIO_LUTTR_LUT7_OUT |
| lutCfgLut7.opcode | LUT3[7] 動作モード設定         | LUTx_LOGIC_OPCODE         |
| lutCfgLut7.lutMap | LUT3[7] 出カパターン設<br>定を設定 | CY_SMARTIO_LUTTR_IO       |
| lutCfgLut7.tr0    | LUT3[7] tr0 入力を設定       | CY_SMARTIO_LUTTR_IO       |
| lutCfgLut7.tr1    | LUT3[7] tr1 入力を設定       | CY_SMARTIO_LUTTR_IO       |
| lutCfgLut7.tr2    | LUT3[7] tr2 入力を設定       | CY_SMARTIO_LUTTR_IO       |

#### 表 16 スマート I/O の設定関数一覧

| 関数                  | 説明                                                                      | 備考                                                                                                                                                                                            |
|---------------------|-------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Init_IO_Pin()       | GPIO ポートピン設定                                                            | -                                                                                                                                                                                             |
| Cy_SmartIO_Deinit() | スマート I/O をデフォルト値にリセット                                                   | 以下のスマートI/O レジスタをリセット; SMARTIO_PRTx_CTL,<br>SMARTIO_PRTx_SYNC_CTL,<br>SMARTIO_PRTx_LUT_SELy,<br>SMARTIO_PRTx_LUT_CTLy,<br>SMARTIO_PRTx_DU_SEL,<br>SMARTIO_PRTx_DU_CTL および<br>SMARTIO_PRTx_DATA |
| Init_SmartIO()      | スマート I/O 初期化とイネーブル設定 Init_SmartIO_Cfg() および<br>Cy_SmartIO_Enable()の呼び出し | _                                                                                                                                                                                             |
| Init_SmartIO_Cfg()  | スマート I/O の各種設定および<br>Cy_SmartIO_Init()の呼び出し                             | -                                                                                                                                                                                             |
| Cy_SmartIO_Enable() | スマートI/O のイネーブル                                                          | PIPELINE_EN および ENABLED ビットに書込み                                                                                                                                                               |
| Cy_SmartIO_Init()   | スマート I/O のレジスタ設定                                                        | ソースクロック, バイパス, 同期化,<br>LUT3, および DU の関連レジスタに<br>書込み                                                                                                                                           |

Code Listing 1 に、極性反転による I/O ピンから HSIOM へのルーティングの変更のプログラムの例を示します。 GPIO とクロック設定については Architecture TRM とアプリケーションノート を参照してください。 以下の説明は、SDL のドライバ部のレジスタ表記を理解するのに役立ちます。

• base はスマート I/O レジスタのベースアドレスのポインタを示します。



#### 4 設定例

- base->unLUT\_SEL[idx].u32Register は、Registers TRM で言及されている SMARTIO\_PRTx\_LUT\_SEL[idx] レジスタです。他のレジスタについても同様です。"x"はポートサフィックス番号、"idx"はレジスタインデック ス番号を表します。
- レジスタ設定のパフォーマンス向上のため、SDL では完全な 32 ビットデータをレジスタに書き込みます。各 ビットフィールドが生成され、最終的な 32 ビットデータとしてレジスタに書き込まれます。

```
un_SMARTIO_PRT_CTL_t workCTL= {.u32Register = 0ul};
workCTL.stcField.u1ENABLED = CY_SMARTIO_DISABLE;
workCTL.stcField.u1PIPELINE_EN = CY_SMARTIO_ENABLE;
workCTL.stcField.u5CLOCK_SRC = CY_SMARTIO_CLK_GATED;
workCTL.stcField.u8BYPASS = CY_SMARTIO_CHANNEL_ALL;
base->unCTL.u32Register = workCTL.u32Register;
```

レジスタ表記の結合および構造表現の詳細については、hdr/rev\_x/ip の cyip\_smartio\_v2.h を参照してください。



#### 4 設定例

#### Code Listing 1 極性反転による I/O ピンから HSIOM へのルーティングの変更例

```
/* Smart IO clock source selection */
#define SMART IO CLK ACTIVE
                                             /* Define Clock active */
                                      1ul
/* Smart IO port selections macro */
#define SMART_IO_PORT
                                      SMARTIO_PRT13 /* Define Smart I/O port */
#define CY SMARTIO CLK INV
                                      PCLK SMARTIO13 CLOCK /* Define Smart I/O port */
/* Bypass channel mask */
#define SMARTIO_BYPASS_CH_MASK
                                      0x7Dul
                                                /* Define Smart I/O bypass channel */
/* IO sync channel mask */
#define SMARTIO IOSYNC CH MASK
                                      0x00ul
                                               /* Define Smart I/O sync channel mask */
/* Lut input button pin configuration */
/* Define input port to LUT3[7] */
#define LUT_IP_BUTTON_PORT
                                      CY BUTTON2 PORT
                                                         /* GPIO PRT3 */
#define LUT IP BUTTON PIN
                                                         /* 7 */
                                      CY BUTTON2 PIN
#define LUT_IP_BUTTON_PIN_MUX
                                      CY_BUTTON2_PIN_MUX /* P13_7_GPIO */
#define CY_SMARTIO_LUTTR_IO
                                      CY_SMARTIO_LUTTR_IO7 /**< I/O signal 7 (for LUT
4,5,6,7) */
/* LUT output pin configuration */
/* Define output port from LUT3[1] */
#define LUT_INV_OUT_PORT
                                      P13_1_PORT
#define LUT_INV_OUT_PIN
                                      P13_1_PIN
#define LUT_INV_OUT_PIN_MUX
                                      P13_1_GPIO
/* LUT output map */
/* Define LUT3[1] and LUT3[7] output pattern */
#define LUTx_OUT_MAP
                                      0x80ul
#define LUTx INV OUT MAP
                                      0x7Ful
/* LUT logic circuit type macro */
#define LUTx_LOGIC_OPCODE
                                      CY_SMARTIO_LUTOPC_COMB /* Define LUT logic circuit
type */
#define CY SMARTIO ENABLE 1ul
#define CY_SMARTIO_DISABLE Oul
#define CY_SMARTIO_DEINIT Oul
/* Button input configuration */
/* Configure Port for input (Port13 pin) */
cy_stc_gpio_pin_config_t button_cfg =
    .outVal = Oul,
    .driveMode = CY GPIO DM HIGHZ,
              = LUT_IP_BUTTON_PIN_MUX,
```



#### 4 設定例

```
.intEdge = Oul,
    .intMask = Oul,
    .vtrip
            = 0ul,
    .slewRate = Oul,
    .driveSel = Oul,
};
/* Configure Port for output (Port13 pin) */
cy_stc_gpio_pin_config_t inv_out_cfg =
{
    .outVal
              = 0ul,
    .driveMode = CY_GPIO_DM_STRONG_IN_OFF,
    .hsiom = LUT_INV_OUT_PIN_MUX,
    .intEdge = 0ul,
    .intMask = Oul,
    .vtrip = 0ul,
    .slewRate = 0ul,
    .driveSel = 0ul,
};
int main(void)
    Init_IO_Pin(); /* (1) Configure GPIO pin. See Code Listing 2. */
    /* Deinit before Init */
    Cy_SmartIO_Deinit(SMART_IO_PORT); /* Disable all Smart I/O. See Code Listing 3 */
    /* SmartIO peripheral clock divider setting */
       /* (3) Configure peripheral Clock */
       Cy_SysClk_PeriphAssignDivider(CY_SMARTIO_CLK_INV, CY_SYSCLK_DIV_16_BIT, 0ul);
        uint32_t sourceFreq = 80000000ul;
        uint32 t targetFreq = 12000000ul;
        uint32_t divNum = (sourceFreq / targetFreq);
       Cy_SysClk_PeriphSetDivider(CY SYSCLK DIV 16 BIT, Oul, (divNum - 1ul));
        Cy_SysClk_PeriphEnableDivider(CY_SYSCLK_DIV_16_BIT, 0ul);
    }
    /* Initialization call for the Smart IO */
    Init_SmartIO(); /* Initialize Smart I/O. See Code Listing 4 */
   for(;;);
}
```



#### 4 設定例

#### Code Listing 2 Init\_IO\_Pin() 関数

```
void Init_IO_Pin(void)
{
    /* Configure Port13 7pin. */
    Cy_GPIO_Pin_Init(LUT_IP_BUTTON_PORT, LUT_IP_BUTTON_PIN, &button_cfg);

    /* Configure Port13 1pin. */
    Cy_GPIO_Pin_Init(LUT_INV_OUT_PORT, LUT_INV_OUT_PIN, &inv_out_cfg);
}
```

#### Code Listing 3 Cy\_SmartIO\_Deinit() 関数

```
void Cy_SmartIO_Deinit(volatile stc_SMARTIO_PRT_t* base)
   un_SMARTIO_PRT_CTL_t workCTL= {.u32Register = 0u1};
    /* (2) Disable all Smart I/O port */
   workCTL.stcField.u1ENABLED
                                 = CY SMARTIO DISABLE;
   workCTL.stcField.u1PIPELINE_EN = CY_SMARTIO_ENABLE;
   workCTL.stcField.u5CLOCK_SRC = CY_SMARTIO_CLK_GATED;
   workCTL.stcField.u8BYPASS
                                = CY_SMARTIO_CHANNEL_ALL;
   base->unCTL.u32Register
                                  = workCTL.u32Register;
   base->unSYNC_CTL.u32Register = CY_SMARTIO_DEINIT;
    for(uint8 t idx = CY SMARTIO LUTMIN; idx < CY SMARTIO LUTMAX; idx++)</pre>
        base->unLUT_SEL[idx].u32Register = CY_SMARTIO_DEINIT;
        base->unLUT CTL[idx].u32Register = CY SMARTIO DEINIT;
    }
   base->unDU_SEL.u32Register = CY_SMARTIO_DEINIT;
   base->unDU_CTL.u32Register = CY_SMARTIO_DEINIT;
   base->unDATA.u32Register = CY_SMARTIO_DEINIT;
}
```

#### Code Listing 4 Init\_SmartIO() 関数

```
void Init_SmartIO(void)
{
    cy_en_smartio_status_t retStatus = (cy_en_smartio_status_t)@xFF;

    retStatus = Init_SmartIO_Cfg(); /* Configure Smart I/O. See Code Listing 5 */
    if(retStatus == CY_SMARTIO_SUCCESS)
    {
        /* After all the configuration, enable SMART IO */
        Cy_SmartIO_Enable(SMART_IO_PORT); /* Enable Smart I/O. See Code Listing 6 */
    }
}
```



#### 4 設定例

#### Code Listing 5 Init\_SmartIO\_Cfg() 関数

```
cy en smartio status t Init_SmartIO_Cfg(void)
    cy_stc_smartio_lutcfg_t lutCfgLut1;
    cy_stc_smartio_lutcfg_t lutCfgLut7;
   cy_stc_smartio_config_t smart_io_cfg;
    cy en smartio status t retStatus = (cy en smartio status t) 0xFF;
    /* initialize the Smart IO structure */
   memset(&lutCfgLut1, 0, sizeof(cy_stc_smartio_lutcfg_t));
   memset(&lutCfgLut7, 0, sizeof(cy_stc_smartio_lutcfg_t));
    /* Clear configuration structure */
   memset(&smart_io_cfg, 0, sizeof(cy_stc_smartio_config_t));
#ifdef SMART IO CLK ACTIVE
    /* Active clock source is selected */
    /* Configure Smart I/O clock source */
    smart io cfg.clkSrc = (cy en smartio clksrc t)CY SMARTIO CLK DIVACT;
#else
    /* Asynchronous clock source is selected */
    smart_io_cfg.clkSrc = (cy_en_smartio_clksrc_t)CY_SMARTIO_CLK_ASYNC;
#endif /* SMART_IO_CLK_ACTIVE */
    /* Bypass channel mask for input and output pin */
    /* Configure BYPASS setting */
    smart_io_cfg.bypassMask = SMARTIO_BYPASS_CH_MASK;
    /* IO channel sync mask for selected pin */
    /* Configure Synchronizer setting */
    smart_io_cfg.ioSyncEn = SMARTIO_IOSYNC_CH_MASK;
         LUT3[1] setting
    /* Configure LUT3 [1] */
    /**************************/
    /* Lut configuration for output, check description above */
   lutCfgLut1.opcode = LUTx_LOGIC_OPCODE;
    lutCfgLut1.lutMap = LUTx_INV_OUT_MAP;
    /* Lut configuration for input */
    lutCfgLut1.tr0 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_LUT7_OUT;
    lutCfgLut1.tr1 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_LUT7_OUT;
    lutCfgLut1.tr2 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_LUT7_OUT;
    smart_io_cfg.lutCfg[LUT_INV_OUT_PIN] = &lutCfgLut1;
         LUT3[7] setting
    /* Configure LUT3 [7] */
    /****************************/
    /* Lut configuration for output, check description above */
    lutCfgLut7.opcode = LUTx_LOGIC_OPCODE;
    lutCfgLut7.lutMap = LUTx_OUT_MAP;
```



### 4 設定例

```
/* Lut configuration for input (button) */
lutCfgLut7.tr0 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_IO;
lutCfgLut7.tr1 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_IO;
lutCfgLut7.tr2 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_IO;
smart_io_cfg.lutCfg[LUT_IP_BUTTON_PIN] = &lutCfgLut7;

/* Initialization of Smart IO structure */
/* Configure Smart I/O. See Code Listing 7. */
retStatus = Cy_SmartIO_Init(SMART_IO_PORT, &smart_io_cfg);
return retStatus;
}
```

#### Code Listing 6 Cy\_SmartIO\_Enable() 関数

```
void Cy_SmartIO_Enable(volatile stc_SMARTIO_PRT_t* base)
{
    un_SMARTIO_PRT_CTL_t workCTL = base->unCTL;
    workCTL.stcField.u1ENABLED = CY_SMARTIO_ENABLE;
    workCTL.stcField.u1PIPELINE_EN = CY_SMARTIO_DISABLE;
    base->unCTL.u32Register = workCTL.u32Register; /* (8) Enable Smart I/O. */
}
```



#### 4 設定例

### Code Listing 7 Cy\_SmartIO\_Init() 関数

```
cy en smartio status t Cy SmartIO Init(volatile stc SMARTIO PRT t* base, const
cy_stc_smartio_config_t* config)
{
    cy_en_smartio_status_t status = CY_SMARTIO_SUCCESS;
    if(NULL != config)
        /* (4) Set clock source and bypass to Smart */
        un_SMARTIO_PRT_CTL_t workCTL = {.u32Register = 0u1};
        workCTL.stcField.u1ENABLED
                                      = CY_SMARTIO_DISABLE;
        workCTL.stcField.u1HLD_OVR
                                     = config->hldOvr;
        workCTL.stcField.u1PIPELINE EN = CY SMARTIO ENABLE;
        workCTL.stcField.u5CLOCK SRC = config->clkSrc;
        workCTL.stcField.u8BYPASS
                                      = config->bypassMask;
        base->unCTL.u32Register
                                       = workCTL.u32Register;
        /* (5) Set synchronizer to Smart IO */
        un SMARTIO PRT SYNC CTL t workSYNC CTL = {.u32Register = 0ul};
        workSYNC_CTL.stcField.u8IO_SYNC_EN = config->ioSyncEn;
        workSYNC_CTL.stcField.u8CHIP_SYNC_EN = config->chipSyncEn;
        base->unSYNC_CTL.u32Register
                                             = workSYNC_CTL.u32Register;
        /* LUT configurations - skip if lutCfg is a NULL pointer */
        /* (6), (7) Set LUT3 */
        for(uint32_t i = CY_SMARTIO_LUTMIN; i < CY_SMARTIO_LUTMAX; i++)</pre>
            if(NULL != config->lutCfg[i])
                un_SMARTIO_PRT_LUT_SEL_t workLUT_SET = { .u32Register = 0ul };
                workLUT_SET.stcField.u4LUT_TR0_SEL = config->lutCfg[i]->tr0;
                workLUT_SET.stcField.u4LUT_TR1_SEL = config->lutCfg[i]->tr1;
                workLUT_SET.stcField.u4LUT_TR2_SEL = config->lutCfg[i]->tr2;
                                                 = workLUT SET.u32Register;
                base->unLUT SEL[i].u32Register
                un_SMARTIO_PRT_LUT_CTL_t workLUT_CTL = { .u32Register = 0ul };
                workLUT_CTL.stcField.u2LUT_OPC = config->lutCfg[i]->opcode;
                workLUT_CTL.stcField.u8LUT
                                             = config->lutCfg[i]->lutMap;
                base->unLUT_CTL[i].u32Register = workLUT_CTL.u32Register;
            }
        }
        /* DU Configuration - skip if duCfg is a NULL pointer */
        /* Set DU. It is ignored in this use case. */
        if(NULL != config->duCfg)
            un_SMARTIO_PRT_DU_SEL_t workDU_SEL = {.u32Register = 0ul};
            workDU_SEL.stcField.u4DU_TR0_SEL = config->duCfg->tr0;
            workDU_SEL.stcField.u4DU_TR1_SEL = config->duCfg->tr1;
            workDU_SEL.stcField.u4DU_TR2_SEL = config->duCfg->tr2;
            workDU SEL.stcField.u2DU DATA0 SEL = config->duCfg->data0;
            workDU_SEL.stcField.u2DU_DATA1_SEL = config->duCfg->data1;
```



#### 4 設定例

```
base->unDU_SEL.u32Register = workDU_SEL.u32Register;

un_SMARTIO_PRT_DU_CTL_t workDU_CTL = {.u32Register = @u1};

workDU_CTL.stcfield.u3DU_SIZE = config->duCfg->size;

workDU_CTL.stcfield.u4DU_OPC = config->duCfg->opcode;

base->unDU_CTL.u32Register = workDU_CTL.u32Register;

base->unDATA.stcField.u8DATA = config->duCfg->dataReg;
}

else
{
    status = CY_SMARTIO_BAD_PARAM;
}

return(status);
}
```

### 4.2 リセット検出/安定回路のユースケース

ここではスマート I/O にリセット検出/安定回路を実装する方法について説明します。 図 14 にリセット検出/安定性の動作を示します。



#### 図 14 リセット検出/安定回路の動作

このユースケースでは回路は pin\_rst\_enable と gpio\_rst\_enable の 2 つのイネーブル信号を備えています。 pin\_rst\_enable は外部回路からのイネーブル信号で、gpio\_rst\_enable はソフトウェアによるイネーブル制御信号です。 両方の信号をイネーブルにすると回路はアクティブになります。

rst\_in\_n はアクティブハイの外部リセット入力で、rst\_out\_n はアクティブハイのリセット出力です。回路はrst\_in\_n をモニタリングします。rst\_in\_n が特定の連続サイクル数の間アクティブになると rst\_out\_n を出力します。CLOCK\_SRC [12:8] で選択された動作クロックが 16 サイクル連続して入力されるとリセットがアクティブまたは解除します。ソースクロック 80 MHz は 6 分周して 13 MHz になります。そして 76 ns を 16 サイクルカウントするとリセットアクティブされ、そのリリース時間は約 1.2 µs です

下記に、使用される I/O ポートと HSIOM 信号を示します。

- io\_data\_in [6] = pin\_rst\_enable; (I/O ポートから)
- io\_data\_in [7] = rst\_in\_n; (I/O ポートから)
- smartio\_data [5] = rst\_out\_n; (I/O ポートへ)
- chip\_data [4] = gpio\_rst\_enable; (HSIOM から)

図 15 に本回路の各 LUT3 [3:0] と DU について、その接続と機能ロジックを示します。



#### 4 設定例



図 15 リセット検出/安定回路の論理例

このユースケースでは 4 つの LUT3 と1 つの DU を使用します。

LUT3 [4] は 2 つの信号 (pin\_rst\_enable と gpio\_rst\_en) からこの回路のイネーブル信号を生成するために使用されます。LUT 3 [6] と LUT 3 [7] は rst\_in\_n 状態を監視し DU のカウンタを起動するために使用されます。LUT 3 [5] は安定待ち完了を検出して rst\_out\_n を出力します。

DU はリセット安定待ち時間を生成するために使用され、LUT3 [5]の Tr\_out はゲート出力モードに同期して出力します。

図 16 に、このユースケースの信号パスを示します。



図 16 リセット検出/安定回路の信号パス



#### 4 設定例

このユースケースでは、入出力信号として io\_data\_in [7:6], chip\_data [4], および smartio\_data [5]を使用します。したがって、4 つの LUT3 (LUT3 [7:4]) で設定できます。 rst\_out\_n に smartio\_data [3] を使用する場合は、LUT3 [3] を経由する必要があります。 すなわち、このケースでは 5 つの LUT3 [x] が必要です。

表 17, 表 18, 表 19, および表 20 に各 LUT3 の真理値表を示します。表の太字部分は無効な組合せパターンを示します。

表 17 ルックアップテーブル LUT3 [6]

| Tr2_in | Tr1_in | Tr0_in | Tr_out |
|--------|--------|--------|--------|
| 0      | 0      | 0      | 1      |
| 0      | 0      | 1      | 1      |
| 0      | 1      | 0      | 1      |
| 0      | 1      | 1      | 1      |
| 1      | 0      | 0      | 1      |
| 1      | 0      | 1      | 1      |
| 1      | 1      | 0      | 1      |
| 1      | 1      | 1      | 0      |

### 表 18 ルックアップテーブル LUT3 [7]

| Tr2_in | Tr1_in | Tr0_in | Tr_out |
|--------|--------|--------|--------|
| 0      | 0      | 0      | 0      |
| 0      | 0      | 1      | 0      |
| 0      | 1      | 0      | 0      |
| 0      | 1      | 1      | 1      |
| 1      | 0      | 0      | 0      |
| 1      | 0      | 1      | 1      |
| 1      | 1      | 0      | 0      |
| 1      | 1      | 1      | 0      |

### 表 19 ルックアップテーブル LUT3 [5]

| Tr2_in | Tr1_in | Tr0_in | Tr_out |
|--------|--------|--------|--------|
| 0      | 0      | 0      | 0      |
| 0      | 0      | 1      | 0      |
| 0      | 1      | 0      | 0      |
| 0      | 1      | 1      | 0      |
| 1      | 0      | 0      | 0      |
| 1      | 0      | 1      | 1      |
| 1      | 1      | 0      | 1      |
| 1      | 1      | 1      | 0      |



#### 4 設定例

表 20 ルックアップテーブル LUT3 [4]

| Tr2_in | Tr1_in | Tr0_in | Tr_out |
|--------|--------|--------|--------|
| 0      | 0      | 0      | 0      |
| 0      | 0      | 1      | 0      |
| 0      | 1      | 0      | 0      |
| 0      | 1      | 1      | 0      |
| 1      | 0      | 0      | 0      |
| 1      | 0      | 1      | 0      |
| 1      | 1      | 0      | 0      |
| 1      | 1      | 1      | 1      |

LUT3 [6] は 1 入力 1 出力のインバータ回路であり、Tr0\_in, Tr1\_in および Tr2\_in の各入力は同じ信号です。したがって、[Tr0\_in, Tr1\_in, Tr2\_in, Tr\_out] の有効な組合せパターンは[0,0,0,1] または[1,1,1,0] です。無効なパターンが発生するとカウンタ回路がリセットされ rst out n は現在の値を維持します。

LUT3 [7] には 3 つの異なる入力があります。LUT3 [4] からのイネーブル信号が有効 (="1") で rst\_in\_n 状態 (Tr2 in) が LUT3 [5] からの rst out n 状態 (Tr1 in) と異なる場合、"1"を出力します。

LUT3 [5] は rst\_out\_n 信号を生成します。LUT3 [4] からのイネーブル信号 (Tr2\_in) が有効 (="1") で DU からの安定待ち完了信号 (Tr0\_in) が検出された場合 (安定待ち時間が経過した場合)、現在の LUT3 [5]の rst\_out\_n 信号 (Tr1\_in、Tr\_out) は反転します。

LUT3 [4] はこの回路のイネーブル信号を生成します。pin\_rst\_enable と gpio\_rst\_enabl の 2 つの入力があります。pin\_rst\_enable は Tr2\_in に入力され、gpio\_rst\_enable は Tr0\_in と Tr1\_in に入力されます。したがって、Tr0\_in と Tr1\_in の異なる値の組合せは無効なパターンになります。無効なパターンが発生すると回路はディセーブル (Tr\_out = "0") になります。

DU は INCR\_WRAP モードで動作します。このモードでは初期値 (DATA 0) から最終値 (DATA 1) に達するまでデータを 1 ずつインクリメントします。カウント値が最終値と一致すると、DATA 0 に戻ります。rst が"1"の場合、カウンタ値は初期値に設定されます。

このモードでは、DU は 2 つの制御信号入力 (count\_en および count\_rst) があります。count\_en は Tr1\_in に入力され、count\_rst は Tr0\_in に入力されます。また、DU には 2 つのカウント制御レジスタ (DATA 0 および DATA 1) および 1 つの出力信号 (Tr\_out) があります。DATA0 レジスタはカウント初期値、DATA1 レジスタは最終カウント値です。

表 21 に DU の設定と入出力動作を示します。

表 21 DU の動作

| Tr0_in (rst) | Tr1_in (en) | 動作                                                                      | DATA 0 (初期<br>値) | DATA 1 (最終<br>値) | Tr_out                                            |
|--------------|-------------|-------------------------------------------------------------------------|------------------|------------------|---------------------------------------------------|
| 1            | 0           | 初期値 (DATA 0) から最                                                        | 0                | 16               | 0 (リセット状態)                                        |
| 0            | 1           | 終値 (DATA 1) に達するまでデータを 1 ずつインクリメントします。<br>カウント値が最終値と一致すると DATA 0 に戻ります。 |                  |                  | カウント値が最<br>終値と一致す<br>るとシングルク<br>ロックパルスを<br>出力します。 |



### 4 設定例

Tr0\_in は"rst"として動作し Tr1\_in は"en"として動作します。Tr0\_in は LUT3 [6]の出力に接続し Tr1\_in は LUT3 [6] の入力に接続します。 en に"1"を入力すると DU はカウンタを開始します。 その後カウント値が最終値に達するとシングルパルスを出力します。

図 17 に、スマート I/O の設定手順を示します。



#### 4 設定例



図 17 スマート I/O の設定手順

- (1) GPIO 設定についてのアプリケーションノート (AN220193) を参照してください。
- (6) 設定パターンについては表 20 を参照してください。



#### 4 設定例

- (7) 設定パターンについては表 19 を参照してください。
- (8) 設定パターンについては表 17 を参照してください。
- (9) 設定パターンについては表 18 を参照してください。

## 4.2.1 設定とサンプルコード

表 22 に SDL のスマート I/O 設定部のパラメータを示し、表 23 に関数を示します。

### 表 22 スマート I/O の設定パラメータ一覧

| パラメータ                      | 説明                                                                                                                                                                                                                                                                                                                                                         | 値                                                                   |
|----------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------|
| SMART_IO_CLK_ACTIVE        | スマート I/O クロックソース定<br>義                                                                                                                                                                                                                                                                                                                                     | 1ul (アクティブなクロックソースを選択)                                              |
| CY_SMARTIO_CLK_INV         | スマート I/O クロック定義                                                                                                                                                                                                                                                                                                                                            | PCLK_SMARTIO13_CLOCK                                                |
| SMART_IO_PORT              | スマート 10 ポート定義                                                                                                                                                                                                                                                                                                                                              | SMARTIO_PRT13 (スマート I/O のポート 13 に割当て)                               |
| SMARTIO_BYPASS_CH_MA<br>SK | バイパスチャネルマスクを定義 io_data_in [7] to smartio_data [7]: バイパス無 io_data_in [6] to smartio_data [6]: バイパス無 io_data_in [5] to smartio_data [5]: バイパス無 io_data_in [4] to smartio_data [4]: バイパス無 io_data_in [3] to smartio_data [3]: バイパス io_data_in [2] to smartio_data [2]: バイパス io_data_in [1] to smartio_data [1]: バイパス io_data_in [0] to smartio_data [0]: バイパス | 0x0Ful (表 1 参照) io_data_in [3] から to io_data_in [0] はスマート I/O では未使用 |
| SMARTIO_IOSYNC_CH_MA       | IO sync チャネルマスク定義                                                                                                                                                                                                                                                                                                                                          | 0x00ul (表 3 参照)                                                     |
| GPIO_RST_EN_PORT           | LUT3[4] 入力の入力ポート定<br>義                                                                                                                                                                                                                                                                                                                                     | GPIO_PRT13 (GPIO ポート 13 に割当て)                                       |
| GPIO_RST_EN_PIN            | LUT3[4] 入力の入力ポートピ<br>ン定義                                                                                                                                                                                                                                                                                                                                   | 4ul (GPIO ポート 4pin に割当て)                                            |
| GPIO_RST_EN_PIN_MUX        | 入力ポートピン機能を設定                                                                                                                                                                                                                                                                                                                                               | P13_4_GPIO (GPIO に割当て)                                              |
| PIN_RST_EN_PORT            | LUT3[6] 入力の入力ポート定<br>義                                                                                                                                                                                                                                                                                                                                     | GPIO_PRT13 (GPIO ポート 13 に割当て)                                       |
| PIN_RST_EN_PIN             | LUT3[6] 入力の入力ポートピ<br>ン定義                                                                                                                                                                                                                                                                                                                                   | 6ul (GPIO ポート 6 ピンに割当て)                                             |



### 4 設定例

### 表 22 (続き) スマート I/O の設定パラメータ一覧

| 衣 22 (称で) ヘマート I/O の設定ハファーダー見 |                                                              |                                                |  |
|-------------------------------|--------------------------------------------------------------|------------------------------------------------|--|
| パラメータ                         | 説明                                                           | 値                                              |  |
| PIN_RST_EN_PIN_MUX            | 入力ポートピン機能を設定                                                 | P13_6_GPIO (GPIO に割当て)                         |  |
| RST_IN_PORT                   | LUT3[7] 入力の入力ポート定<br>義                                       | GPIO_PRT13 (GPIO ポート 13 に割当て)                  |  |
| RST_IN_PIN                    | LUT3[7] 入力の入力ポートピ<br>ン定義                                     | 7ul (GPIO ポート 6 ピンに割当て)                        |  |
| RST_IN_PIN_MUX                | 入力ポートピン機能を設定                                                 | P13_7_GPIO (GPIO に割当て)                         |  |
| RST_OUT_PORT                  | LUT3[5] 出力の入力ポート設<br>定                                       | GPIO_PRT13 (GPIO ポート 13 に割当て)                  |  |
| RST_OUT_PIN                   | LUT3[5] 出力の入力ポートピ<br>ン設定                                     | 5ul (GPIO ポート 6 ピンに割当て)                        |  |
| RST_OUT_PIN_MUX               | 入力ポートピン機能を設定                                                 | P13_5_GPIO (GPIO に割当て)                         |  |
| LUT4_OUT_MAP                  | LUT3[4] 出力パターン                                               | 0x80ul (表 20 参照)                               |  |
| LUT5_OUT_MAP                  | LUT3[5] 出力パターン                                               | 0x60ul (表 19 参照)                               |  |
| LUT6_OUT_MAP                  | LUT3[6] 出力パターン                                               | 0x7Ful (表 17 参照)                               |  |
| LUT7_OUT_MAP                  | LUT3[7] 出力パターン                                               | 0x28ul (表 18 参照)                               |  |
| LUTx_LOGIC_OPCODE_CO          | LUT3 動作モードの選択                                                | CY_SMARTIO_LUTOPC_COMB<br>(Combinatorial に割当て) |  |
| LUTx_LOGIC_OPCODE_GO          | LUT3 動作モードの選択                                                | CY_SMARTIO_LUTOPC_GATED_OUT                    |  |
| LUTx_LOGIC_OPCODE_GI2         | LUT3 動作モードの選択                                                | CY_SMARTIO_LUTOPC_GATED_TR2                    |  |
| CY_SYSCLK_DIV_16_BIT          | 分周器タイプを 16 ビット分周<br>器に選択                                     | 1ul                                            |  |
| CY_SMARTIO_ENABLE             | スマート I/O とパイプラインを<br>イネーブルに設定                                | 1ul                                            |  |
| CY_SMARTIO_DISABLE            | スマート I/O とパイプラインを<br>ティセーブルに設定                               | Oul                                            |  |
| CY_SMARTIO_DEINIT             | スマート I/O をデフォルト値に<br>リセット                                    | Oul                                            |  |
| CY_SMARTIO_CHANNEL_A          | すべてのピンにスマート I/O<br>バイパスを設定                                   | 0xfful                                         |  |
| CY_SMARTIO_CLK_DIVACT         | clk_smartio/rst_sys_act_n へ<br>のソースクロックを選択。表 2<br>を参照してください。 | 16ul                                           |  |
| CY_SMARTIO_CLK_GATED          | ソースクロックをクロックソー<br>ス定数「0」に選択。表 2 を参<br>照してください。               | 20ul                                           |  |
| CY_SMARTIO_CLK_ASYNC          | ソースクロックを非同期モー<br>ド/1 に選択。表 2 を参照してく<br>ださい。                  | 31ul                                           |  |
| (続く)                          |                                                              |                                                |  |



### 4 設定例

### 表 22 (続き) スマート I/O の設定パラメータ一覧

| 女 22 (例に) ハマード 1/0 の政定パラグーグ 見  |                                   |                                                                |  |
|--------------------------------|-----------------------------------|----------------------------------------------------------------|--|
| パラメータ                          | 説明                                | 値                                                              |  |
| CY_SMARTIO_LUTTR_CHI           | LUT3[4] Tr0/Tr1 入力                | 4ul (LUT3[4] に割当て。表 6 参照)                                      |  |
| CY_SMARTIO_LUTTR_IO6           | LUT3[4] Tr2 入力                    | 14ul (LUT3[4] に割当て。表 6 参照)                                     |  |
| CY_SMARTIO_LUTTR_DU_<br>OUT    | LUT3[5] Tr0 入力                    | Oul (LUT3[5] に割当て。表 6 参照)                                      |  |
| CY_SMARTIO_LUTTR_LUT<br>5_OUT  | LUT3[5] Tr1 入力/LUT3[7] Tr1<br>入力  | 5ul (LUT3[5] に割当て。表 6 参照)                                      |  |
| CY_SMARTIO_LUTTR_LUT<br>4_OUT  | LUT3[5] Tr2 入力/ LUT3[7] Tr2<br>入力 | 4ul (LUT3[5]に割当て。表 6 参照)                                       |  |
| CY_SMARTIO_LUTTR_LUT 7_OUT     | LUT3[6] Tr0/Tr1/Tr2 入力            | 7ul (LUT3[6] に割当て。表 6 参照)                                      |  |
| CY_SMARTIO_LUTTR_IO7           | LUT3[7] Tr0 入力                    | 15ul (LUT3[7] に割当て。表 6 参照)                                     |  |
| CY_SMARTIO_DUTR_LUT6 _OUT      | DU Tr0 入力トリガソース                   | 9ul (LUT6 出力に割当て。表 9 参照)                                       |  |
| CY_SMARTIO_DUTR_LUT7 _OUT      | DU Tr1 入力トリガソース                   | 10ul (LUT7 出力に割当て。表 9 参照)                                      |  |
| CY_SMARTIO_DUTR_ZERO           | DU Tr2 入力トリガソース                   | 0ul (Constant 0 に割当て。表 9 参照)                                   |  |
| CY_SMARTIO_DUDATA_ZE<br>RO     | DU data0 入力 DATA ソース              | Oul (Constant 0 に割当て。表 10 参照)                                  |  |
| CY_SMARTIO_DUDATA_DA<br>TAREG  | DU data1 入力 DATA ソース              | 3ul (SMARTIO.DATA レジスタに割当て。表 10 参照)                            |  |
| CY_SMARTIO_DUOPC_INC<br>R_WRAP | DU オペコード                          | 3ul (Increment および wrap-around (Count up and wrap) 参照)表 11 参照) |  |
| CY_SMARTIO_DUSIZE_8            | DU 動作ビットサイズ                       | 7ul (8 ビットサイズ/幅に割当て。表 10 参照)                                   |  |
| smart_io_cfg.clkSrc            | ソースクロック設定                         | CY_SMARTIO_CLK_DIVACT                                          |  |
| smart_io_cfg.bypassMask        | バイパス設定                            | SMARTIO_BYPASS_CH_MASK                                         |  |
| smart_io_cfg.ioSyncEn          | 同期化設定                             | SMARTIO_IOSYNC_CH_MASK                                         |  |
| lutCfgLut4.opcode              | LUT3[4] 動作モード設定                   | LUTx_LOGIC_OPCODE_GI2                                          |  |
| lutCfgLut4.lutMap              | LUT3[4] 出力パターン設定を<br>設定           | LUT4_OUT_MAP                                                   |  |
| lutCfgLut4.tr0                 | LUT3[4] tr0 入力を設定                 | CY_SMARTIO_LUTTR_CHIP4                                         |  |
| lutCfgLut4.tr1                 | LUT3[4] tr1 入力を設定                 | CY_SMARTIO_LUTTR_CHIP4                                         |  |
| lutCfgLut4.tr2                 | LUT3[4] tr2 入力を設定                 | CY_SMARTIO_LUTTR_IO6                                           |  |
| lutCfgLut5.opcode              | LUT3[5] 動作モード設定                   | LUTx_LOGIC_OPCODE_GO                                           |  |
| lutCfgLut5.lutMap              | LUT3[5] 出力パターン設定を<br>設定           | LUT5_OUT_MAP                                                   |  |
| lutCfgLut5.tr0                 | LUT3[5] tr0 入力を設定                 | CY_SMARTIO_LUTTR_DU_OUT                                        |  |



### 4 設定例

#### (続き)スマート I/O の設定パラメータ一覧 表 22

| X = (400C/77 + 1 1/0 07 MX. + 177 ) 35 |                                                       |                            |  |
|----------------------------------------|-------------------------------------------------------|----------------------------|--|
| パラメータ                                  | 説明                                                    | 値                          |  |
| lutCfgLut5.tr1                         | LUT3[5] tr1 入力を設定                                     | CY_SMARTIO_LUTTR_LUT5_OUT  |  |
| lutCfgLut5.tr2                         | LUT3[5] tr2 入力を設定                                     | CY_SMARTIO_LUTTR_LUT4_OUT  |  |
| lutCfgLut6.opcode                      | LUT3[6] 動作モード設定                                       | LUTx_LOGIC_OPCODE_COMB     |  |
| lutCfgLut6.lutMap                      | LUT3[6] 出力パターンを設定                                     | LUT6_OUT_MAP               |  |
| lutCfgLut6.tr0                         | LUT3[6] tr0 入力を設定                                     | CY_SMARTIO_LUTTR_LUT7_OUT  |  |
| lutCfgLut6.tr1                         | LUT3[6] tr1 入力を設定                                     | CY_SMARTIO_LUTTR_LUT7_OUT  |  |
| lutCfgLut6.tr2                         | LUT3[6] tr2 入力を設定                                     | CY_SMARTIO_LUTTR_LUT7_OUT  |  |
| lutCfgLut7.opcode                      | LUT3[7] 動作モード設定                                       | LUTx_LOGIC_OPCODE_GI2      |  |
| lutCfgLut7.lutMap                      | LUT3[7] 出力パターンを設定                                     | LUT7_OUT_MAP               |  |
| lutCfgLut7.tr0                         | LUT3[7] tr0 入力を設定                                     | CY_SMARTIO_LUTTR_LUT4_OUT  |  |
| lutCfgLut7.tr1                         | LUT3[7] tr1 入力を設定                                     | CY_SMARTIO_LUTTR_LUT5_OUT  |  |
| lutCfgLut7.tr2                         | LUT3[7] tr2 入力を設定                                     | CY_SMARTIO_LUTTR_IO7       |  |
| lutCfgDu.tr0                           | DU 入力トリガ 0 ソース選択設<br>定 - LUT[3]6 出力                   | CY_SMARTIO_DUTR_LUT6_OUT   |  |
| lutCfgDu.tr1                           | DU 入力トリガ 1 ソース選択設<br>定- LUT[3]7 出力                    | CY_SMARTIO_DUTR_LUT7_OUT   |  |
| lutCfgDu.tr2                           | DU 入力トリガ 2 ソース選択設<br>定- 定数 0                          | CY_SMARTIO_DUTR_ZERO       |  |
| lutCfgDu.data0                         | DU 入力 DATA0 ソース選択-<br>固定 0                            | CY_SMARTIO_DUDATA_ZERO     |  |
| lutCfgDu.data1                         | DU 入力 DATA1 ソース選択-<br>SMARTIO_PRTx_DATA.DATA<br>[7:0] | CY_SMARTIO_DUDATA_DATAREG  |  |
| lutCfgDu.opcode                        | DU オペコード                                              | CY_SMARTIO_DUOPC_INCR_WRAP |  |
| lutCfgDu.size                          | DU 幅サイズは 8                                            | CY_SMARTIO_DUSIZE_8        |  |
| lutCfgDu.dataReg                       | DU DATA レジスタ値 = 16                                    | 10ul                       |  |
| sourceFreq                             | ソース周波数                                                | 8000000ul (80MHz)          |  |
| targetFreq                             | 目標周波数                                                 | 12000000ul (12MHz)         |  |

#### 表 23 スマート I/O の設定関数一覧

| 関数            | 説明           | 備考 |
|---------------|--------------|----|
| Init_IO_Pin() | GPIO ポートピン設定 | _  |

(続く)



#### 4 設定例

### 表 23 (続き) スマート I/O の設定関数一覧

| <br>関数              | 説明                                                                  | 備考                                                                                                                                                                                            |
|---------------------|---------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Cy_SmartIO_Deinit() | スマート I/O をデフォルト値にリセット                                               | 以下のスマートI/O レジスタをリセット; SMARTIO_PRTx_CTL,<br>SMARTIO_PRTx_SYNC_CTL,<br>SMARTIO_PRTx_LUT_SELy,<br>SMARTIO_PRTx_LUT_CTLy,<br>SMARTIO_PRTx_DU_SEL,<br>SMARTIO_PRTx_DU_CTL および<br>SMARTIO_PRTx_DATA |
| Init_SmartIO()      | スマート I/O 初期化とイネーブル設定 Init_SmartIO_Cfg() およびCy_SmartIO_Enable()の呼び出し | _                                                                                                                                                                                             |
| Init_SmartIO_Cfg()  | スマート I/O の各種設定および<br>Cy_SmartIO_Init()の呼び出し                         | -                                                                                                                                                                                             |
| Cy_SmartIO_Enable() | スマート I/O のイネーブル                                                     | PIPELINE_EN および ENABLED ビットに書込み                                                                                                                                                               |
| Cy_SmartIO_Init()   | スマート I/O のレジスタ設定                                                    | ソースクロック, バイパス, 同期化,<br>LUT3, および DU の関連レジスタに<br>書込み                                                                                                                                           |

Code Listing 8 は、リセット検出/安定回路のプログラムの例を示します。GPIO とクロック設定については Architecture TRM とアプリケーションノート を参照してください。

以下の説明は、SDLのドライバ部のレジスタ表記を理解するのに役立ちます。

- base はスマート I/O レジスタのベースアドレスのポインタを示します。
- base->unLUT\_SEL[idx].u32Register は、Registers TRM で言及されている SMARTIO\_PRTx\_LUT\_SEL[idx] レジスタです。他のレジスタについても同様です。"x"はポートサフィックス番号、"idx"はレジスタインデック ス番号を表します。
- レジスタ設定のパフォーマンス向上のため、SDL では完全な 32 ビットデータをレジスタに書き込みます。各 ビットフィールドは生成後、最終的な 32 ビットデータとしてレジスタに書き込まれます。

```
un_SMARTIO_PRT_CTL_t workCTL= {.u32Register = 0ul};
workCTL.stcField.u1ENABLED = CY_SMARTIO_DISABLE;
workCTL.stcField.u1PIPELINE_EN = CY_SMARTIO_ENABLE;
workCTL.stcField.u5CLOCK_SRC = CY_SMARTIO_CLK_GATED;
workCTL.stcField.u8BYPASS = CY_SMARTIO_CHANNEL_ALL;
base->unCTL.u32Register = workCTL.u32Register;
```

レジスタ表記の結合および構造表現の詳細については、hdr/rev\_x/ip の cyip\_smartio\_v2.h を参照してください。



#### 4 設定例

#### Code Listing 8 リセット検出/安定回路の例

```
/* Smart IO clock source selection */
/* Define Clock active */
#define SMART_IO_CLK_ACTIVE
                                        1ul
/* Smart IO port selections macro */
/* Define Smart I/O port */
#define SMART IO PORT
                                        SMARTIO PRT13
/* Define Smart I/O Clock */
#define CY_SMARTIO_CLK_INV
                                        PCLK_SMARTIO13_CLOCK
/* Bypass channel mask */
/* Define Smart I/O bypass channel */
#define SMARTIO_BYPASS_CH_MASK
                                        0x0Ful /* 00001111: 0000 means [7:4] are not bypassed
i.e. programmable SMARTIO is exposed */
/* IO sync channel mask */
/* Define Smart I/O sync channel */
#define SMARTIO_IOSYNC_CH_MASK
                                        0x00ul
/* Lut pin configuration */
/* Define input port to LUT3[4] */
#define GPIO RST EN PORT
                                        GPIO PRT13
#define GPIO_RST_EN_PIN
                                        4u1
#define GPIO_RST_EN_PIN_MUX
                                        P13_4_GPIO /* Check signal at BB JP6.7 */
/* Define input port to LUT3[6] */
#define PIN RST EN PORT
                                        GPIO PRT13
#define PIN_RST_EN_PIN
                                        6ul
#define PIN_RST_EN_PIN_MUX
                                        P13_6_GPIO /* Check signal at BB JP11.14 */
/* Define input port to LUT3[7] */
#define RST IN PORT
                                        GPIO PRT13
#define RST IN PIN
                                        7ul
#define RST_IN_PIN_MUX
                                        P13_7_GPIO /* Check signal at BB JP11.13 */
/* Define output port to LUT3[5] */
#define RST_OUT_PORT
                                        GPIO_PRT13
#define RST OUT PIN
                                        5ul
#define RST_OUT_PIN_MUX
                                        P13_5_GPIO /* Check signal at BB JP6.6 */
/* LUT output map */
/* Define LUT3[4], LUT3[5], LUT3[6] and LUT3[7] output pattern */
                                        0x80ul
#define LUT4_OUT_MAP
#define LUT5 OUT MAP
                                        0x28u1
#define LUT6_OUT_MAP
                                        0x7Ful
#define LUT7_OUT_MAP
                                        0x28u1
/* LUT logic circuit type macro */
/* Define LUT logic circuit type */
#define LUTx_LOGIC_OPCODE_COMB
                                        CY_SMARTIO_LUTOPC_COMB
```



#### 4 設定例

```
#define LUTx_LOGIC_OPCODE_GO
                                  CY_SMARTIO_LUTOPC_GATED_OUT
#define LUTx_LOGIC_OPCODE_GI2
                                  CY SMARTIO LUTOPC GATED TR2
#define CY_SMARTIO_ENABLE 1ul
#define CY SMARTIO DISABLE Oul
#define CY_SMARTIO_DEINIT Oul
/* Port pin configuration */
/***********************
/* Configure Port for output (Port13 pin) */
cy_stc_gpio_pin_config_t gpio_rst_cfg =
{
   .outVal
           = 0ul,
   .driveMode = CY_GPIO_DM_STRONG_IN_OFF, /* SmartIO from CPU */
   .hsiom = GPIO RST EN PIN MUX, /* P13_4_GPIO */
   .intEdge = Oul,
   .intMask = Oul,
   .vtrip
          = 0ul,
   .slewRate = Oul,
   .driveSel = Oul,
};
/* Configure Port for input (Port13 pin) */
cy_stc_gpio_pin_config_t pin_rst_cfg =
   .outVal = Oul,
   .driveMode = CY GPIO DM HIGHZ,
                                   /* CPU from SmartIO */
   .hsiom = PIN_RST_EN_PIN_MUX,
                                    /* P13_6_GPIO */
   .intEdge = Oul,
   .intMask = Oul,
   .vtrip = Oul,
   .slewRate = Oul,
   .driveSel = Oul,
};
/* Configure Port for input (Port13 pin) */
cy_stc_gpio_pin_config_t rst_in_cfg =
{
   .outVal = 0ul,
   .driveMode = CY_GPIO_DM_HIGHZ,
                                    /* CPU from SmartIO */
   .hsiom = RST IN PIN MUX,
                                    /* P13_7_GPIO */
   .intEdge = Oul,
   .intMask = Oul,
   .vtrip
             = 0ul,
   .slewRate = 0ul,
   .driveSel = Oul,
};
/* Configure Port for output (Port13 pin) */
cy_stc_gpio_pin_config_t rst_out_cfg =
{
```



#### 4 設定例

```
.outVal = 0ul,
    .driveMode = CY_GPIO_DM_STRONG_IN_OFF, /* CPU from SmartIO */
    .hsiom = RST_OUT_PIN_MUX,
                                    /* P13_5_GPIO */
    .intEdge = Oul,
    .intMask = Oul,
    .vtrip
              = 0ul,
    .slewRate = 0ul.
    .driveSel = Oul,
};
int main(void)
{
    Init_IO_Pin(); /* (1) Configure GPIO pin. See Code Listing 9. */
    /* Deinit before Init */
    Cy_SmartIO_Deinit(SMART_IO_PORT); /* Disable all Smart I/O. See Code Listing 10. */
    /* SmartIO peripheral clock divider setting */
    /* (3) Configure peripheral Clock */
       Cy_SysClk_PeriphAssignDivider(CY_SMARTIO_CLK_INV, CY_SYSCLK_DIV_16_BIT, 0ul);
        uint32_t sourceFreq = 80000000ul;
        uint32_t targetFreq = 12000000ul;
        uint32_t divNum = (sourceFreq / targetFreq);
       Cy_SysClk_PeriphSetDivider(CY_SYSCLK_DIV_16_BIT, Oul, (divNum - 1ul));
        Cy_SysClk_PeriphEnableDivider(CY_SYSCLK_DIV_16_BIT, 0ul);
    }
    Init_SmartIO(); /* Initialize Smart I/O. See Code Listing 11. */
    Cy_SysEnableApplCore(CY_CORTEX_M4_APPL_ADDR);
   Cy_GPIO_Clr(GPIO_PRT13, 4ul);
    while(1)
    }
}
```



#### 4 設定例

#### Code Listing 9 Init\_IO\_Pin() 関数

```
void Init_IO_Pin(void)
{
    /* Please check ReadMe.txt for proper connection of Input and Output */
    /* Configure Port13 4pin. */
    Cy_GPIO_Pin_Init(GPIO_RST_EN_PORT, GPIO_RST_EN_PIN, &gpio_rst_cfg);

    /* Configure Port13 pin */
    Cy_GPIO_Pin_Init(PIN_RST_EN_PORT, PIN_RST_EN_PIN, &pin_rst_cfg);

    /* Configure Port13 pin */
    Cy_GPIO_Pin_Init(RST_IN_PORT, RST_IN_PIN, &rst_in_cfg);

    /* Configure Port13 pin */
    Cy_GPIO_Pin_Init(RST_OUT_PORT, RST_OUT_PIN, &rst_out_cfg);
}
```

#### Code Listing 10 Cy\_SmartIO\_Deinit() 関数

```
void Cy_SmartIO_Deinit(volatile stc_SMARTIO_PRT_t* base)
{
    un_SMARTIO_PRT_CTL_t workCTL= {.u32Register = 0ul};
   workCTL.stcField.u1ENABLED
                                 = CY SMARTIO DISABLE; /* (2) Disable all Smart I/O port */
    workCTL.stcField.u1PIPELINE EN = CY SMARTIO ENABLE;
   workCTL.stcField.u5CLOCK_SRC = CY_SMARTIO_CLK_GATED;
   workCTL.stcField.u8BYPASS
                                = CY_SMARTIO_CHANNEL_ALL;
   base->unCTL.u32Register
                                  = workCTL.u32Register;
   base->unSYNC CTL.u32Register = CY SMARTIO DEINIT;
    for(uint8_t idx = CY_SMARTIO_LUTMIN; idx < CY_SMARTIO_LUTMAX; idx++)</pre>
        base->unLUT_SEL[idx].u32Register = CY_SMARTIO_DEINIT;
        base->unLUT_CTL[idx].u32Register = CY_SMARTIO_DEINIT;
    }
    base->unDU_SEL.u32Register = CY_SMARTIO_DEINIT;
   base->unDU_CTL.u32Register = CY_SMARTIO_DEINIT;
    base->unDATA.u32Register = CY_SMARTIO_DEINIT;
}
```



#### 4 設定例

#### Code Listing 11 Init\_SmartIO() 関数

```
void Init_SmartIO(void)
{
    cy_en_smartio_status_t retStatus = (cy_en_smartio_status_t)0xFF;

/* Configure Smart I/O. See Code Listing 12. */
    retStatus = Init_SmartIO_Cfg();
    if(retStatus == CY_SMARTIO_SUCCESS)
    {
        /* After all the configuration, enable SMART IO */
        /* Enable Smart I/O. See Code Listing 13. */
        Cy_SmartIO_Enable(SMART_IO_PORT);
    }
}
```



#### 4 設定例

### Code Listing 12 Init\_SmartIO\_Cfg() 関数

```
cy en smartio status t Init_SmartIO_Cfg(void)
   cy_stc_smartio_ducfg_t lutCfgDu;
   cy_stc_smartio_lutcfg_t lutCfgLut4;
   cy_stc_smartio_lutcfg_t lutCfgLut5;
   cy_stc_smartio_lutcfg_t lutCfgLut6;
   cy stc smartio lutcfg t lutCfgLut7;
   cy_stc_smartio_config_t smart_io_cfg;
   cy_en_smartio_status_t retStatus = (cy_en_smartio_status_t)@xFF;
   /* initialize the Smart IO structure */
   /* Clear configuration structure */
   memset(&lutCfgDu, Oul, sizeof(cy_stc_smartio_ducfg_t));
   memset(&lutCfgLut4, Oul, sizeof(cy_stc_smartio_lutcfg_t));
   memset(&lutCfgLut5, Oul, sizeof(cy_stc_smartio_lutcfg_t));
   memset(&lutCfgLut6, Oul, sizeof(cy_stc_smartio_lutcfg_t));
   memset(&lutCfgLut7, Oul, sizeof(cy stc smartio lutcfg t));
   memset(&smart_io_cfg, Oul, sizeof(cy_stc_smartio_config_t));
#ifdef SMART_IO_CLK_ACTIVE
   /* Active clock source is selected */
   /* Configure Smart I/O clock source */
   smart_io_cfg.clkSrc = (cy_en_smartio_clksrc_t)CY_SMARTIO_CLK_DIVACT;
#else
   /* Asynchronous clock source is selected */
   smart_io_cfg.clkSrc = (cy_en_smartio_clksrc_t)CY_SMARTIO_CLK_ASYNC;
#endif /* SMART IO CLK ACTIVE */
   /* Bypass channel mask for input and output pin */
   /* Configure BYPASS setting */
   smart_io_cfg.bypassMask = SMARTIO_BYPASS_CH_MASK;
   /* IO channel sync mask for selected pin */
   /* Configure Synchronizer setting */
   smart_io_cfg.ioSyncEn = SMARTIO_IOSYNC_CH_MASK;
   /* Configure LUT3 [4] */
   lutCfgLut4.opcode = LUTx_LOGIC_OPCODE_GI2;
   lutCfgLut4.lutMap = LUT4_OUT_MAP;
   /* Lut configuration for input */
   lutCfgLut4.tr0 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_CHIP4;
   lutCfgLut4.tr1 = (cy en smartio luttr t)CY SMARTIO LUTTR CHIP4;
   lutCfgLut4.tr2 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_IO6;
   smart_io_cfg.lutCfg[4] = &lutCfgLut4;
   /* Configure LUT3 [5] */
   /* Lut configuration for output, check description above */
```



#### 4 設定例

```
lutCfgLut5.opcode = LUTx_LOGIC_OPCODE_GO;
   lutCfgLut5.lutMap = LUT5 OUT MAP;
   /* Lut configuration for input (button) */
   lutCfgLut5.tr0 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_DU_OUT;
   lutCfgLut5.tr1 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_LUT5_OUT;
   lutCfgLut5.tr2 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_LUT4_OUT;
   smart_io_cfg.lutCfg[5] = &lutCfgLut5;
   /* Configure LUT3 [6] */
   lutCfgLut6.opcode = LUTx_LOGIC_OPCODE_COMB;
   lutCfgLut6.lutMap = LUT6_OUT_MAP;
   /* Lut configuration for input */
   lutCfgLut6.tr0 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_LUT7_OUT;
   lutCfgLut6.tr1 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_LUT7_OUT;
   lutCfgLut6.tr2 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_LUT7_OUT;
   smart_io_cfg.lutCfg[6] = &lutCfgLut6;
   /* Configure LUT3 [7] */
   lutCfgLut7.opcode = LUTx LOGIC OPCODE GI2;
   lutCfgLut7.lutMap = LUT7_OUT_MAP;
   /* Lut configuration for input */
   lutCfgLut7.tr0 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_LUT4_OUT;
   lutCfgLut7.tr1 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_LUT5_OUT;
   lutCfgLut7.tr2 = (cy_en_smartio_luttr_t)CY_SMARTIO_LUTTR_IO7;
   smart_io_cfg.lutCfg[7] = &lutCfgLut7;
   /* Configure DU */
   lutCfgDu.tr0 = CY_SMARTIO_DUTR_LUT6_OUT;
                                       /**< DU input trigger 0 source selection -
LUT[3]6 output*/
   lutCfgDu.tr1 = CY_SMARTIO_DUTR_LUT7_OUT;
                                            /**< DU input trigger 1 source selection -
LUT[3]7 output*/
   lutCfgDu.tr2 = CY SMARTIO DUTR ZERO;
                                             /**< DU input trigger 2 source selection -
Constant 0*/
   lutCfgDu.data0 = CY SMARTIO DUDATA ZERO; /**< DU input DATA0 source selection -</pre>
Fixed 0*/
   lutCfgDu.data1 = CY_SMARTIO_DUDATA_DATAREG;
                                             /**< DU input DATA1 source selection -
SMARTIO_PRTx_DATA.DATA [7:0]*/
   lutCfgDu.opcode = CY SMARTIO DUOPC INCR WRAP; /**< DU op-code */</pre>
   lutCfgDu.size = CY_SMARTIO_DUSIZE_8;
                                            /**< DU width size is 8 */
   lutCfgDu.dataReg = 0x10ul;
                                             /**< DU DATA register value = 16 */
   smart_io_cfg.duCfg = &lutCfgDu;
   /* Initialization of Smart IO structure */
   /* Configure Smart I/O. See Code Listing 14. */
   retStatus = Cy_SmartIO_Init(SMART_IO_PORT, &smart_io_cfg);
```



### 4 設定例

```
return retStatus;
}
```

#### Code Listing 13 Cy\_SmartIO\_Enable() 関数

```
void Cy_SmartIO_Enable(volatile stc_SMARTIO_PRT_t* base)
{
    un_SMARTIO_PRT_CTL_t workCTL = base->unCTL;
    workCTL.stcField.u1ENABLED = CY_SMARTIO_ENABLE;
    workCTL.stcField.u1PIPELINE_EN = CY_SMARTIO_DISABLE;
    base->unCTL.u32Register = workCTL.u32Register; /* (12) Enable Smart I/O. */
}
```



#### 4 設定例

### Code Listing 14 Cy\_SmartIO\_Init() 関数

```
cy en smartio status t Cy SmartIO Init(volatile stc SMARTIO PRT t* base, const
cy_stc_smartio_config_t* config)
{
    cy_en_smartio_status_t status = CY_SMARTIO_SUCCESS;
    if(NULL != config)
        /* (4) Set clock source and bypass to Smart IO */
        un_SMARTIO_PRT_CTL_t workCTL = {.u32Register = 0u1};
        workCTL.stcField.u1ENABLED
                                      = CY_SMARTIO_DISABLE;
        workCTL.stcField.u1HLD_OVR
                                     = config->hldOvr;
        workCTL.stcField.u1PIPELINE EN = CY SMARTIO ENABLE;
        workCTL.stcField.u5CLOCK SRC = config->clkSrc;
        workCTL.stcField.u8BYPASS
                                      = config->bypassMask;
        base->unCTL.u32Register
                                       = workCTL.u32Register;
        /* (5) Set synchronizer to Smart IO */
        un SMARTIO PRT SYNC CTL t workSYNC CTL = {.u32Register = 0ul};
        workSYNC_CTL.stcField.u8IO_SYNC_EN = config->ioSyncEn;
        workSYNC_CTL.stcField.u8CHIP_SYNC_EN = config->chipSyncEn;
        base->unSYNC_CTL.u32Register
                                             = workSYNC_CTL.u32Register;
        /* LUT configurations - skip if lutCfg is a NULL pointer */
        /* (6), (7), (8), (9) Set LUT3 */
        for(uint32_t i = CY_SMARTIO_LUTMIN; i < CY_SMARTIO_LUTMAX; i++)</pre>
            if(NULL != config->lutCfg[i])
                un_SMARTIO_PRT_LUT_SEL_t workLUT_SET = { .u32Register = Oul };
                workLUT_SET.stcField.u4LUT_TR0_SEL = config->lutCfg[i]->tr0;
                workLUT_SET.stcField.u4LUT_TR1_SEL = config->lutCfg[i]->tr1;
                workLUT_SET.stcField.u4LUT_TR2_SEL = config->lutCfg[i]->tr2;
                                                 = workLUT SET.u32Register;
                base->unLUT SEL[i].u32Register
                un_SMARTIO_PRT_LUT_CTL_t workLUT_CTL = { .u32Register = 0ul };
                workLUT_CTL.stcField.u2LUT_OPC = config->lutCfg[i]->opcode;
                workLUT_CTL.stcField.u8LUT
                                             = config->lutCfg[i]->lutMap;
                base->unLUT_CTL[i].u32Register = workLUT_CTL.u32Register;
            }
        }
        /* DU Configuration - skip if duCfg is a NULL pointer */
        /* (10) Set DU */
        if(NULL != config->duCfg)
            un_SMARTIO_PRT_DU_SEL_t workDU_SEL = {.u32Register = 0u1};
            workDU_SEL.stcField.u4DU_TR0_SEL = config->duCfg->tr0;
            workDU_SEL.stcField.u4DU_TR1_SEL = config->duCfg->tr1;
            workDU_SEL.stcField.u4DU_TR2_SEL = config->duCfg->tr2;
            workDU SEL.stcField.u2DU DATA0 SEL = config->duCfg->data0;
            workDU_SEL.stcField.u2DU_DATA1_SEL = config->duCfg->data1;
```



### 4 設定例

```
base->unDU_SEL.u32Register = workDU_SEL.u32Register;

un_SMARTIO_PRT_DU_CTL_t workDU_CTL = {.u32Register = @ul};
workDU_CTL.stcField.u3DU_SIZE = config->duCfg->size;
workDU_CTL.stcField.u4DU_OPC = config->duCfg->opcode;
base->unDU_CTL.u32Register = workDU_CTL.u32Register;

base->unDATA.stcField.u8DATA = config->duCfg->dataReg;
}

Else
{
    status = CY_SMARTIO_BAD_PARAM;
}

return(status);
}
```



### 5 用語集

# 5 用語集

### 表 24 用語集

| 用語             | 説明                                                                                                                                                                        |  |
|----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| chip_data      | HSIOM からの入力信号                                                                                                                                                             |  |
| Clk_sys/CLK_HF | 周辺クロック分周器を用いてシステムクロックから生成されます。詳細は Architecture TRM の Clocking System 章を参照してください。                                                                                          |  |
| DeepSleep      | パワーモードは低周波数周辺機能のみ有効です。詳細は Architecture TRM の Device Power Modes 章の DeepSleep Mode セクションを参照してください。                                                                         |  |
| DU             | Data Unit (データユニット)。 DU はレジスタのオペコ設定に基づいて、簡単なインクリメント, デクリメント ンクリメント/デクリメント, シフトおよび AND/OR の動を実行します。 詳細は Architecture TRM の I/O Syst章の Smart I/O - Data Unit セクションを参照してくたい。 |  |
| GPIO           | General-purpose input/output (汎用入力/出力)                                                                                                                                    |  |
| HSIOM          | High Speed I/O Matrix (高速 I/O マトリクス)。詳細は<br>Architecture TRM の I/O System 章の High-Speed I/O<br>Matrix セクションを参照してください。                                                     |  |
| io_data_in     | I/O ポートからの入力信号                                                                                                                                                            |  |
| I/O Port       | I/O ポートは CPU コアと周辺コンポーネント間のインタフェースを外部に提供します。詳細は Architecture TRM の I/O System 章を参照してください。                                                                                 |  |
| LUT3 [x]       | 3-input Lookup Tables (3 入力のルックアップテーブル)。 LUT3 [x]ブロックは 3 つの入力信号があり、レジスタの設定に基づいて出力を生成します。詳細はArchitecture TRM の I/O System 章の Smart I/O - LUT3セクションを参照してください。               |  |
| smartio_data   | スマート I/O からの出力信号                                                                                                                                                          |  |



#### 6 関連ドキュメント

## 6 関連ドキュメント

以下は、TRAVEO™ T2G ファミリシリーズのデータシートおよびテクニカルリファレンスマニュアルです。これらのドキュメントを入手するには、テクニカルサポートに連絡してください。

- デバイスデータシート
  - CYT2B7 datasheet 32-bit Arm® Cortex®-M4F microcontroller TRAVEO™ T2G family
  - CYT2B9 datasheet 32-bit Arm<sup>®</sup> Cortex<sup>®</sup>-M4F microcontroller TRAVEO™ T2G family
  - CYT4BF datasheet 32-bit Arm® Cortex®-M7 microcontroller TRAVEO™ T2G family
  - CYT4DN datasheet 32-bit Arm<sup>®</sup> Cortex<sup>®</sup>-M7 microcontroller TRAVEO<sup>™</sup> T2G family
  - CYT3BB/4BB datasheet 32-bit Arm® Cortex®-M7 microcontroller TRAVEO™ T2G family
- Body Controller Entry ファミリ
  - TRAVEO<sup>™</sup> T2G automotive body controller entry family architecture technical reference manual (TRM)
  - TRAVEO™ T2G Automotive Body Controller Entry Registers Technical Reference Manual (TRM) for CYT2B7
  - TRAVEO™ T2G Automotive Body Controller Entry Registers Technical Reference Manual (TRM) for CYT2B9
- Body Controller High ファミリ
  - TRAVEO™ T2G automotive body controller high family architecture technical reference manual (TRM)
  - TRAVEO™ T2G Automotive Body Controller High Registers Technical Reference Manual (TRM) for CYT4BF
  - TRAVEO™ T2G Automotive Body Controller High Registers Technical Reference Manual (TRM) for CYT3BB/4BB
- Cluster 2D ファミリ
  - TRAVEO™ T2G Automotive Cluster 2d Family Architecture Technical Reference Manual (TRM)
  - TRAVEO<sup>™</sup> T2G Automotive Cluster 2d Registers Technical Reference Manual (TRM)
- アプリケーションノート
  - AN220193 TRAVEO™ T2G ファミリ GPIO の使用方法
  - AN220208 TRAVEO™ T2G ボディエントリ ファミリのクロック設定
  - AN224434 CLOCK CONFIGURATION SETUP IN TRAVEO™ T2G FAMILY CYT4B SERIES
  - AN226071 CLOCK CONFIGURATION SETUP IN TRAVEO™ T2G FAMILY CYT4D SERIES
  - AN229513 CLOCK CONFIGURATION SETUP IN TRAVEO™ T2G FAMILY CYT2C SERIES



#### 7 参考資料

## 7 参考資料

さまざまな周辺機器にアクセスするためのサンプルソフトウェアとしてのスタートアップを含むサンプルドライバライブラリ (SDL) を提供しています。SDL は、公式の AUTOSAR 製品でカバーされないドライバの顧客へのリファレンスとしても機能します。SDL は自動車規格に適合していないため、製造目的では使用できません。このアプリケーションノートのプログラムコードは SDL の一部です。SDL の入手については、テクニカルサポートに連絡してください。



### 改訂履歴

# 改訂履歴

| 版数 | 発行日        | 変更内容                                                                                                                                                     |
|----|------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|
| ** | 2019-06-04 | これは英語版 002-20203 Rev. **を翻訳した日本語版 002-26949 Rev. **です。                                                                                                   |
| *A | 2019-07-31 | これは英語版 002-20203 Rev. *A を翻訳した日本語版 002-26949 Rev. *A です。英語版の変更内容: Updated Associated Part Family as "TRAVEO™ T2G family CYT2B/CYT4B Series".             |
|    |            | Added target part numbers "CYT4B Series" related information in all instances across the document.                                                       |
| *B | 2020-03-24 | これは英語版 002-20203 Rev. *B を翻訳した日本語版 002-26949 Rev. *B<br>です。英語版の変更内容: Updated Associated Part Family as "TRAVEO™<br>T2G family CYT2B/CYT4B/CYT4D Series". |
|    |            | Added target part numbers "CYT4D Series" related information in all instances across the document.                                                       |
| *C | 2020-07-10 | これは英語版 002-20203 Rev. *C を翻訳した日本語版 002-26949 Rev. *C です。英語版の変更内容: Updated Associated Part Family as "TRAVEO™ T2G family CYT2/CYT3/CYT4 Series".          |
|    |            | Changed target part numbers from "CYT2B/CYT4B/CYT4D Series" to "CYT2/CYT4 Series" in all instances across the document.                                  |
|    |            | Added target part numbers "CYT3 Series" in all instances across the document.                                                                            |
| *D | 2021-09-10 | これは英語版 002-20203 Rev. *D を翻訳した日本語版 002-26949 Rev. *D です。英語版の変更内容: Updated Example Configuration:                                                         |
|    |            | Added example of SDL Code and description in all instances.                                                                                              |
|    |            | Updated to Infineon template.                                                                                                                            |
| *E | 2024-07-17 | これは英語版 002-20203 Rev. *E を翻訳した日本語版 002-26949 Rev. *E<br>です。英語版の変更内容: Template update; no content updated.                                                |

#### Trademarks

All referenced product or service names and trademarks are the property of their respective owners.

Edition 2024-07-17 Published by Infineon Technologies AG 81726 Munich, Germany

© 2024 Infineon Technologies AG All Rights Reserved.

Do you have a question about any aspect of this document?

 ${\bf Email: erratum@infineon.com}$ 

Document reference IFX-byr1680596068900

#### 重要事項

本手引書に記載された情報は、本製品の使用に関する 手引きとして提供されるものであり、いかなる場合も、本 製品における特定の機能性能や品質について保証する ものではありません。本製品の使用の前に、当該手引 書の受領者は実際の使用環境の下であらゆる本製品 の機能及びその他本手引書に記された一切の技術的 情報について確認する義務が有ります。インフィニオン テクノロジーズはここに当該手引書内で記される情報に つき、第三者の知的所有権の不侵害の保証を含むがこ れに限らず、あらゆる種類の一切の保証および責任を 否定いたします。

本文書に含まれるデータは、技術的訓練を受けた従業員のみを対象としています。本製品の対象用途への適合性、およびこれら用途に関連して本文書に記載された製品情報の完全性についての評価は、お客様の技術部門の責任にて実施してください。

#### 警告事項

技術的要件に伴い、製品には危険物質が含まれる可能性があります。当該種別の詳細については、インフィニオンの最寄りの営業所までお問い合わせください。

インフィニオンの正式代表者が署名した書面を通じ、インフィニオンによる明示の承認が存在する場合を除き、インフィニオンの製品は、当該製品の障害またはその使用に関する一切の結果が、合理的に人的傷害を招く恐れのある一切の用途に使用することはできないこと予めご了承ください。