

## 本書について

### 適用範囲と目的

このアプリケーションノートでは、TRAVEO™ T2G Body High ファミリ MCU の各種クロックソースの設定方法について説明し、位相ロックループ/周波数ロックループの設定や内部低速オシレータの校正などの例を示します。

#### 対象者

本書は、TRAVEO™T2G ファミリ CYT4B シリーズのクロック設定を使用するユーザーを対象とします。

#### 関連製品ファミリ

TRAVEO™ T2G Body High ファミリ



## 目次

# 目次

|       | 本書について]                        |    |  |
|-------|--------------------------------|----|--|
|       | 目次                             | 2  |  |
| 1     | はじめに                           | 4  |  |
| 2     | TRAVEO™ T2G ファミリ MCU のクロックシステム | 5  |  |
| 2.1   | クロックシステムの概要                    | 5  |  |
| 2.2   | クロックリソース                       | 5  |  |
| 2.3   | クロックシステムの機能説明                  | 5  |  |
| 2.4   | 基本的なクロックシステム設定                 | 11 |  |
| 3     | クロックリソースの設定                    | 12 |  |
| 3.1   | ECO の設定                        | 12 |  |
| 3.1.1 | ユースケース                         | 12 |  |
| 3.1.2 | ECO 初期設定のサンプルコード               | 14 |  |
| 3.2   | WCO の設定                        | 24 |  |
| 3.2.1 | 操作概要                           | 24 |  |
| 3.2.2 | 設定                             | 25 |  |
| 3.2.3 | サンプルコード                        | 26 |  |
| 3.3   | IMO の設定                        | 28 |  |
| 3.4   | ILO0/ILO1 の設定                  | 28 |  |
| 4     | FLL とPLL の設定                   | 30 |  |
| 4.1   | 設定する FLL                       | 30 |  |
| 4.1.1 | 操作概要                           | 30 |  |
| 4.1.2 | ユースケース                         | 31 |  |
| 4.1.3 | コンフィギュレーション                    |    |  |
| 4.1.4 | サンプルコード                        |    |  |
| 4.2   | PLL の設定                        |    |  |
| 4.2.1 | 操作概要                           | 39 |  |
| 4.2.2 | ユースケース                         | 40 |  |
| 4.2.3 | コンフィギュレーション                    | 40 |  |
| 4.2.4 | サンプルコード                        | 45 |  |
| 5     | 内部クロックの設定                      | 63 |  |
| 5.1   | CLK_PATHx の設定                  | 63 |  |
| 5.2   | CLK_HFx の設定                    | 64 |  |
| 5.3   | CLK_LF の設定                     | 65 |  |
| 5.4   | CLK_FAST_0/CLK_FAST_1 の設定      | 66 |  |
| 5.5   | CLK_MEM の設定                    | 66 |  |
| 5.6   | CLK_PERI の設定                   | 66 |  |
| 5.7   | CLK_SLOW の設定                   | 66 |  |



## 目次

| 5.8     | CLK_GR の設定                                  | 66 |
|---------|---------------------------------------------|----|
| 5.9     | PCLK の設定                                    | 66 |
| 5.9.1   | PCLK の設定例                                   | 68 |
| 5.9.1.1 | ユースケース                                      | 68 |
| 5.9.1.2 | コンフィギュレーション                                 | 68 |
| 5.9.2   | サンプルコード (TCPWM タイマの例)                       | 69 |
| 5.10    | ECO_プレスケーラの設定                               | 72 |
| 5.10.1  | 操作概要                                        | 72 |
| 5.10.2  | ユースケース                                      | 73 |
| 5.10.3  | コンフィギュレーション                                 | 73 |
| 5.10.4  | サンプルコード                                     | 73 |
| 6       | 補足情報                                        | 78 |
| 6.1     | 周辺機能へのクロック入力                                | 78 |
| 6.2     | クロック調整カウンタ機能のユースケース                         | 80 |
| 6.2.1   | クロック調整カウンタの使い方                              | 80 |
| 6.2.1.1 | 操作概要                                        | 80 |
| 6.2.1.2 | ユースケース                                      | 81 |
| 6.2.1.3 | コンフィギュレーション                                 | 81 |
| 6.2.1.4 | ILOO および ECO 設定を使用したクロック調整カウンタの初期設定のサンプルコード | 82 |
| 6.2.2   | クロック調整カウンタ機能を使用した ILO0 の校正                  | 86 |
| 6.2.2.1 | 操作概要                                        | 86 |
| 6.2.2.2 | コンフィギュレーション                                 | 87 |
| 6.2.2.3 | クロック調整カウンタ設定を使用した ILOO 校正の初期設定のサンプルコード      | 88 |
| 6.3     | CSV ダイヤグラム、およびモニタークロックとリファレンスクロックの関係        | 90 |
| 7       | 用語集                                         | 93 |
|         | 関連資料                                        | 95 |
|         | 改訂履歴                                        | 96 |
|         | <b>负</b> 青事項                                | 97 |



#### 1 はじめに

### 1 はじめに

ボディコントロールユニットなどの車載システム向けの TRAVEO™ T2G ファミリ MCU は高度な 40 nm プロセス技術で製造され、FPU (単精度と倍精度) 付き Arm® Cortex®-M7 プロセッサをベースにした 32 ビット車載向けマイクロコントローラです。これらの製品は、安全なコンピューティングプラットフォームを可能にし、インフィニオンの低電力フラッシュメモリと複数の高性能アナログおよびデジタル機能を組み込んでいます。

TRAVEO™ T2G クロックシステムは内部および外部クロックソースの両方を使用して高速クロックと低速クロックをサポートしています。クロック入力の典型的な使用例の1つは内蔵のリアルタイムクロック (RTC) です。TRAVEO™ T2G は高速で内部回路が動作するクロックを生成するための位相ロックループ (PLL) と周波数ロックループ (FLL) に対応します。

TRAVEO™ T2G はクロック動作を監視し、既知のクロックを参照して各クロックのクロック差を測定する機能も対応します。

このアプリケーションノートで使用されている機能と用語をより理解するためには architecture technical reference manual (TRM)の Clocking System の章を参照してください。

このドキュメントでは TRAVEO™ T2G ファミリ MCU は CYT4B シリーズのことを指します。



#### 2 TRAVEO™ T2G ファミリ MCU のクロックシステム

#### TRAVEO™ T2G ファミリ MCU のクロックシステム 2

#### クロックシステムの概要 2.1

このシリーズの MCU のクロックシステムは 2 つのブロックに分割されます。1 つはクロックリソース (外部発振や 内部発振など)を選択し、FLL や PLL を使用してクロックを逓倍します。もう1つはクロックを CPU コアや他の周 辺機能に分配および分割をします。ただし、クロックリソースに直接接続している RTC などいくつか例外はありま す。

図1にクロックシステムの構造の概要を示します。



図 1 クロックシステム構造の概要

#### 2.2 クロックリソース

MCU は内部と外部の 2 つのタイプのリソース入力に対応しています。これらはそれぞれ内部で 3 種類のクロッ クに対応します。

- 内部クロックソース(これらすべてのクロックは初期設定で有効になっています。)
  - 内部メイン発振 (IMO): このクロックは 8 MHz (標準) の周波数である内蔵クロックです。
  - 内部低速発振 0 (ILO0): このクロックは 32.768 kHz (標準) の周波数である内蔵クロックです。
  - 内部低速発振 1 (ILO1): このクロックは ILO0 と同じ機能を持ちますが、ILO1 は ILO0 のクロックを監視で
- 外部クロックソース(これらすべてのクロックは初期値で無効になっています。)
  - 外部水晶発振 (ECO): このクロックは入力周波数範囲が 8 MHz から 33.34 MHz の外部発振子を使用し ます。
  - 時計用水晶発振 (WCO): このクロックも周波数が安定している 32.768kHz である外部発振子を使用し、 主にRTCで使用されます。
  - 外部クロック (EXT CLK): EXT CLK は 0.25 MHz から 80 MHz の範囲のクロックであり、そのクロックを専 用 I/O ピンの信号から供給できます。このクロックは PLL か FLL のソースクロックとして、または直接的 に高周波クロックとしても使用できます。

IMO や PLL などの機能や周波数のような数値の詳細については、TRAVEO™ T2G architecture TRM および datasheet を参照してください。

#### クロックシステムの機能説明 2.3

ここではクロックシステムの機能を説明します。

クロック選択と逓倍ブロックの詳細を図2に示します。このブロックはクロックリソースから CLK\_HFO から CLK HF7 までのルートクロックを生成します。このブロックは対応するクロックリソース、FLL、および PLL から1つ を選択する機能と要求される高速クロックを生成する機能をもちます。それは SSCG (Spread spectrum clock generator)と Fractional operation を持たない PLL (PLL200#x)と、SSCG と Fractional operation を持つ PLL (PLL400#x) です。



#### 2 TRAVEO™ T2G ファミリ MCU のクロックシステム



#### 図 2 ブロックダイヤグラム

Active domain アクティブパワーモードのみで動作する領域。

DeepSleep domain アクティブと DeepSleep パワーモードで動作する領域。

Hibernate domain すべてのパワーモードで動作する領域。

ECO prescaler ECO を分周し、CLK\_LF クロックで使用できるクロックを作成します。分周機能は 10

ビット整数分周と8ビット分数分周があります。

DSI\_MUX ILO0, ILO1 および WCO からクロックを選択します。

PATH\_MUX IMO, ECO, EXT\_CLK および DSI\_MUX の出力からクロックを選択します。

CLK\_PATH CLK\_PATH (0~5) は高周波数クロックの入力ソースとして使用されます。

CLK\_HF (0~7) は高周波数クロックです。

FLL 高周波クロックを生成します。



#### 2 TRAVEO™ T2G ファミリ MCU のクロックシステム

PLL 高周波クロックを生成します。PLL は PLL200 と PLL400 の 2 種類があります。

PLL200 は SSCG と Fractional operation がなく、PLL400 は SSCG と Fractional

operation があります。

BYPASS\_MUX CLK\_PATH に出力させるクロックを選択します。FLL の場合、選択できるクロックは

FLL の出か FLL への入力クロックです。

ROOT\_MUX CLK\_HFx のクロックソースを選択します。選択できるクロックは CLK\_PATHs (0~5)

です。

Predivider Predivider (1, 2, 4, および 8 で分周) は選択された CLK\_PATH を分周するために利

用できます。

REF\_MUX CLK\_REF\_HF のクロックソースを選択します。
CLK\_REF\_HF の CSV を監視するために使用します。

LFCLK\_SEL CLK\_LF のクロックソースを選択します。

CLK\_LF MCWDT のソースクロックです。

CLK\_SEL RTC に入力されるクロックを選択します。

CLK\_BAK 主に RTC に入力します。

CSV Clock supervision であり、クロックの動作を監視します。

CLK HF0 の分配先を図3に示します。

CLK\_HFO は CPU サブシステム (CPUSS) および周辺クロック分周器のルートクロックです。図3の詳細については architecture TRM および datasheet を参照してください。



#### 2 TRAVEO™ T2G ファミリ MCU のクロックシステム



#### 図 3 CLK\_HFO のブロックダイヤグラム

CLK\_MEM CPUSS fast infrastructure, Ethernet, および Serial memory interface (SMIF) の入力

クロックです。

CLK\_GR と周辺クロック分周器のクロックソースです。 CLK\_PERI

Cortex®-M0+と CPUSS slow infrastructure, SDHC および SMIF の入力クロックです。 CLK\_SLOW

CLK\_GR 周辺機能への入力クロックです。CLK\_GR は Clock gater でグループ分けされま

す。CLK GR は 6 つのグループを持っています。

周辺機能で使用される周辺クロックです。PCLK は IP の各チャネルを個別に設定 **PCLK** 

でき、PCLKを生成するため1つの分周器を選択します。

CLK\_TRC\_DBG CPUSS (DEBUG) へのクロック入力

Divider 各クロックを分周します。1から256分周まで設定できます。

周辺クロック分周器 #0 の詳細を図 4 に示します。

この MCU は各周辺機能 (シリアル通信ブロック (SCB), タイマ, カウンタ, および PWM (TCPWM) など) およびそれ ぞれのチャネルに対してクロックが必要です。クロックはそれぞれの分周器によって制御されます。



#### 2 TRAVEO™ T2G ファミリ MCU のクロックシステム

この周辺クロック分周器#0 は周辺クロック (PCLK) を生成するための多くの周辺クロック分周器を持っています。各分周器の数については datasheet を参照してください。これらの分周器の各出力はどの周辺機能にも接続できます。すでに使用されている分周器は他の周辺機器またはチャネルに使用できないことに注意してください。



#### 図 4 周辺クロック分周器#0 ブロックダイヤグラム

Clock divider 8.0 8 ビットのクロック分周器

Clock divider 16.0 16 ビットのクロック分周器

Clock divider 24.5 24.5 ビットのクロック分周器

Clock enable multiplexing クロック分周器から出力される信号を有効にします。 Clock generator クロック分周器を元にして CLK\_PERI を分周します。

CLK HF1 の分配先を図 5 に示します

CLK\_HF1 は CLK\_FAST\_0, CLK\_FAST\_1, CLK\_FAST\_2\*, および CLK\_FAST\_3\*のクロックソースです。(\* CYT6B シリーズのみ)

CLK\_HF1 のクロック分配を図 5 に示します。CLK\_FAST\_0 と CLK\_FAST\_1 は、CM7\_0 ... および CM7\_x (それぞれ CYT4B シリーズは x=1、CYT6B シリーズは x=3) の入力ソースです。



#### 図 5 CLK\_HF1 のブロックダイヤグラム

CLK HF2 の分配先を図 6 に示します

CLK\_HF2 は CLK\_GR と PCLK のクロックリソースです。CLK\_HF2 のクロック分配を図 6 に示します。



#### 2 TRAVEO™ T2G ファミリ MCU のクロックシステム



#### 図 6 CLK\_HF2 のブロックダイヤグラム

周辺クロック分周器 #1 の詳細を図7に示します。

この周辺クロック分周器#1 は PCLK を生成するための多くの周辺クロック分周器を持っています。各分周器の数については datasheet を参照してください。これらの分周器の各出力はどの周辺機能にも接続できます。すでに使用されている分周器は他の周辺機器またはチャネルに使用できないことに注意してください。



### 図7 周辺クロック分周器#1 のブロックダイヤグラム

Clock divider8.0 8 ビットのクロック分周器
Clock divider16.0 16 ビットのクロック分周器
Clock divider24.5 24.5 ビットのクロック分周器

Clock enable multiplexing クロック分周器から出力される信号を有効にします。 
Clock generator 
クロック分周器を元にして CLK\_PERI を分周します。

CLK\_HF3, CLK\_HF4, CLK\_HF5 および CLK\_HF6 の分配先を図 8 に示します。図 8 に記載の詳細については architecture TRM を参照してください。



#### 2 TRAVEO™ T2G ファミリ MCU のクロックシステム



図 8 CLK\_HF3, CLK\_HF4, CLK\_HF5 および CLK\_HF6 のブロックダイヤグラム

CLK\_HF7 は CSV 専用です。CSV の説明については architecture TRM を参照してください。

### 2.4 基本的なクロックシステム設定

ここでは、インフィニオンの提供するサンプルドライバライブラリ (SDL) を使用して、ユースケースに基づいてクロックシステムを設定する方法について説明します。このアプリケーションノートのプログラムコードは、SDL の一部です。詳細については、参考資料を参照してください。

SDL には設定部とドライバ部があります。設定部は、目的の操作のパラメータ値を設定します。

ドライバ部は設定部のパラメータ値に基づいて各レジスタを設定します。

目的とするシステムに応じて、設定部の設定ができます。



#### 3 クロックリソースの設定

#### クロックリソースの設定 3

ここではクロックの機能について説明します。

#### 3.1 ECO の設定

ECO は初期設定では無効です。ECO は利用に応じて有効にする必要があります。また、ECO を使用するために はトリミングが必要です。このデバイスは、水晶振動子とセラミック発振子に応じて発振器を制御するトリミング パラメータを設定できます。パラメータの決定方法は、水晶振動子とセラミック発振子で異なります。詳細につい ては、Setting ECO parameters TRAVEO™ T2G family user guide を参照してください。

図9にECO設定手順を示します。



#### 図 9 ECO の有効化

#### ユースケース 3.1.1

使用する発振器: 水晶振動子

基本周波数: 16 MHz

最大ドライブレベル: 300.0 uW

等価直列抵抗: 150.0 ohm

シャント容量: 0.530 pF



### 3 クロックリソースの設定

- 並列負荷容量: 8.000 pF
- ・ 水晶振動子ベンダーの負性抵抗の推奨値: 1500 ohm
- 自動ゲイン制御: オフ

注: これらの値は、水晶振動子ベンダーに確認した上で決めてください。

ECO の設定における SDL の設定部のパラメータを表1に、関数を表2に示します。

### 表1 ECOトリム設定パラメータ一覧

| パラメーター                   | 説明                                                                      | 値              |
|--------------------------|-------------------------------------------------------------------------|----------------|
| CLK_ECO_CONFIG2.WDTRIM   | ウォッチドッグトリム<br>TRAVEO™ T2G ユーザーガイドの「Setting ECO<br>parameters」から計算       | 7ul            |
| CLK_ECO_CONFIG2.ATRIM    | 振幅トリム<br>TRAVEO™ T2G ユーザーガイドの「Setting ECO<br>parameters」から計算            | Oul            |
| CLK_ECO_CONFIG2.FTRIM    | 3 高調波発振のフィルタトリム TRAVEO™ T2G ユーザーガイドの「Setting ECO parameters」から計算        | 3ul            |
| CLK_ECO_CONFIG2.RTRIM    | フィードバック抵抗トリム<br>TRAVEO™ T2G ユーザーガイドの「Setting ECO<br>parameters」から計算     | 3ul            |
| CLK_ECO_CONFIG2.GTRIM    | ゲイントリムの起動時間<br>TRAVEO™ T2G ユーザーガイドの「Setting ECO<br>parameters」から計算      | 3ul            |
| CLK_ECO_CONFIG.AGC_EN    | 自動ゲイン制御 (AGC) 無効<br>TRAVEO™ T2G ユーザーガイドの「Setting ECO<br>parameters」から計算 | Oul [OFF]      |
| WAIT_FOR_STABILIZATION   | 発振安定待ち                                                                  | 10000ul        |
| PLL_400M_0_PATH_NO       | PLL_400M_0 用の PLL 番号                                                    | 1ul            |
| PLL_400M_1_PATH_NO       | PLL_400M_1 用の PLL 番号                                                    | 2ul            |
| PLL_200M_0_PATH_NO       | PLL_200M_0 用の PLL 番号                                                    | 3ul            |
| PLL_200M_1_PATH_NO       | PLL_200M_1 用の PLL 番号                                                    | 4ul            |
| CLK_FREQ_ECO             | ソースクロック周波数                                                              | 1600000ul      |
| SUM_LOAD_SHUNT_CAP_IN_PF | ロードシャント容量の合計 (pF)                                                       | 17ul           |
| ESR_IN_OHM               | 等価直列抵抗 (ESR) (ohm)                                                      | 250ul          |
| MAX_DRIVE_LEVEL_IN_UW    | 最大ドライブレベル (uW)                                                          | 100ul          |
| MIN_NEG_RESISTANCE       | 最小負性抵抗                                                                  | 5 * ESR_IN_OHM |



#### 3 クロックリソースの設定

#### 表 2 ECO 設定関数一覧

| 機能                                                             | 説明                  | 値                                      |
|----------------------------------------------------------------|---------------------|----------------------------------------|
| Cy_WDT_Disable()                                               | ウォッチドッグタイマ無効        | -                                      |
| Cy_SysClk_FllDisable Cy_SysClk_FllDisable Sequence(Wait Cycle) | FLL 無効              | Wait cycle = WAIT_FOR_STABILIZATION    |
| Cy_SysClk_Pll400M Cy_SysClk_Pll400M Disable(PLL                | PLL400M_0 無効        | PLL number = PLL_400M_0_PATH_NO        |
| Number)                                                        | PLL400M_1 無効        | PLL number = PLL_400M_1_PATH_NO        |
| Cy_SysClk_PllDisable (PLL Number)                              | PLL200M_0 無効        | PLL number = PLL_200M_0_PATH_NO        |
|                                                                | PLL200M_1 無効        | PLL number = PLL_200M_1_PATH_NO        |
| AllClockConfiguration ()                                       | クロック設定              | -                                      |
| Cy_SysClk_EcoEnable Cy_SysClk_FllEnable (Timeout value)        | ECO の有効化とタイムアウト値の設定 | Timeout value = WAIT_FOR_STABILIZATION |
| Cy_SysLib_DelayUs(Wait Time)                                   | 指定されたマイクロ秒数による遅延    | Wait time = 1u (1us)                   |

## 3.1.2 ECO 初期設定のサンプルコード

サンプルコードを Code Listing 1 に記します。

以下の説明は、SDLのドライバ部のレジスタ表記の理解に役立ちます。

- SRSS->unCLK\_ECO\_CONFIG.stcField.u1ECO\_EN は、registers TRM に記載されている SRSS\_CLK\_ECO\_CONFIG.ECO\_EN です。他のレジスタも同じように記述されます。
- パフォーマンス改善策

レジスタ設定のパフォーマンス向上させるために、SDL は完全な 32 ビットデータをレジスタに書き込みます。各ビットフィールドは、ビット書込み可能なバッファで事前に生成され、最終的な 32 ビットデータとしてレジスタに書き込まれます。

レジスタの共用体と構造体の詳細については、hdr/rev\_x/ip の下の cyip\_srss\_v2.h を参照してください。



#### 3 クロックリソースの設定

### Code Listing 1 ECO の一般的な設定

```
/** Wait time definition **/
#define WAIT_FOR_STABILIZATION (10000ul) /* Define TIMEOUT Variable. */
#define CLK_FREQ_ECO (16000000ul) /* Define oscillator parameters to use for software
calculation. */
#define PLL_400M_0_PATH_NO (1ul) /* Define PLL number. */
#define PLL_400M_1_PATH_NO (2ul) /* Define PLL number. */
#define PLL_200M_0_PATH_NO (3ul) /* Define PLL number. */
#define PLL_200M_1_PATH_NO (4ul) /* Define PLL number. */
#define SUM LOAD SHUNT CAP IN PF
                                        (17ul)
#define ESR IN OHM
                             (250ul)
#define MIN NEG RESISTANCE
                             (5 * ESR IN OHM)
#define MAX DRIVE LEVEL IN UW (100ul)
static void AllClockConfiguration(void);
int main(void)
   /* disable watchdog timer */
   Cy_WDT_Disable(); /* Watchdog Timer disable. */
    /* Disable Fll */
   CY_ASSERT(Cy_SysClk_FllDisableSequence(WAIT_FOR_STABILIZATION) == CY_SYSCLK_SUCCESS); /*
Disable FLL */
    /* Disable Pll */
   CY_ASSERT(Cy_SysClk_Pll400MDisable(PLL_400M_0_PATH_NO) == CY_SYSCLK_SUCCESS); /* Disable
PLL */
    CY_ASSERT(Cy_SysClk_Pll400MDisable(PLL_400M_1_PATH_NO) == CY_SYSCLK_SUCCESS); /* Disable
PLL */
   CY_ASSERT(Cy_SysClk_PllDisable(PLL 200M 0 PATH NO) == CY_SYSCLK_SUCCESS); /* Disable PLL */
   CY_ASSERT(Cy_SysClk_PllDisable(PLL_200M_1_PATH_NO) == CY_SYSCLK_SUCCESS); /* Disable PLL */
   /* Enable interrupt */
   __enable_irq();
   /* Set Clock Configuring registers */
   AllClockConfiguration(); /* Trim and ECO setting. See Code Listing 2. */
   /* Please ensure output clock frequency using oscilloscope */
   for(;;);
}
```



#### 3 クロックリソースの設定

### Code Listing 2 AllClockConfiguration() 関数

```
static void AllClockConfiguration(void)
    /**** ECO setting *****/
        cy_en_sysclk_status_t ecoStatus;
        ecoStatus = Cy_SysClk_EcoConfigureWithMinRneg( /* (1)-1. Trim settings for software
calculation. See Code Listing 4. */
                           CLK_FREQ_ECO, /* (1)-1. Trim settings for software calculation. See
Code Listing 4. */
                           SUM_LOAD_SHUNT_CAP_IN_PF, /* (1)-1. Trim settings for software
calculation. See Code Listing 4. */
                           ESR IN OHM, /* (1)-1. Trim settings for software calculation. See
Code Listing 4. */
                           MAX_DRIVE_LEVEL_IN_UW, /* (1)-1. Trim settings for software
calculation. See Code Listing 4. */
                           MIN_NEG_RESISTANCE /* (1)-1. Trim settings for software calculation.
See Code Listing 4. */
                           ); /* (1)-1. Trim settings for software calculation. See Code
Listing 4. */
        CY_ASSERT(ecoStatus == CY_SYSCLK_SUCCESS);
     SRSS->unCLK_ECO_CONFIG2.stcField.u3WDTRIM = 7ul; /* (1)-2. Trim settings according to the
ECO User Guide */
     SRSS->unCLK_ECO_CONFIG2.stcField.u4ATRIM = Oul; /* (1)-2. Trim settings according to the
ECO User Guide */
     SRSS->unCLK_ECO_CONFIG2.stcField.u2FTRIM = 3ul; /* (1)-2. Trim settings according to the
ECO User Guide */
     SRSS->unCLK_ECO_CONFIG2.stcField.u2RTRIM = 3ul; /* (1)-2. Trim settings according to the
ECO User Guide */
     SRSS->unCLK_ECO_CONFIG2.stcField.u3GTRIM = Oul; /* (1)-2. Trim settings according to the
ECO User Guide */
     SRSS->unCLK_ECO_CONFIG.stcField.u1AGC_EN = Oul; v /* (1)-2. Trim settings according to the
ECO User Guide */
        ecoStatus = Cy_SysClk_EcoEnable(WAIT_FOR_STABILIZATION);/* ECO Enable. See Code Listing
3. */
        CY_ASSERT(ecoStatus == CY_SYSCLK_SUCCESS);
    }
    return;
}
```

- (1)-1 または (1)-2 のいずれかを使用できます。
- (1)-1 または (1)-2 の使用しないプログラムコード表記をコメントアウトもしくは削除します。



#### 3 クロックリソースの設定

### Code Listing 3 Cy\_SysClk\_EcoEnable() 関数

```
cy_en_sysclk_status_t Cy_SysClk_EcoEnable(uint32_t timeoutus)
   cy_en_sysclk_status_t rtnval;
   /st invalid state error if ECO is already enabled st/
   if (SRSS->unCLK_ECO_CONFIG.stcField.u1ECO_EN != Oul) /* 1 = enabled */ /* (2) Check if
ECO_OK is already enabled. */
    {
        return CY_SYSCLK_INVALID_STATE;
    }
    /* first set ECO enable */
   SRSS->unCLK_ECO_CONFIG.stcField.u1ECO_EN = 1ul; /* 1 = enable */ /* (3) Write "1" to the
ECO_EN bit and make ECO available. */
    /* now do the timeout wait for ECO_STATUS, bit ECO_OK */
   for (;
        (SRSS->unCLK ECO STATUS.stcField.u1ECO OK == 0ul) &&(timeoutus != 0ul); /* (4) Check
the state of ECO_OK and the state of TIMEOUT. */
       timeoutus--) /* (5) Subtract TIMEOUT value. */
        Cy_SysLib_DelayUs(1u); /* Wait for 1 us. */
    }
   rtnval = ((timeoutus == 0ul) ? CY_SYSCLK_TIMEOUT : CY_SYSCLK_SUCCESS); /* (6) Check whether
the processing exited the loop at TIMEOUT. */
   return rtnval;
}
```



#### 3 クロックリソースの設定

#### Code Listing 4 Cy\_SysClk\_EcoConfigureWithMinRneg() 関数

```
cy en sysclk status t Cy_SysClk_EcoConfigureWithMinRneg(uint32 t freq, uint32 t cSum, uint32 t
esr, uint32_t driveLevel, uint32_t minRneg) /* Trim Calculation by software */
{
         /* Check if ECO is disabled */
         if(SRSS->unCLK_ECO_CONFIG.stcField.u1ECO_EN == 1ul)
                  return(CY SYSCLK INVALID STATE);
         }
         /* calculate intermediate values */
         float32_t freqMHz
                                                             = (float32_t)freq / 1000000.0f;
         float32\_t \ maxAmplitude = (1000.0f * ((float32\_t)sqrt((float64\_t)((float32\_t)driveLevel / float32\_t)))))) = (float32\_t) + (fl
(2.0f * (float32_t)esr))))) /
                                                                    (M_PI * freqMHz * (float32_t)cSum);
                                                              = (157.91367042f /*4 * M_PI * M_PI * 4*/ * minRneg * freqMHz *
         float32_t gm_min
freqMHz * (float32_t)cSum * (float32_t)cSum) /
                                                                    1000000000.0f;
         /* Get trim values according to calculated values */
         uint32_t atrim, agcen, wdtrim, gtrim, rtrim, ftrim;
         atrim = Cy_SysClk_SelectEcoAtrim(maxAmplitude); /* Get Atrim Value. See Code Listing 5. */
         if(atrim == CY_SYSCLK_INVALID_TRIM_VALUE)
                  return(CY_SYSCLK_BAD_PARAM);
         agcen = Cy_SysClk_SelectEcoAGCEN(maxAmplitude); /* Get AGC enable setting. See Code Listing
6. */
         if(agcen == CY_SYSCLK_INVALID_TRIM_VALUE)
                  return(CY_SYSCLK_BAD_PARAM);
         }
         wdtrim = Cy_SysClk_SelectEcoWDtrim(maxAmplitude); /* Get Wdtrim Value. See Code Listing 7.
         if(wdtrim == CY_SYSCLK_INVALID_TRIM_VALUE)
                  return(CY SYSCLK BAD PARAM);
         gtrim = Cy_SysClk_SelectEcoGtrim(gm_min); /* Get Gtrim Value. See Code Listing 8. */
         if(gtrim == CY_SYSCLK_INVALID_TRIM_VALUE)
                  return(CY SYSCLK BAD PARAM);
         }
         rtrim = Cy_SysClk_SelectEcoRtrim(freqMHz); /* Get Rtrim Value. See Code Listing 9. */
         if(rtrim == CY_SYSCLK_INVALID_TRIM_VALUE)
                  return(CY_SYSCLK_BAD_PARAM);
```



### 3 クロックリソースの設定

```
}
   ftrim = Cy_SysClk_SelectEcoFtrim(atrim); /* Get Ftrim Value. See Code Listing 10. */
    /* update all fields of trim control register with one write, without changing the ITRIM
field: */
   un_CLK_ECO_CONFIG2_t tempTrimEcoCtlReg;
                                        = SRSS->unCLK_ECO_CONFIG2.u32Register;
   tempTrimEcoCtlReg.u32Register
   tempTrimEcoCtlReg.stcField.u3WDTRIM = wdtrim;
   tempTrimEcoCtlReg.stcField.u4ATRIM = atrim;
   tempTrimEcoCtlReg.stcField.u2FTRIM = ftrim;
   tempTrimEcoCtlReg.stcField.u2RTRIM = rtrim;
   tempTrimEcoCtlReg.stcField.u3GTRIM = gtrim;
   SRSS->unCLK_ECO_CONFIG2.u32Register = tempTrimEcoCtlReg.u32Register;
   SRSS->unCLK_ECO_CONFIG.stcField.u1AGC_EN = agcen;
   return(CY_SYSCLK_SUCCESS);
}
```



#### 3 クロックリソースの設定

### Code Listing 5 Cy\_SysClk\_SelectEcoAtrim () 関数

```
_STATIC_INLINE uint32_t Cy_SysClk_SelectEcoAtrim(float32_t maxAmplitude) /* Get Atrim Value. */
  if((0.50f <= maxAmplitude) && (maxAmplitude < 0.55f))</pre>
       return(0x04ul);
  else if(maxAmplitude < 0.60f)</pre>
       return(0x05ul);
  else if(maxAmplitude < 0.65f)</pre>
       return(0x06ul);
  else if(maxAmplitude < 0.70f)</pre>
       return(0x07ul);
  else if(maxAmplitude < 0.75f)</pre>
       return(0x08ul);
  else if(maxAmplitude < 0.80f)</pre>
       return(0x09ul);
  else if(maxAmplitude < 0.85f)</pre>
       return(0x0Aul);
  else if(maxAmplitude < 0.90f)</pre>
       return(@x0Bul);
  else if(maxAmplitude < 0.95f)</pre>
       return(0x0Cul);
  else if(maxAmplitude < 1.00f)</pre>
       return(0x0Dul);
  else if(maxAmplitude < 1.05f)</pre>
       return(0x0Eul);
  else if(maxAmplitude < 1.10f)</pre>
       return(0x0Ful);
  else if(1.1f <= maxAmplitude)</pre>
```



### 3 クロックリソースの設定

```
{
    return(0x00ul);
}
else
{
    // invalid input
    return(CY_SYSCLK_INVALID_TRIM_VALUE);
}
```

### Code Listing 6 Cy\_SysClk\_SelectEcoAGCEN() 関数

```
__STATIC_INLINE uint32_t Cy_SysClk_SelectEcoAGCEN(float32_t maxAmplitude) /* Get AGC enable
setting. */
{
    if((0.50f <= maxAmplitude) && (maxAmplitude < 1.10f))
    {
        return(0x01ul);
    }
    else if(1.10f <= maxAmplitude)
    {
        return(0x00ul);
    }
    else
    {
        return(CY_SYSCLK_INVALID_TRIM_VALUE);
    }
}</pre>
```



### 3 クロックリソースの設定

### Code Listing 7 Cy\_SysClk\_SelectEcoWDtrim() 関数

```
_STATIC_INLINE uint32_t Cy_SysClk_SelectEcoWDtrim(float32_t amplitude) /* Get Wdtrim value. */
    if( (0.50f <= amplitude) && (amplitude < 0.60f))</pre>
        return(0x02ul);
    else if(amplitude < 0.7f)</pre>
        return(@x03ul);
    else if(amplitude < 0.8f)</pre>
        return(0x04ul);
    else if(amplitude < 0.9f)</pre>
        return(@x05ul);
    else if(amplitude < 1.0f)</pre>
        return(0x06ul);
    else if(amplitude < 1.1f)</pre>
        return(0x07ul);
    else if(1.1f <= amplitude)</pre>
        return(@x07ul);
    }
    else
        // invalid input
        return(CY_SYSCLK_INVALID_TRIM_VALUE);
    }
}
```



### 3 クロックリソースの設定

### Code Listing 8 Cy\_SysClk\_SelectEcoGtrim() 関数

```
_STATIC_INLINE uint32_t Cy_SysClk_SelectEcoGtrim(float32_t gm_min) /* Get Gtrim value. */
    if( (0.0f <= gm_min) && (gm_min < 2.2f))</pre>
        return(0x00ul+1ul);
    else if(gm_min < 4.4f)</pre>
        return(0x01ul+1ul);
    else if(gm_min < 6.6f)</pre>
        return(0x02ul+1ul);
    else if(gm_min < 8.8f)</pre>
        return(0x03ul+1ul);
    else if(gm_min < 11.0f)</pre>
        return(0x04ul+1ul);
    else if(gm_min < 13.2f)</pre>
        return(0x05ul+1ul);
    else if(gm_min < 15.4f)</pre>
        return(0x06ul+1ul);
    else if(gm_min < 17.6f)</pre>
        // invalid input
        return(CY_SYSCLK_INVALID_TRIM_VALUE);
    }
    else
        // invalid input
        return(CY_SYSCLK_INVALID_TRIM_VALUE);
}
```



#### 3 クロックリソースの設定

#### Code Listing 9 Cy\_SysClk\_SelectEcoRtrim() 関数

```
STATIC INLINE uint32 t Cy SysClk SelectEcoRtrim(float32 t freqMHz) /* Get Rtrim value. */
    if(freqMHz > 28.6f)
        return(0x00ul);
    else if(freqMHz > 23.33f)
        return(0x01ul);
    else if(freqMHz > 16.5f)
        return(0x02ul);
    else if(freqMHz > 0.0f)
        return(0x03ul);
    }
    else
        // invalid input
        return(CY_SYSCLK_INVALID_TRIM_VALUE);
    }
}
```

#### Code Listing 10 Cy\_SysClk\_SelectEcoFtrim() 関数

```
_STATIC_INLINE uint32_t Cy_SysClk_SelectEcoFtrim(uint32_t atrim) /* Get Ftrim value. */
    return(0x03ul);
}
```

#### WCO の設定 3.2

#### 操作概要 3.2.1

初期設定では WCO は無効になっており、使用するには有効にする必要があります。WCO を有効にするための レジスタの設定方法を図10に示します。

WCO を無効にするためには、BACKUP\_CTL レジスタの WCO\_EN ビットに'0'を書き込んでください。



### 3 クロックリソースの設定



図 10 WCO の有効化

#### 設定 3.2.2

WCO の設定における SDL の設定部のパラメータを表 3 に、関数を表 4 に示します。

#### WCO 設定パラメータ一覧 表 3

| パラメーター                 | 説明                   | 値       |
|------------------------|----------------------|---------|
| WAIT_FOR_STABILIZATION | 発振安定待ち               | 10000ul |
| PLL_400M_0_PATH_NO     | PLL_400M_0 用の PLL 番号 | 1ul     |
| PLL_400M_1_PATH_NO     | PLL_400M_1 用の PLL 番号 | 2ul     |
| PLL_200M_0_PATH_NO     | PLL_200M_0 用の PLL 番号 | 3ul     |
| PLL_200M_1_PATH_NO     | PLL_200M_1 用の PLL 番号 | 4ul     |

#### WCO 設定関数一覧 表 4

| 機能                                        | 説明           | 値                                   |
|-------------------------------------------|--------------|-------------------------------------|
| Cy_WDT_Disable()                          | ウォッチドッグタイマ無効 | -                                   |
| Cy_SysClk_FllDisable Sequence(Wait Cycle) | FLL を無効にします  | Wait cycle = WAIT_FOR_STABILIZATION |
| Cy_SysClk_Pl1400M Disable(PLL Number)     | PLL400M_0 無効 | PLL number = PLL_400M_0_PATH_NO     |
|                                           | PLL400M_1 無効 | PLL number = PLL_400M_1_PATH_NO     |

#### (続く)



### 3 クロックリソースの設定

### 表 4 (続き) WCO 設定関数一覧

| 機能                                  | 説明                  | 値                                      |
|-------------------------------------|---------------------|----------------------------------------|
| Cy_SysClk_PllDisable (PLL Number)   | PLL200M_0 無効        | PLL number = PLL_200M_0_PATH_NO        |
|                                     | PLL200M_1 無効        | PLL number = PLL_200M_1_PATH_NO        |
| AllClockConfigurationw()            | クロック設定              | -                                      |
| Cy_SysClk_WcoEnable (Timeout value) | WCO の有効化とタイムアウト値の設定 | Timeout value = WAIT_FOR_STABILIZATION |
| Cy_SysLib_DelayUs(Wait Time)        | 指定されたマイクロ秒数による遅延    | Wait time = 1u (1us)                   |

## 3.2.3 サンプルコード

サンプルコードを Code Listing 11 ~ Code Listing 13 に示します。



#### 3 クロックリソースの設定

#### Code Listing 11 WCO の一般的な設定

```
/** Wait time definition **/
#define WAIT_FOR_STABILIZATION (10000ul) /* Define TIMEOUT variable. */
#define PLL_400M_0_PATH_NO (1ul) /* Define PLL number. */
#define PLL_400M_1_PATH_NO (2ul) /* Define PLL number. */
#define PLL 200M 0 PATH NO (3ul) /* Define PLL number. */
#define PLL_200M_1_PATH_NO (4ul) /* Define PLL number. */
static void AllClockConfiguration(void);
int main(void)
    /* disable watchdog timer */
   Cy_WDT_Disable(); /* Watchdog Timer disable. */
   /* Disable Fll */
   CY_ASSERT(Cy_SysClk_FllDisableSequence(WAIT FOR STABILIZATION) == CY_SYSCLK_SUCCESS); /*
Disable FLL */
    /* Disable Pll */
   CY_ASSERT(Cy_SysClk_Pll400MDisable(PLL_400M_0_PATH_NO) == CY_SYSCLK_SUCCESS); /* Disable
   CY_ASSERT(Cy_SysClk_Pll400MDisable(PLL_400M_1_PATH_NO) == CY_SYSCLK_SUCCESS); /* Disable
PLL. */
   CY_ASSERT(Cy_SysClk_PllDisable(PLL_200M_0_PATH_NO) == CY_SYSCLK_SUCCESS); /* Disable PLL. */
   CY_ASSERT(Cy_SysClk_PllDisable(PLL_200M_1_PATH_NO) == CY_SYSCLK_SUCCESS); /* Disable PLL. */
    /* Enable interrupt */
   __enable_irq();
   /* Set Clock Configuring registers */
   AllClockConfiguration(); /* WCO setting. See Code Listing 12. */
   /* Please check clock output using oscilloscope after CPU reached here. */
   for(;;);
}
```



#### 3 クロックリソースの設定

#### Code Listing 12 AllClockConfiguration () 関数

```
static void AllClockConfiguration(void)
{
:
    /***** WCO setting ******/
    {
        cy_en_sysclk_status_t wcoStatus;
        wcoStatus = Cy_SysClk_WcoEnable(WAIT_FOR_STABILIZATION*10ul); /* WCO Enable See Code
Listing 13. */
        CY_ASSERT(wcoStatus == CY_SYSCLK_SUCCESS);
    }
    return;
}
```

#### Code Listing 13 Cy\_Sysclk\_WcoEnable() 関数

```
_STATIC_INLINE    cy_en_sysclk_status_t    <mark>Cy_SysClk_WcoEnable</mark>(uint32_t timeoutus)
    cy_en_sysclk_status_t rtnval = CY_SYSCLK_TIMEOUT;
BACKUP->unCTL.stcField.u1WCO_EN = 1ul; /* (1) Write "1" to the WCO_EN bit and make WCO
available. */
    /* now do the timeout wait for STATUS, bit WCO_OK */
    for (; (Cy_SysClk_WcoOkay() == false) && (timeoutus != Oul); timeoutus--) /* (2) Check the
state of WCO_OK and the state of TIMEOUT. */ /* (3) Subtract TIMEOUT value. */
    {
        Cy_SysLib_DelayUs(1u); /* Wait for 1 us. */
    }
    if (timeoutus != Oul) /* (4) Check whether the processing exited the loop at TIMEOUT.
valueCheck whether the processing */
    {
        rtnval = CY SYSCLK SUCCESS;
    return (rtnval);
}
```

### 3.3 IMO の設定

IMO はすべての機能が正しく動作するように初期設定で有効になっています。IMO は DeepSleep, Hibernate および XRES のモードで自動的に無効になります。したがって、IMO を明示的に設定する必要はありません。

## 3.4 ILO0/ILO1 の設定

ILO0 は初期設定で有効です。



### 3 クロックリソースの設定

ILOO はウォッチドッグタイマ (WDT) の動作クロックとして使用されることに注意してください。したがって、ILOO を無効にする場合は WDT を無効にする必要があります。ILOO を無効するためには、WDT\_CTL レジスタのWDT\_LOCK ビットに'0b01'を書き込み、それから CLK\_ILOO\_CONFIG レジスタの ENABLE ビットに'0b00'を書き込んでください。

ILO1 は初期設定で無効です。ILO1 を有効にするためには、CLK\_ILO1\_CONFIG レジスタの ENABLE ビットに'1'を書き込んでください。



#### 4 FLLとPLLの設定

## 4 FLL と PLL の設定

ここではクロックシステムの FLL と PLL の設定について示します。

### 4.1 設定する FLL

### 4.1.1 操作概要

FLL を使用する前に FLL を設定する必要があります。FLL は電流制御発振器 (CCO) を搭載しており、CCO の出力周波数を CCO の調整によって制御しています。FLL の設定手順を図 11 に示します。



図 11 FLL の設定手順

FLL および FLL 設定レジスタの詳細については、architecture TRM と registers TRM を参照してください。



### 4 FLLとPLLの設定

## 4.1.2 ユースケース

- 入力クロック周波数 16 MHz
- 出力クロック周波数: 100 MHz

## 4.1.3 コンフィギュレーション

FLL の設定における SDL の設定部のパラメータを表 5 に、関数を表 6 に示します。

### 表 5 FLL 設定パラメーター覧

| パラメータ                        | 説明                                                   | 値                     |
|------------------------------|------------------------------------------------------|-----------------------|
| WAIT_FOR_STABILIZATION       | 発振安定待ち                                               | 10000ul               |
| FLL_PATH_NO                  | FLL番号                                                | 0u                    |
| FLL_TARGET_FREQ              | FLL ターゲット周波数                                         | 100000000ul (100 MHz) |
| CLK_FREQ_ECO                 | ソースクロック周波数                                           | 16000000ul (16 MHz)   |
| PATH_SOURCE_CLOCK_FREQ       | ソースクロック周波数                                           | CLK_FREQ_ECO          |
| CY_SYSCLK_FLLPLL_OUTPUT_AUTO | FLL 出力モード                                            | Oul                   |
|                              | CY_SYSCLK_FLLPLL_OUTPUT_AUTO:                        |                       |
|                              | ロックインジケータを自動使用。                                      |                       |
|                              | CY_SYSCLK_FLLPLL_OUTPUT_LOCKED_OR _NOTHING:          |                       |
|                              | AUTO と同様にロック解除でクロックがゲートオフされることを除外。                   |                       |
|                              | CY_SYSCLK_FLLPLL_OUTPUT_INPUT:                       |                       |
|                              | FLL リファレンス入力を選択 (バイパスモード)                            |                       |
|                              | CY_SYSCLK_FLLPLL_OUTPUT_OUTPUT:                      |                       |
|                              | FLL 出力を選択。ロックインジケータを無視。                              |                       |
|                              | 詳細については、registers TRM の<br>SRSS_CLK_FLL_CONFIG3 を参照。 |                       |

### 表 6 FLL 設定関数一覧

| 機能                                                                 | 説明                                                             | 値                                                                                                                      |
|--------------------------------------------------------------------|----------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------|
| AllClockConfiguration()                                            | クロック設定                                                         | -                                                                                                                      |
| Cy_SysClk_FllConfigure Standard (inputFreq,outputFreq,out putMode) | inputFreq: 入力周波数<br>outputFreq: 出力周波数<br>outputMode: FLL 出力モード | <pre>inputFreq = PATH_SOURCE_CLOCK_FREQ, outputFreq = FLL_TARGET_FREQ, outputMode = CY_SYSCLK_FLLPLL_OUTPUT_AUTO</pre> |
| Cy_SysClk_FllEnable (Timeout value)                                | FLL の有効化とタイムアウト値の設定                                            | Timeout value = WAIT_FOR_STABILIZATION                                                                                 |
| Cy_SysLib_DelayUs(Wait Time)                                       | 指定されたマイクロ秒数による遅延                                               | Wait time = 1u (1us)                                                                                                   |



#### 4 FLLとPLLの設定

### 4.1.4 サンプルコード

サンプルコードを Code Listing 14 ~ Code Listing 18 に示します。

#### Code Listing 14 FLL の一般的な設定

```
/** Wait time definition **/
#define WAIT_FOR_STABILIZATION (10000ul) /* Define TIMEOUT Variable. */
#define FLL_TARGET_FREQ (100000000ul) /* Define FLL Target Frequency. */
                        (16000000ul) /* Define FLL Input Frequency. */
#define CLK FREQ ECO
#define PATH_SOURCE_CLOCK_FREQ_CLK_FREQ_ECO
#define FLL PATH NO (Oul) /* Define FLL number. */
int main(void)
{
    /* Enable interrupt */
   __enable_irq();
   /* Set Clock Configuring registers */
   AllClockConfiguration(); /* FLL setting. See Code Listing 15. */
   /* Please check clock output using oscilloscope after CPU reached here. */
   for(;;);
}
```

#### Code Listing 15 AllClockConfiguration() 関数

```
static void AllClockConfiguration(void)
{
:
    /***** FLL(PATH0) source setting ******/
    {
:
    fllStatus = Cy_SysClk_FllConfigureStandard(PATH_SOURCE_CLOCK_FREQ, FLL_TARGET_FREQ,
    CY_SYSCLK_FLLPLL_OUTPUT_AUTO); /* FLL Configuration. See Code Listing 16. */
        CY_ASSERT(fllStatus == CY_SYSCLK_SUCCESS);

    fllStatus = Cy_SysClk_FllEnable(WAIT_FOR_STABILIZATION); /* FLL Enable. See Code
Listing 18. */
        CY_ASSERT((fllStatus == CY_SYSCLK_SUCCESS) || (fllStatus == CY_SYSCLK_TIMEOUT));
:
    }
    return;
}
```



#### 4 FLLとPLLの設定

#### Code Listing 16 Cy\_SysClk\_FllConfigureStandard() 関数

```
cy en sysclk status t Cy_SysClk_FllConfigureStandard(uint32 t inputFreq, uint32 t outputFreq,
cy_en_fll_pll_output_mode_t outputMode)
{
    /* check for errors */
    if (SRSS->unCLK_FLL_CONFIG.stcField.u1FLL_ENABLE != Oul) /* 1 = enabled */ /* (1) Check if
FLL is already enabled. */
        return(CY_SYSCLK_INVALID_STATE);
    else if ((outputFreq < CY_SYSCLK_MIN_FLL_OUTPUT_FREQ) | (CY_SYSCLK_MAX_FLL_OUTPUT_FREQ </pre>
outputFreq)) /* invalid output frequency */ /* Check the FLL output range. */
        return(CY_SYSCLK_INVALID_STATE);
    }
    else if (((float32_t)outputFreq / (float32_t)inputFreq) < 2.2f) /* check output/input</pre>
frequency ratio */ /* Check if FLL frequency ratio. */
    {
        return(CY SYSCLK INVALID STATE);
    }
    /* no error */
    /* If output mode is bypass (input routed directly to output), then done.
       The output frequency equals the input frequency regardless of the frequency parameters.
*/
    if (outputMode == CY_SYSCLK_FLLPLL_OUTPUT_INPUT)
    {
        /* bypass mode */
        /* update CLK_FLL_CONFIG3 register with divide by 2 parameter */
        SRSS->unCLK_FLL_CONFIG3.stcField.u2BYPASS_SEL = (uint32_t)outputMode;
        return(CY_SYSCLK_SUCCESS);
    }
    cy_stc_fll_manual_config_t config = { Oul };
    config.outputMode = outputMode;
    /* 1. Output division is not required for standard accuracy. */ /* FLL parameter
calculation. */
    config.enableOutputDiv = false;
    /* 2. Compute the target CCO frequency from the target output frequency and output
division. */
    uint32_t ccoFreq;
    ccoFreq = outputFreq * ((uint32 t)(config.enableOutputDiv) + 1ul);
    /* 3. Compute the CCO range value from the CCO frequency */
    if(ccoFreq >= CY_SYSCLK_FLL_CCO_BOUNDARY4_FREQ)
        config.ccoRange = CY SYSCLK FLL CCO RANGE4;
```



#### 4 FLLとPLLの設定

```
else if(ccoFreq >= CY_SYSCLK_FLL_CCO_BOUNDARY3_FREQ)
    {
        config.ccoRange = CY_SYSCLK_FLL_CCO_RANGE3;
    }
    else if(ccoFreq >= CY_SYSCLK_FLL_CCO_BOUNDARY2_FREQ)
        config.ccoRange = CY_SYSCLK_FLL_CCO_RANGE2;
    else if(ccoFreq >= CY_SYSCLK_FLL_CCO_BOUNDARY1_FREQ)
        config.ccoRange = CY_SYSCLK_FLL_CCO_RANGE1;
    }
    else
        config.ccoRange = CY_SYSCLK_FLL_CCO_RANGE0;
    }
    /* 4. Compute the FLL reference divider value. */
    config.refDiv = CY_SYSCLK_DIV_ROUNDUP(inputFreq * 250ul, outputFreq);
    /* 5. Compute the FLL multiplier value.
          Formula is fllMult = (ccoFreq * refDiv) / fref */
    config.fllMult = CY_SYSCLK_DIV_ROUND((uint64_t)ccoFreq * (uint64_t)config.refDiv,
(uint64_t)inputFreq);
    /* 6. Compute the lock tolerance.
          Recommendation: ROUNDUP((refDiv / fref ) * ccoFreq * 3 * CCO_Trim_Step) + 2 */
    config.updateTolerance = CY_SYSCLK_DIV_ROUNDUP(config.fllMult, 100ul /* Reciprocal number
of Ratio */ );
    config.lockTolerance = config.updateTolerance + 20ul /*Threshould*/;
    // TODO: Need to check the recommend formula to calculate the value.
    /* 7. Compute the CCO igain and pgain. */
    /* intermediate parameters */
    float32_t kcco = trimSteps_RefArray[config.ccoRange] *
fMargin_MHz_RefArray[config.ccoRange];
    float32_t ki_p = (0.85f * (float32_t)inputFreq) / (kcco * (float32_t)(config.refDiv)) /
1000.0f;
     /* find the largest IGAIN value that is less than or equal to ki_p */
    for(config.igain = CY_SYSCLK_N_ELMTS(fll_gains_RefArray) - 1ul;config.igain > 0ul;
config.igain--)
    {
        if(fll_gains_RefArray[config.igain] < ki_p)</pre>
            break;
        }
    }
    /* then find the largest PGAIN value that is less than or equal to ki_p - gains[igain] */
    for(config.pgain = CY_SYSCLK_N_ELMTS(fll_gains_RefArray) - 1ul; config.pgain > 0ul;
config.pgain--)
    {
        if(fll_gains_RefArray[config.pgain] < (ki_p - fll_gains_RefArray[config.igain]))</pre>
```



### 4 FLLとPLLの設定



#### 4 FLLとPLLの設定

### Code Listing 17 Cy\_SysClk\_FllManualConfigure() 関数

```
cy en sysclk status t Cy_SysClk_F11ManualConfigure(const cy stc fll manual config t *config)
    cy_en_sysclk_status_t returnStatus = CY_SYSCLK_SUCCESS;
    /* check for errors */
   if (SRSS->unCLK_FLL_CONFIG.stcField.u1FLL_ENABLE != Oul) /* 1 = enabled */ /* (1) Check if
FLL is already enabled.*/
       returnStatus = CY_SYSCLK_INVALID_STATE;
   }
   else
    { /* return status is OK */
    }
    /* no error */
    if (returnStatus == CY_SYSCLK_SUCCESS) /* no errors */ /* (2) FLL Configuration */
       /* update CLK_FLL_CONFIG register with 2 parameters; FLL_ENABLE is already 0 */
       un_CLK_FLL_CONFIG_t tempConfg;
                                         = SRSS->unCLK_FLL_CONFIG.u32Register; /* Set
       tempConfg.u32Register
CLK_FLL_CONFIG register. */
       tempConfg.stcField.u18FLL_MULT = config->fllMult; /* Set CLK_FLL_CONFIG register.
       tempConfg.stcField.u1FLL_OUTPUT_DIV = (uint32_t)(config->enableOutputDiv); /* Set
CLK_FLL_CONFIG register. */
       SRSS->unCLK_FLL_CONFIG.u32Register = tempConfg.u32Register;
       /* update CLK FLL CONFIG2 register with 2 parameters */
       un_CLK_FLL_CONFIG2_t tempConfg2;
       tempConfg2.u32Register
                                          = SRSS->unCLK_FLL_CONFIG2.u32Register; /* Set
CLK_FLL_CONFIG2 register. */
       tempConfg2.stcField.u13FLL_REF_DIV = config->refDiv; /* Set CLK_FLL_CONFIG2 register.
       tempConfg2.stcField.u8LOCK_TOL = config->lockTolerance; /* Set CLK_FLL_CONFIG2
register. */
       tempConfg2.stcField.u8UPDATE_TOL = config->updateTolerance; /* Set CLK_FLL_CONFIG2
register. */
       SRSS->unCLK_FLL_CONFIG2.u32Register = tempConfg2.u32Register;
       /* update CLK_FLL_CONFIG3 register with 4 parameters */
       un_CLK_FLL_CONFIG3_t tempConfg3;
       tempConfg3.u32Register
                                             = SRSS->unCLK_FLL_CONFIG3.u32Register; /* Set
CLK_FLL_CONFIG3 register. */
       tempConfg3.stcField.u4FLL_LF_IGAIN
                                             = config->igain; /* Set CLK_FLL_CONFIG3 register.
*/
       tempConfg3.stcField.u4FLL_LF_PGAIN
                                             = config->pgain; /* Set CLK_FLL_CONFIG3 register.
       tempConfg3.stcField.u13SETTLING_COUNT = config->settlingCount; /* Set CLK_FLL_CONFIG3
register. */
       tempConfg3.stcField.u2BYPASS_SEL = (uint32_t)(config->outputMode); /* Set
CLK_FLL_CONFIG3 register. */
```



#### 4 FLLとPLLの設定

```
SRSS->unCLK_FLL_CONFIG3.u32Register = tempConfg3.u32Register;
       /* update CLK_FLL_CONFIG4 register with 1 parameter; preserve other bits */
       un_CLK_FLL_CONFIG4_t tempConfg4;
       tempConfg4.u32Register
                                              = SRSS->unCLK_FLL_CONFIG4.u32Register; /* Set
CLK_FLL_CONFIG4 register. */
       tempConfg4.stcField.u3CCO_RANGE = (uint32_t)(config->ccoRange); /* Set
CLK_FLL_CONFIG4 register. */
       tempConfg4.stcField.u9CCO_FREQ = (uint32_t)(config->cco_Freq); /* Set
CLK_FLL_CONFIG4 register. */
       tempConfg4.stcField.u1CCO_HW_UPDATE_DIS = (uint32_t)(config->ccoHwUpdateDisable); /*
Set CLK_FLL_CONFIG4 register. */
       SRSS->unCLK_FLL_CONFIG4.u32Register = tempConfg4.u32Register; /* Set
CLK_FLL_CONFIG4 register. */
   } /* if no error */
   return (returnStatus);
}
```



#### 4 FLL と PLL の設定

#### Code Listing 18 Cy\_SysClk\_FllEnable() 関数

```
cy en sysclk status t Cy_SysClk_FllEnable(uint32 t timeoutus)
    /* first set the CCO enable bit */
   SRSS->unCLK FLL CONFIG4.stcField.u1CCO ENABLE = 1ul; /* (3) Enable CCO. */
    /* Wait until CCO is ready */
   while(SRSS->unCLK FLL STATUS.stcField.u1CCO READY == Oul) /* (4) Wait until CCO is
available. */
    {
        if(timeoutus == 0ul) /* (5) Check Timeout. */
            /* If cco ready doesn't occur, FLL is stopped. */
            Cy_SysClk_FllDisable(); /* FLL Disabled if timeout occur. */
            return(CY_SYSCLK_TIMEOUT);
        Cy_SysLib_DelayUs(1u); /* Wait for 1 us. */
        timeoutus--;
    /* Set the FLL bypass mode to 2 */
   SRSS->unCLK_FLL_CONFIG3.stcField.u2BYPASS_SEL = (uint32_t)CY_SYSCLK_FLLPLL_OUTPUT_INPUT;
    /* Set the FLL enable bit, if CCO is ready */
   SRSS->unCLK FLL CONFIG.stcField.u1FLL ENABLE = 1ul; /* (6) Enable FLL */
    /* now do the timeout wait for FLL_STATUS, bit LOCKED */
   while(SRSS->unCLK_FLL_STATUS.stcField.u1LOCKED == 0ul) /* (7) Wait until FLL is locked. */
        if(timeoutus == @ul) /* (8) Check Timeout. */
            /* If lock doesn't occur, FLL is stopped. */
            Cy_SysClk_FllDisable(); /* FLL Disabled if timeout occurs. */
            return(CY SYSCLK TIMEOUT);
        Cy_SysLib_DelayUs(1u); /* Wait for 1 us. */
        timeoutus--;
    /* Lock occurred; we need to clear the unlock occurred bit.
       Do so by writing a 1 to it. */
   SRSS->unCLK_FLL_STATUS.stcField.u1UNLOCK_OCCURRED = 1ul;
    /* Set the FLL bypass mode to 3 */
   SRSS->unCLK_FLL_CONFIG3.stcField.u2BYPASS_SEL = (uint32_t)CY_SYSCLK_FLLPLL_OUTPUT_OUTPUT;
   return(CY SYSCLK SUCCESS);
}
```



#### 4 FLLとPLLの設定

# 4.2 PLL の設定

# 4.2.1 操作概要

PLL は使用する前に PLL を設定する必要があります。PLL400 と PLL200 を設定する手順を図 12 に示します。 PLL400 と PLL200 の詳細については architecture TRM と registers TRM を参照してください。



図 12 PLL の設定手順



#### 4 FLLとPLLの設定

#### 4.2.2 ユースケース

- 入力クロック周波数 16.000 MHz
- 出力クロック周波数:

340.000 MHz (PLL400 #0)

196.608 MHz (PLL400 #1)

160.000 MHz (PLL200 #0)

80.000 MHz (PLL200 #1)

分数分周器:

無効 (PLL400 #0)

有効 (PLL400 #1)

SSCG:

有効 (PLL400 #0)

無効 (PLL400 #1)

SSCG dithering:

有効 (PLL400 #0)

無効 (PLL400 #1)

SSCG 変調度: -2.0% (PLL400)

SSCG 変調速度: 512 分周 (PLL400)

LF モード: 200 MHz ~ 400 MHz (PLL200)

#### コンフィギュレーション 4.2.3

表 7 と表 9 に、PLL (400/200) の設定における SDL 設定部の各パラメータを、表 8 と表 10 に、PLL (400/200) の 設定における SDL 設定部の各パラメータを示します。

#### PLL 400 設定パラメータ一覧 表 7

| パラメータ                  | 説明                 | 値                         |
|------------------------|--------------------|---------------------------|
| PLL400_0_TARGET_FREQ   | PLL400 #0 ターゲット周波数 | 340 MHz (34000000ul)      |
| PLL400_1_TARGET_FREQ   | PLL400 #1 ターゲット周波数 | 196.608 MHz (196608000ul) |
| WAIT_FOR_STABILIZATION | 発振安定待ち             | 10000ul                   |
| PLL400_0_PATH_NO       | PLL400 #0 番号       | 1u                        |
| PLL400_1_PATH_NO       | PLL400 #1 番号       | 2u                        |
| CLK_FREQ_ECO           | ECO クロック周波数        | 16000000ul (16 MHz)       |
| PATH_SOURCE_CLOCK_FREQ | PATH ソースクロック周波数    | CLK_FREQ_ECO              |

#### (続く)



# 4 FLL と PLL の設定

# 表 7 (続き) PLL 400 設定パラメータ一覧

| パラメータ                         | 説明                                                  | 値                                  |
|-------------------------------|-----------------------------------------------------|------------------------------------|
| CY_SYSCLK_FLLPLL_OUTPUT       | FLL 出力モード                                           | Oul                                |
| _AUTO                         | CY_SYSCLK_FLLPLL_OUTPUT_AUTO:                       |                                    |
|                               | ロックインジケータを自動使用。                                     |                                    |
|                               | CY_SYSCLK_FLLPLL_OUTPUT_LOCKED_OR _NOTHING:         |                                    |
|                               | AUTO と同様にロック解除でクロックがゲートオフされることを除外。                  |                                    |
|                               | CY_SYSCLK_FLLPLL_OUTPUT_INPUT:                      |                                    |
|                               | FLL リファレンス入力を選択 (バイパスモード)                           |                                    |
|                               | CY_SYSCLK_FLLPLL_OUTPUT_OUTPUT:                     |                                    |
|                               | FLL 出力を選択。ロックインジケータを無視。                             |                                    |
|                               | 詳細については、registers TRM の<br>SRSS_CLK_FLL_CONFIG3を参照。 |                                    |
| pllConfig.inputFreq           | 入力 PLL 周波数                                          | PATH_SOURCE_CLOCK_FREQ             |
| pllConfig.outputFreq          | 出力 PLL 周波数 (PLL400 #0)                              | PLL400_0_TARGET_FREQ               |
|                               | 出力 PLL 周波数 (PLL400 #1)                              | PLL400_1_TARGET_FREQ               |
| pllConfig.outputMode          | 出力モード                                               | CY_SYSCLK_FLLPLL_OUTPUT_A          |
|                               | 0: CY_SYSCLK_FLLPLL_OUTPUT_AUTO                     | UTO                                |
|                               | 1: CY_SYSCLK_FLLPLL_OUTPUT_LOCKED_OR NOTHING        |                                    |
|                               | 2: CY_SYSCLK_FLLPLL_OUTPUT_INPUT                    |                                    |
|                               | 3: CY_SYSCLK_FLLPLL_OUTPUT_OUTPUT                   |                                    |
| pllConfig.fracEn              | 分数分周器有効 (PLL400 #0)                                 | false                              |
|                               | 分数分周器有効 (PLL400 #1)                                 | true                               |
| pllConfig.fracDitherEn        | ディザリング操作有効 (PLL400 #0)                              | false                              |
|                               | ディザリング操作有効 (PLL400 #1)                              | true                               |
| pllConfig.sscgEn              | SSCG 有効 (PLL400 #0)                                 | true                               |
|                               | SSCG 有効 (PLL400 #1)                                 | false                              |
| pllConfig.sscgDitherEn        | SSCG ディザリング操作有効 (PLL400 #0)                         | true                               |
|                               | SSCG ディザリング操作有効 (PLL400 #1)                         | false                              |
| pllConfig.sscgDepth           | SSCG 変調度設定                                          | CY_SYSCLK_SSCG_DEPTH_MINU<br>S_2_0 |
| pllConfig.sscgRate            | SSCG 変調速度設定                                         | CY_SYSCLK_SSCG_RATE_DIV_51<br>2    |
| manualConfig.feedbackDiv (続く) | フィードバック分周器用制御ビット。                                   | p (計算値)                            |



# 4 FLL と PLL の設定

# 表 7 (続き) PLL 400 設定パラメータ一覧

| パラメータ                     | 説明                                 | 値                        |
|---------------------------|------------------------------------|--------------------------|
| manualConfig.referenceDiv | 基準分周器用制御ビット。                       | q (計算値)                  |
| manualConfig.outputDiv    | 出力分周器用制御ビット。<br>0:不正 (未定義の動作)      | out (計算値)                |
|                           | 1:不正 (未定義の動作)                      |                          |
|                           | 2:2 分周。HFCLK ソースとして直接使用する<br>のに適合。 |                          |
|                           |                                    |                          |
|                           | 16:16 分周。HFCLK ソースとして直接使用するのに適合。   |                          |
|                           | >16:不正 (未定義の動作)                    |                          |
| manualConfig.lfMode       | VCO 周波数レンジ選択。                      | config->lfMode (計算値)     |
|                           | 0: VCO 周波数 [200 MHz, 400 MHz]      |                          |
|                           | 1: VCO 周波数 [170 MHz, 200 MHz]      |                          |
| manualConfig.outputMode   | PLL 出力直後に配置されたマルチプレクサ<br>をバイパスする。  | config->outputMode (計算值) |
|                           | 0: AUTO                            |                          |
|                           | 1: LOCKED_OR_NOTHING               |                          |
|                           | 2: PLL_REF                         |                          |
|                           | 3: PLL_OUT                         |                          |

### 表 8 PLL 400 設定関数一覧

| 関数                                                                      | 説明                             | 値                                                                     |
|-------------------------------------------------------------------------|--------------------------------|-----------------------------------------------------------------------|
| AllClockConfiguration()                                                 | クロック設定                         | -                                                                     |
| Cy_SysClk_P11400M Cy_SysClk_Pll400M Configure(PLL Number,PLL Configure) | PLL 番号と PLL の設定 (PLL400 #0)    | PLL number = PLL400_0_PATH_NO, PLL configure = g_pll400_0_Config      |
|                                                                         | PLL 番号と PLL の設定 (PLL400 #1)    | PLL number = PLL400_1_PATH_NO, PLL configure = g_pll400_1_Config      |
| Cy_SysClk_Pll400M Cy_SysClk_PllEnable(PLL Number, Timeout value)        | PLL 番号と PLL モニタの設定 (PLL400 #0) | PLL number = PLL400_0_PATH_NO, Timeout value = WAIT_FOR_STABILIZATION |
|                                                                         | PLL 番号と PLL モニタの設定 (PLL400 #1) | PLL number = PLL400_1_PATH_NO, Timeout value = WAIT_FOR_STABILIZATION |
| Cy_SysLib_DelayUs(Wait Time)                                            | 指定されたマイクロ秒数による遅延               | Wait time = 1u (1us)                                                  |

(続く)



### 4 FLLとPLLの設定

# 表 8 (続き) PLL 400 設定関数一覧

| 関数                                             | 説明                                       | 値                                                                  |
|------------------------------------------------|------------------------------------------|--------------------------------------------------------------------|
|                                                | PLL 番号と PLL の手動設定 (PLL400 #0)            | PLL number = PLL400_0_PATH_NO,                                     |
| Cy_SysClk_PllManual Cy_SysClk_PllManual        |                                          | PLL manual configure = manualConfig                                |
| Configure(PLL Number,<br>PLL Manual Configure) | PLL 番号と PLL の手動設定 (PLL400 #1)            | PLL number = PLL400_1_PATH_NO, PLL manual configure = manualConfig |
| Cy_SysClk_GetPl1400MNo                         | 入力 PATH 番号に従い PLL 番号をリターン                | Clkpath = 1u                                                       |
| (Clkpath, PllNo)                               | (PLL400 #0)                              | PllNo = 0u                                                         |
|                                                | 入力 PATH 番号に従い PLL 番号をリターン<br>(PLL400 #1) | Clkpath = 2u                                                       |
|                                                |                                          | PllNo = 1u                                                         |
| Cy_SysClk_PllCaluc<br>Dividers()               | PLL 入力/出力周波数に従い適切な分周器<br>設定を計算           |                                                                    |
| Cy_SysClk_P11400M Cy_SysClk_Pll400M            | PLL 番号と PLL モニタの設定 (PLL400 #0)           | PLL number = PLL400_0_PATH_NO,                                     |
| Enable(PLL Number,Timeout value)               |                                          | Timeout value = WAIT_FOR_STABILIZATION                             |
|                                                | PLL 番号と PLL モニタの設定 (PLL400 #1)           | PLL number = PLL400_1_PATH_NO,                                     |
|                                                |                                          | Timeout value = WAIT_FOR_STABILIZATION                             |

# 表 9 PLL 200 設定パラメータ一覧

| パラメータ                  | 説明                            | 値                      |
|------------------------|-------------------------------|------------------------|
| PLL200_0_TARGET_FREQ   | PLL200 #0 ターゲット周波数            | 160 MHz (16000000ul)   |
| PLL200_1_TARGET_FREQ   | PLL200 #1 ターゲット 周波数           | 80 MHz (8000000ul)     |
| WAIT_FOR_STABILIZATION | 発振安定待ち                        | 10000ul                |
| PLL200_0_PATH_NO       | PLL200 #0 番号                  | 3u                     |
| PLL200_1_PATH_NO       | PLL200 #1 番号                  | 4u                     |
| PATH_SOURCE_CLOCK_FREQ | PATH ソースクロック周波数               | 16000000ul (16 MHz)    |
| pllConfig.inputFreq    | PLL 入力周波数                     | PATH_SOURCE_CLOCK_FREQ |
| pllConfig.outputFreq   | PLL 出力周波数 (PLL200 #0)         | PLL200_0_TARGET_FREQ   |
|                        | PLL 出力周波数 (PLL200 #1)         | PLL200_1_TARGET_FREQ   |
| pllConfig.lfMode       | PLL LF モード                    | 0u (VCO 周波数:320 MHz)   |
|                        | 0: VCO 周波数 [200 MHz, 400 MHz] |                        |
|                        | 1: VCO 周波数 [170 MHz, 200 MHz] |                        |

(続く)

Application note



# 4 FLL と PLL の設定

# 表 9 (続き) PLL 200 設定パラメータ一覧

| パラメータ                     | 説明                                            | 値                        |
|---------------------------|-----------------------------------------------|--------------------------|
| pllConfig.outputMode      | 出力モード                                         | CY_SYSCLK_FLLPLL_OUTPUT  |
|                           | 0: CY_SYSCLK_FLLPLL_OUTPUT_AUTO               | _AUTO                    |
|                           | 1:                                            |                          |
|                           | CY_SYSCLK_FLLPLL_OUTPUT_LOCKED_OR_N<br>OTHING |                          |
|                           | 2: CY_SYSCLK_FLLPLL_OUTPUT_INPUT              |                          |
|                           | 3: CY_SYSCLK_FLLPLL_OUTPUT_OUTPUT             |                          |
| manualConfig.feedbackDiv  | フィードバック分周器用制御ビット。                             | p (計算値)                  |
| manualConfig.referenceDiv | 基準分周器用制御ビット。                                  | q (計算値)                  |
| manualConfig.outputDiv    | 出力分周器用制御ビット。                                  | out (計算値)                |
|                           | 0:不正 (未定義の動作)                                 |                          |
|                           | 1:不正 (未定義の動作)                                 |                          |
|                           | 2:2 分周。HFCLK ソースとして直接使用するのに適合。                |                          |
|                           |                                               |                          |
|                           | 16:16 分周。HFCLK ソースとして直接使用するのに適合。              |                          |
|                           | >16:不正 (未定義の動作)                               |                          |
| manualConfig.lfMode       | VCO 周波数レンジ選択。                                 | config->lfMode (計算值)     |
|                           | 0: VCO 周波数 [200 MHz, 400 MHz]                 |                          |
|                           | 1: VCO 周波数 [170 MHz, 200 MHz]                 |                          |
| manualConfig.outputMode   | PLL 出力直後に配置されたマルチプレクサを<br>バイパスする。             | config->outputMode (計算值) |
|                           | 0: AUTO                                       |                          |
|                           | 1: LOCKED_OR_NOTHING                          |                          |
|                           | 2: PLL_REF                                    |                          |
|                           | 3: PLL_OUT                                    |                          |
| manualConfig.fracDiv      | 分数分周器の値                                       | config->fracDiv (計算值)    |
|                           | · · · · · · · · · · · · · · · · · · ·         |                          |

### 表 10 PLL 200 設定関数一覧

| 関数                           | 説明                      | 値                                 |  |
|------------------------------|-------------------------|-----------------------------------|--|
| AllClockConfiguration()      | クロック設定                  | -                                 |  |
| Cy_SysClk_PllConfigure (PLL  | PLL 番号と PLL の設定 (PLL200 | PLL number = PLL200_0_PATH_NO,    |  |
| Number,PLL Configure)        | #0)                     | PLL configure = g_pll200_0_Config |  |
|                              | PLL 番号と PLL の設定 (PLL200 | PLL number = PLL200_1_PATH_NO,    |  |
|                              | #1)                     | PLL configure = g_pll200_1_Config |  |
| Cy_SysLib_DelayUs(Wait Time) | 指定されたマイクロ秒数による遅<br>延    | Wait time = 1u (1us)              |  |



### 4 FLLとPLLの設定

#### (続き) PLL 200 設定関数一覧 表 10

| <br>関数                                           | 説明                   | 値                                                                 |
|--------------------------------------------------|----------------------|-------------------------------------------------------------------|
| Cy_SysClk_PllManual                              | PLL 番号と PLL の手動設定    | PLL number = PLL200_0_PATH_NO,                                    |
| Cy_SysClk_PllManual                              | (PLL200 #0)          | PLL manual configure = manualConfig                               |
| Configure(PLL Number, PLL                        | PLL 番号と PLL の手動設定    | PLL number = PLL200_1_PATH_NO,                                    |
| Manual Configure)                                | (PLL200 #1)          | PLL manual configure = manualConfig                               |
| Cy_SysClk_GetPllNo                               | 入力 PATH 番号に従い PLL 番号 | Clkpath = 3u                                                      |
| (Clkpath, PllNo)                                 | をリターン (PLL200 #0)    | PllNo = 0u                                                        |
|                                                  | 入力 PATH 番号に従い PLL 番号 | Clkpath = 4u                                                      |
|                                                  | をリターン (PLL200 #1)    | PllNo = 1u                                                        |
| Cy_SysClk_PllCaluc                               | PLL 入力/出力周波数に従い適切    | InputFreq = PATH_SOURCE_CLOCK_FREQ                                |
| Dividers(InputFreq,                              | な分周器設定を計算            | PLL400_0_TARGET_FREQ (PLL 400 #0),                                |
| OutputFreq,PLLlimit,FracBitN                     |                      | PLL400_1_TARGET_FREQ (PLL 400 #1),                                |
| <pre>um,RefDiv,OutputDiv,FeedBack FracDiv)</pre> |                      | PLL200_0_TARGET_FREQ (PLL 200 #0),                                |
| ,                                                |                      | PLL200_1_TARGET_FREQ (PLL 200 #1)                                 |
|                                                  |                      | PLLlimit = g_limPll400MFrac (PLL400#1 only), g_limPll400M (Other) |
|                                                  |                      | FracBitNum = 24ul (PLL 400 #1 only), 0ul (Other)                  |
|                                                  |                      | FeedBackDiv = manualConfig.feedbackDiv                            |
|                                                  |                      | RefDiv = manualConfig.referenceDiv                                |
|                                                  |                      | OutputDiv = manualConfig.outputDiv                                |
|                                                  |                      | FeedBackFracDiv = manualConfig.fracDiv                            |
| Cy_SysClk_PllEnable(PLL                          | PLL 番号と PLL モニタの設定   | PLL number = PLL200_0_PATH_NO,                                    |
| Number, Timeout value)                           | (PLL200 #0)          | Timeout value = WAIT_FOR_STABILIZATION                            |
|                                                  | PLL 番号と PLL モニタの設定   | PLL number = PLL200_1_PATH_NO,                                    |
|                                                  | (PLL200 #1)          | Timeout value = WAIT_FOR_STABILIZATION                            |

#### サンプルコード 4.2.4

PLL400 #0 についてのサンプルコードを Code Listing 19 ~ Code Listing 25 に、PLL200 #0 についてのサンプルコ ードを Code Listing 26 ~ Code Listing 32 に示します。



#### 4 FLLとPLLの設定

#### Code Listing 19 PLL 400 #0 の一般的な設定

```
#define PLL400_0_TARGET_FREQ
                               (34000000ul) /* PLL Target frequency. */
#define PLL400_1_TARGET_FREQ
                                 (196608000ul) /* PLL Target frequency. */
/** Wait time definition **/
#define WAIT_FOR_STABILIZATION (10000ul) /* Define TIMEOUT variable. */
#define PLL_400M_0_PATH_NO (1ul) /* Define PLL number. */
#define PLL_400M_1_PATH_NO (2ul) /* Define PLL number. */
#define PLL_200M_0_PATH_NO (3ul) /* Define PLL number. */
#define PLL_200M_1_PATH_NO (4ul) /* Define PLL number. */
#define BYPASSED PATH NO
                           (5ul) /* Define PLL number. */
/*** Parameters for Clock Configuration ***/
cy_stc_pll_400M_config_t g_pll400_0_Config = /* PLL400 #0 Configuration. */
{
    .inputFreq = PATH SOURCE CLOCK FREQ,
    .outputFreq = PLL400_0_TARGET_FREQ,
    .outputMode = CY_SYSCLK_FLLPLL_OUTPUT_AUTO,
    .fracEn
             = false,
    .fracDitherEn = false,
    .sscgEn
                 = true,
    .sscgDitherEn = true,
    .sscgDepth = CY_SYSCLK_SSCG_DEPTH_MINUS_2_0,
    .sscgRate = CY_SYSCLK_SSCG_RATE_DIV_512,
};
int main(void)
{
   /* Enable interrupt */
   __enable_irq();
    /* Set Clock Configuring registers */
   AllClockConfiguration(); /* PLL400 #0 setting. See Code Listing 20. */
.
    /* Please check clock output using oscilloscope after CPU reached here. */
   for(;;);
}
```



#### 4 FLLとPLLの設定

### Code Listing 20 AllClockConfiguration() 関数



#### 4 FLL と PLL の設定

#### Code Listing 21 Cy\_SysClk\_Pll400MConfigure() 関数

```
cy_en_sysclk_status_t Cy_SysClk_Pl1400MConfigure(uint32_t clkPath, const
cy_stc_pll_400M_config_t *config)
{
    /* check for error */
    uint32_t pllNo;
    cy_en_sysclk_status_t status = Cy_SysClk_GetP11400MNo(clkPath, &p11No); /* Check if the
valid clock path and PLL400 Number. See Code Listing 23. */
    if(status != CY_SYSCLK_SUCCESS)
        return(status);
    }
    if (SRSS->CLK PLL400M[pllNo].unCONFIG.stcField.u1ENABLE != 0ul) /* 1 = enabled */ /* (1)
Check if PLL400 is already enabled. */
    {
        return (CY_SYSCLK_INVALID_STATE);
    }
    cy_stc_pll_400M_manual_config_t manualConfig = {Oul};
    const cy_stc_pll_limitation_t* pllLim;
    uint32_t fracBitNum;
    if(config->fracEn == true)
        pllLim = &g_limPl1400MFrac;
        fracBitNum = 24ul;
    }
    else
        pllLim = &g_limPll400M;
        fracBitNum = Oul;
    status = Cy_SysClk_PllCalucDividers(config->inputFreq,
                                           config->outputFreq,
                                            pllLim,
                                            fracBitNum,
                                            &manualConfig.feedbackDiv,
                                            &manualConfig.referenceDiv,
                                            &manualConfig.outputDiv,
                                            &manualConfig.fracDiv
                                            );
    if(status != CY_SYSCLK_SUCCESS)
    {
        return(status);
    }
    manualConfig.outputMode = config->outputMode;
    manualConfig.fracEn
                              = config->fracEn;
    manualConfig.fracDitherEn = config->fracDitherEn;
    manualConfig.sscgEn
                              = config->sscgEn;
    manualConfig.sscgDitherEn = config->sscgDitherEn;
```



# 4 FLL と PLL の設定

```
manualConfig.sscgDepth = config->sscgDepth;
manualConfig.sscgRate = config->sscgRate;

status = Cy_SysClk_Pl1400MManualConfigure(clkPath, &manualConfig); /* PLL400 Manual
Configure. See Code Listing 22. */
    return (status);
}
```



#### 4 FLLとPLLの設定

### Code Listing 22 Cy\_SysClk\_Pll400MManualConfigure() 関数

```
cy en sysclk status t Cy SysClk Pll400MManualConfigure(uint32 t clkPath, const
cy_stc_pll_400M_manual_config_t *config)
{
   /* check for error */
   uint32_t pllNo;
   cy_en_sysclk_status_t status = Cy_SysClk_GetPll400MNo(clkPath, &pllNo);/* Getting PLL400
PATH Number. See Code Listing 23. */
   if(status != CY_SYSCLK_SUCCESS)
       return(status);
   }
   /* valid divider bitfield values */
   if((config->outputDiv < PLL_400M_MIN_OUTPUT_DIV) | (PLL_400M_MAX_OUTPUT_DIV < config-
>outputDiv))
   {
        return(CY_SYSCLK_BAD_PARAM);
    }
   >referenceDiv))
   {
        return(CY SYSCLK BAD PARAM);
    }
   if((config->feedbackDiv < PLL_400M_MIN_FB_DIV) | (PLL_400M_MAX_FB_DIV < config-</pre>
>feedbackDiv))
   {
        return(CY_SYSCLK_BAD_PARAM);
   }
   un_CLK_PLL400M_CONFIG_t tempClkPLL400MConfigReg;
   tempClkPLL400MConfigReg.u32Register = SRSS->CLK PLL400M[pllNo].unCONFIG.u32Register;
   if (tempClkPLL400MConfigReg.stcField.u1ENABLE != Oul) /* 1 = enabled */
    {
       return(CY_SYSCLK_INVALID_STATE);
   /* no errors */
   /* If output mode is bypass (input routed directly to output), then done.
      The output frequency equals the input frequency regardless of the frequency parameters.
   if (config->outputMode != CY_SYSCLK_FLLPLL_OUTPUT_INPUT) /* (2) PLL400 Configuration */
   {
       tempClkPLL400MConfigReg.stcField.u8FEEDBACK DIV
                                                        = (uint32 t)config->feedbackDiv;
       tempClkPLL400MConfigReg.stcField.u5REFERENCE_DIV
                                                        = (uint32_t)config->referenceDiv;
       tempClkPLL400MConfigReg.stcField.u50UTPUT_DIV
                                                        = (uint32_t)config->outputDiv;
    }
   tempClkPLL400MConfigReg.stcField.u2BYPASS_SEL
                                                        = (uint32_t)config->outputMode;
   SRSS->CLK PLL400M[pllNo].unCONFIG.u32Register
tempClkPLL400MConfigReg.u32Register;
```



#### 4 FLLとPLLの設定

```
un CLK PLL400M CONFIG2 t tempClkPLL400MConfig2Reg;
    temp ClkPLL400 MC on fig 2 Reg \, . \, u32 Register
                                                       = SRSS-
>CLK_PLL400M[pllNo].unCONFIG2.u32Register;
    tempClkPLL400MConfig2Reg.stcField.u24FRAC_DIV
                                                       = config->fracDiv; /* (3) Fractional
Divider Settings */
    tempClkPLL400MConfig2Reg.stcField.u3FRAC_DITHER_EN = config->fracDitherEn;
    tempClkPLL400MConfig2Reg.stcField.u1FRAC EN
                                                       = config->fracEn;
    SRSS->CLK_PLL400M[pllNo].unCONFIG2.u32Register
                                                       = tempClkPLL400MConfig2Reg.u32Register;
    un_CLK_PLL400M_CONFIG3_t tempClkPLL400MConfig3Reg;
                                                       = SRSS-
    tempClkPLL400MConfig3Reg.u32Register
>CLK_PLL400M[pllNo].unCONFIG3.u32Register;
    tempClkPLL400MConfig3Reg.stcField.u10SSCG_DEPTH
                                                       = (uint32_t)config->sscgDepth; /* (4)
SSCG Settings */
   tempClkPLL400MConfig3Reg.stcField.u3SSCG_RATE
                                                       = (uint32_t)config->sscgRate;
    tempClkPLL400MConfig3Reg.stcField.u1SSCG DITHER EN = (uint32 t)config->sscgDitherEn;
    tempClkPLL400MConfig3Reg.stcField.u1SSCG_EN
                                                       = (uint32_t)config->sscgEn;
    SRSS->CLK_PLL400M[pllNo].unCONFIG3.u32Register
                                                       = tempClkPLL400MConfig3Reg.u32Register;
   return (CY_SYSCLK_SUCCESS);
}
```

### Code Listing 23 Cy\_SysClk\_GetPll400MNo() 関数

```
__STATIC_INLINE cy_en_sysclk_status_t Cy_SysClk_GetPll400MNo(uint32_t pathNo, uint32_t* pllNo)
{
    /* check for error */
    if ((pathNo <= 0ul) || (pathNo > SRSS_NUM_PLL400M))
    {
        /* invalid clock path number */
        return(CY_SYSCLK_BAD_PARAM);
    }

    *pllNo = pathNo - 1ul;
    return(CY_SYSCLK_SUCCESS);
}
```



#### 4 FLLとPLLの設定

### Code Listing 24 Cy\_SysClk\_PllCalucDividers() 関数

```
__STATIC_INLINE cy_en_sysclk_status_t Cy_SysClk_PllCalucDividers(uint32_t inFreq,
                                                                uint32_t targetOutFreq,
                                                               const cy_stc_pll_limitation_t*
lim,
                                                               uint32_t fracBitNum,
                                                               uint32_t* feedBackDiv,
                                                               uint32 t* refDiv,
                                                               uint32_t* outputDiv,
                                                               uint32_t* feedBackFracDiv)
{
   if(feedBackDiv == NULL)
       return (CY_SYSCLK_BAD_PARAM);
    }
   if((feedBackFracDiv == NULL) && (fracBitNum != Oul))
       return (CY_SYSCLK_BAD_PARAM);
   if(refDiv == NULL)
       return (CY_SYSCLK_BAD_PARAM);
    if(outputDiv == NULL)
       return (CY_SYSCLK_BAD_PARAM);
    }
   if ((targetOutFreq < lim->minFoutput) || (lim->maxFoutput < targetOutFreq))</pre>
    {
       return (CY_SYSCLK_BAD_PARAM);
    }
    /* REFERENCE_DIV selection */
   for (uint32 t i refDiv = lim->minRefDiv; i refDiv <= lim->maxRefDiv; i refDiv++)
       uint32_t fpd_roundDown = inFreq / i_refDiv;
       if (fpd_roundDown < lim->minFpd)
           break:
       uint32_t fpd_roundUp = CY_SYSCLK_DIV_ROUNDUP(inFreq, i_refDiv);
       if (lim->maxFpd < fpd_roundUp)</pre>
           continue;
       }
```



#### 4 FLLとPLLの設定

```
/* OUTPUT DIV selection */
        for (uint32_t i_outDiv = lim->minOutputDiv; i_outDiv <= lim->maxOutputDiv; i_outDiv++)
             uint64_t tempVco = i_outDiv * targetOutFreq;
             if(tempVco < lim->minFvco)
                 continue;
             }
             else if(lim->maxFvco < tempVco)</pre>
                 break;
             // (inFreq / refDiv) * feedBackDiv = Fvco
             // feedBackDiv = Fvco * refDiv / inFreq
             uint64_t tempFeedBackDivLeftShifted = ((tempVco << (uint64_t)fracBitNum) *</pre>
(uint64_t)i_refDiv) / (uint64_t)inFreq;
             \label{eq:uint64_torsion} \mbox{uint64\_t error = abs}(((\mbox{uint64\_t})\mbox{targetOutFreq} \ensuremath{\ensuremath{\checkmark\!<}} (\mbox{uint64\_t})\mbox{fracBitNum}) \ensuremath{\ensuremath{-}} \mbox{error}
((uint64_t)inFreq * tempFeedBackDivLeftShifted / ((uint64_t)i_refDiv * (uint64_t)i_outDiv)));
             if (error < errorMin)</pre>
                 *feedBackDiv
                                   = (uint32_t)(tempFeedBackDivLeftShifted >>
(uint64_t)fracBitNum);
                 if(feedBackFracDiv != NULL)
                      if(fracBitNum == 0ul)
                          *feedBackFracDiv = Oul;
                      }
                      else
                           *feedBackFracDiv = (uint32 t)(tempFeedBackDivLeftShifted & ((1ull <</pre>
(uint64_t)fracBitNum) - 1ull));
                 }
                 *refDiv
                                     = i_refDiv;
                 *outputDiv
                                     = i outDiv;
                 errorMin
                                      = error;
                 if(errorMin == @ull){break;}
             }
        if(errorMin == Oull){break;}
    return (CY_SYSCLK_BAD_PARAM);
    }
    else
    {
```



#### 4 FLLとPLLの設定

```
return (CY_SYSCLK_SUCCESS);
}
}
```

### Code Listing 25 Cy\_SysClk\_Pll400MEnable() 関数

```
cy_en_sysclk_status_t Cy_SysClk_Pl1400MEnable(uint32_t clkPath, uint32_t timeoutus)
{
   uint32_t pllNo;
   cy_en_sysclk_status_t status = Cy_SysClk_GetPl1400MNo(clkPath, &pllNo);
   if(status != CY_SYSCLK_SUCCESS)
        return(status);
    }
   /* first set the PLL enable bit */
   SRSS->CLK_PLL400M[pllNo].unCONFIG.stcField.u1ENABLE = 1ul; /* (5) Enable PLL400. */
   /* now do the timeout wait for PLL_STATUS, bit LOCKED */
   for (; (SRSS->CLK_PLL400M[pllNo].unSTATUS.stcField.u1LOCKED == 0ul) && /* (6) Wait until
PLL400 is locked. */
           (timeoutus != Oul); /* (7) Check Timeout. */
        timeoutus--)
    {
        Cy_SysLib_DelayUs(1u); /* Wait for 1 us. */
   status = ((timeoutus == Oul) ? CY_SYSCLK_TIMEOUT : CY_SYSCLK_SUCCESS);
   return (status);
}
```



#### 4 FLLとPLLの設定

#### Code Listing 26 PLL 200 #0 の一般的な設定

```
#define PLL200_0_TARGET_FREQ
                             (160000000ul) /* PLL Target Frequency. */
#define PLL200_1_TARGET_FREQ
                                 (8000000ul) /* PLL Target Frequency. */
/** Wait time definition **/
#define WAIT_FOR_STABILIZATION (10000ul) /* Define TIMEOUT Variable */
#define PLL_400M_0_PATH_NO (1ul) /* Define PLL number.*/
#define PLL_400M_1_PATH_NO (2ul) /* Define PLL number. */
#define PLL_200M_0_PATH_NO (3ul) /* Define PLL number. */
#define PLL_200M_1_PATH_NO (4ul) /* Define PLL number. */
#define BYPASSED PATH NO
                           (5ul) /* Define PLL number. */
/*** Parameters for Clock Configuration ***/
cy_stc_pll_config_t g_pll200_0_Config = /* PLL200 #0 Configuration. */
    .inputFreq = PATH SOURCE CLOCK FREQ,
                                               // ECO: 16MHz
    .outputFreq = PLL200 0 TARGET FREQ,
                                               // target PLL output
              = false,
                                               // VCO frequency is [200MHz, 400MHz]
    .lfMode
    .outputMode = CY_SYSCLK_FLLPLL_OUTPUT_AUTO,
};
int main(void)
{
   /* Enable interrupt */
   __enable_irq();
   /* Set Clock Configuring registers */
   AllClockConfiguration(); /* PLL200 #0 setting. See Code Listing 27. */
.
   /* Please check clock output using oscilloscope after CPU reached here. */
   for(;;);
}
```



#### 4 FLLとPLLの設定

### Code Listing 27 AllClockConfiguration() 関数

```
static void AllClockConfiguration(void)
{
:
    /***** PLL200M#0(PATH3) source setting ******/
    {
:
        status = Cy_SysClk_PllConfigure(PLL_200M_0_PATH_NO , &g_pll200_0_Config); /* PLL200
Configuration. See Code Listing 28. */
        CY_ASSERT(status == CY_SYSCLK_SUCCESS);

        status = Cy_SysClk_PllEnable(PLL_200M_0_PATH_NO, WAIT_FOR_STABILIZATION); /* PLL200
Enable. See Code Listing 32. */
        CY_ASSERT(status == CY_SYSCLK_SUCCESS);
:
    }
    return;
}
```



#### 4 FLLとPLLの設定

#### Code Listing 28 Cy\_SysClk\_PllConfigure() 関数

```
cy en sysclk status t Cy_SysClk PllConfigure(uint32 t clkPath, const cy stc pll config t
*config)
{
    /* check for error */
    uint32_t pllNo;
    cy_en_sysclk_status_t status = Cy_SysClk_GetPllNo(clkPath, &pllNo);
    if(status != CY SYSCLK SUCCESS)
        return(status);
    }
if (SRSS->unCLK PLL CONFIG[pllNo].stcField.u1ENABLE != @ul) /* 1 = enabled */ /* (8) Check if
PLL200 is already enabled. */
        return (CY_SYSCLK_INVALID_STATE);
    }
    /* invalid output frequency */
    cy_stc_pll_manual_config_t manualConfig = {Oul};
    const cy_stc_pll_limitation_t* pllLim = (config->lfMode) ? &g_limPllLF : &g_limPllNORM;
    status = Cy_SysClk_PllCalucDividers(config->inputFreq,
                                           config->outputFreq, /* PLL200 Calculating Dividers
Settings. See Code Listing 31. */
                                           pllLim,
                                           Oul, // Frac bit num
                                           &manualConfig.feedbackDiv,
                                           &manualConfig.referenceDiv,
                                           &manualConfig.outputDiv,
                                           NULL
                                           );
    if(status != CY_SYSCLK_SUCCESS)
        return(status);
    /* configure PLL based on calculated values */
    manualConfig.lfMode
                            = config->lfMode;
    manualConfig.outputMode = config->outputMode;
    status = Cy_SysClk_PllManualConfigure(clkPath, &manualConfig); /* PLL200 Manual Configuring
Settings. See Code Listing 29. */
    return (status);
}
```



#### 4 FLLとPLLの設定

### Code Listing 29 Cy\_SysClk\_PllManualConfigure() 関数

```
cy en sysclk status t Cy_SysClk_PllManualConfigure(uint32 t clkPath, const
cy_stc_pll_manual_config_t *config)
{
    /* check for error */
   uint32_t pllNo;
    cy_en_sysclk_status_t status = Cy_SysClk_GetPllNo(clkPath, &pllNo);
    if(status != CY SYSCLK SUCCESS)
        return(status);
    }
    /* valid divider bitfield values */
    if((config->outputDiv < MIN_OUTPUT_DIV) | (MAX_OUTPUT_DIV < config->outputDiv))
         return(CY SYSCLK BAD PARAM);
    }
    if((config->referenceDiv < MIN REF DIV) | (MAX REF DIV < config->referenceDiv))
         return(CY_SYSCLK_BAD_PARAM);
    if((config->feedbackDiv < (config->lfMode ? MIN FB DIV LF : MIN FB DIV NORM)) | |
       ((config->lfMode ? MAX_FB_DIV_LF : MAX_FB_DIV_NORM) < config->feedbackDiv))
    {
         return(CY_SYSCLK_BAD_PARAM);
    }
    un_CLK_PLL_CONFIG_t tempClkPLLConfigReg;
    tempClkPLLConfigReg.u32Register = SRSS->unCLK_PLL_CONFIG[pllNo].u32Register;
    if (tempClkPLLConfigReg.stcField.u1ENABLE != Oul) /* 1 = enabled */
    {
        return(CY_SYSCLK_INVALID_STATE);
    }
    /* no errors */
    /* If output mode is bypass (input routed directly to output), then done.
       The output frequency equals the input frequency regardless of the frequency parameters.
    if (config->outputMode != CY_SYSCLK_FLLPLL_OUTPUT_INPUT) /* (9) PLL200 Configuration. */
        tempClkPLLConfigReg.stcField.u7FEEDBACK_DIV = (uint32_t)config->feedbackDiv;
        tempClkPLLConfigReg.stcField.u5REFERENCE_DIV = (uint32_t)config->referenceDiv;
        tempClkPLLConfigReg.stcField.u5OUTPUT_DIV = (uint32_t)config->outputDiv;
        tempClkPLLConfigReg.stcField.u1PLL LF MODE = (uint32 t)config->lfMode;
   tempClkPLLConfigReg.stcField.u2BYPASS\_SEL = (uint32\_t)config->outputMode;
   SRSS->unCLK_PLL_CONFIG[pllNo].u32Register = tempClkPLLConfigReg.u32Register;
```



#### 4 FLLとPLLの設定

```
return (CY_SYSCLK_SUCCESS);
}
```

### Code Listing 30 Cy\_SysClk\_GetPllNo() 関数

```
__STATIC_INLINE cy_en_sysclk_status_t Cy_SysClk_GetPllNo(uint32_t pathNo, uint32_t* pllNo)
{
    /* check for error */
    if ((pathNo <= SRSS_NUM_PLL400M) || (pathNo > (SRSS_NUM_PLL400M + SRSS_NUM_PLL)))
    {
        /* invalid clock path number */
        return(CY_SYSCLK_BAD_PARAM);
    }

*pllNo = pathNo - (uint32_t)(SRSS_NUM_PLL400M + 1u);
    return(CY_SYSCLK_SUCCESS);
}
```



#### 4 FLLとPLLの設定

#### Code Listing 31 Cy\_SysClk\_PllCalucDividers() 関数

```
__STATIC_INLINE cy_en_sysclk_status_t Cy_SysClk_PllCalucDividers(uint32_t inFreq,
                                                                uint32_t targetOutFreq,
                                                                const cy_stc_pll_limitation_t*
lim,
                                                               uint32_t fracBitNum,
                                                                uint32_t* feedBackDiv,
                                                                uint32 t* refDiv,
                                                               uint32_t* outputDiv,
                                                                uint32_t* feedBackFracDiv)
{
   if(feedBackDiv == NULL)
       return (CY_SYSCLK_BAD_PARAM);
    }
    if((feedBackFracDiv == NULL) && (fracBitNum != Oul))
       return (CY_SYSCLK_BAD_PARAM);
    if(refDiv == NULL)
       return (CY_SYSCLK_BAD_PARAM);
   if(outputDiv == NULL)
       return (CY_SYSCLK_BAD_PARAM);
    }
   if ((targetOutFreq < lim->minFoutput) || (lim->maxFoutput < targetOutFreq))</pre>
       return (CY_SYSCLK_BAD_PARAM);
    }
    /* REFERENCE_DIV selection */
   for (uint32_t i_refDiv = lim->minRefDiv; i_refDiv <= lim->maxRefDiv; i_refDiv++)
    {
       uint32_t fpd_roundDown = inFreq / i_refDiv;
       if (fpd_roundDown < lim->minFpd)
       {
           break;
       }
       uint32_t fpd_roundUp = CY_SYSCLK_DIV_ROUNDUP(inFreq, i_refDiv);
       if (lim->maxFpd < fpd_roundUp)</pre>
       {
           continue;
       }
```



#### 4 FLLとPLLの設定

```
/* OUTPUT_DIV selection */
       for (uint32 t i outDiv = lim->minOutputDiv; i outDiv <= lim->maxOutputDiv; i outDiv++)
           uint64_t tempVco = i_outDiv * targetOutFreq;
           if(tempVco < lim->minFvco)
           {
               continue;
           else if(lim->maxFvco < tempVco)</pre>
               break;
           // (inFreq / refDiv) * feedBackDiv = Fvco
           // feedBackDiv = Fvco * refDiv / inFreq
           uint64_t tempFeedBackDivLeftShifted = ((tempVco << (uint64_t)fracBitNum) *</pre>
(uint64_t)i_refDiv) / (uint64_t)inFreq;
           uint64_t error = abs(((uint64_t)targetOutFreq << (uint64_t)fracBitNum) -</pre>
((uint64_t)inFreq * tempFeedBackDivLeftShifted / ((uint64_t)i_refDiv * (uint64_t)i_outDiv)));
           if (error < errorMin)</pre>
           {
               *feedBackDiv
                                 = (uint32_t)(tempFeedBackDivLeftShifted >>
(uint64_t)fracBitNum);
               if(feedBackFracDiv != NULL)
                   if(fracBitNum == 0ul)
                   {
                       *feedBackFracDiv = Oul;
                   }
                   else
                       *feedBackFracDiv = (uint32_t)(tempFeedBackDivLeftShifted & ((1ull <<
(uint64 t)fracBitNum) - 1ull));
               }
               *refDiv
                                 = i refDiv;
               *outputDiv
                                 = i_outDiv;
               errorMin
                                 = error;
               if(errorMin == Oull){break;}
           }
       if(errorMin == Oull){break;}
   }
   return (CY SYSCLK BAD PARAM);
   }
   else
       return (CY_SYSCLK_SUCCESS);
```



### 4 FLLとPLLの設定

```
}
}
```

#### Code Listing 32 Cy\_SysClk\_PllEnable() 関数

```
cy_en_sysclk_status_t Cy_SysClk_PllEnable(uint32_t clkPath, uint32_t timeoutus)
   uint32_t pllNo;
   cy_en_sysclk_status_t status = Cy_SysClk_GetPllNo(clkPath, &pllNo);
   if(status != CY SYSCLK SUCCESS)
        return(status);
   /* first set the PLL enable bit */
   SRSS->unCLK PLL CONFIG[pllNo].stcField.u1ENABLE = 1ul; /* (10) Enable PLL200. */
   /* now do the timeout wait for PLL_STATUS, bit LOCKED */
   for (; (SRSS->unCLK_PLL_STATUS[pllNo].stcField.u1LOCKED == 0ul) && /* (11) Wait until
PLL200 is locked. */
           (timeoutus != Oul); /* (12) Check Timeout. */
        timeoutus--)
    {
        Cy_SysLib_DelayUs(1u); /* Wait for 1 us. */
    }
   status = ((timeoutus == Oul) ? CY_SYSCLK_TIMEOUT : CY_SYSCLK_SUCCESS);
   return (status);
}
```



#### 5 内部クロックの設定

# 5 内部クロックの設定

クロックシステム中の内部クロックの設定方法について説明します。

### 5.1 CLK\_PATHx の設定

CLK\_PATHx は CLK\_HFx の入力ソースとして使用されます。CLK\_PATHx は DSI\_MUX と PATH\_MUX を使用して FLL と PLL を含むすべてのクロックリソースを選択できます。CLK\_PATH5 は FLL と PLL を選択できませんが、他 のクロックリソースを選択できます。

CLK\_PATHx の生成ダイヤグラムを図13に示します。



図 13 CLK\_PATHx の生成ダイヤグラム

CLK\_PATHx を設定するためには、DSI\_MUX と PATH\_MUX を設定する必要があります。また CLK\_PATHx には BYPASS\_MUX の設定も必要です。 CLK\_PATHx に必要なレジスタを表 11 に示します。 詳細については architecture TRM を参照してください。



#### 5 内部クロックの設定

表 11 CLK\_PATHx の設定

| レジスタ名           | ビット名              | 値       | 選択クロックと項目                       |
|-----------------|-------------------|---------|---------------------------------|
| CLK_PATH_SELECT | PATH_MUX[2:0]     | 0 (初期値) | IMO                             |
|                 |                   | 1       | EXT_CLK                         |
|                 |                   | 2       | ECO                             |
|                 |                   | 4       | DSI_MUX                         |
|                 |                   | その他の値   | 予約済み。使用禁止。                      |
| CLK_DSI_SELECT  | DSI_MUX[4:0]      | 16      | ILO0                            |
|                 |                   | 17      | WCO                             |
|                 |                   | 20      | ILO1                            |
|                 |                   | その他     | 予約済み。使用禁止。                      |
| CLK_FLL_CONFIG3 | BYPASS_SEL[29:28] | 0 (初期値) | AUTO 1)                         |
|                 |                   | 1       | LOCKED_OR_NOTHING 2)            |
|                 |                   | 2       | FLL_REF (バイパスモード) <sup>3)</sup> |
|                 |                   | 3       | FLL_OUT <sup>3)</sup>           |
| CLK_PLL_CONFIG  | BYPASS_SEL[29:28] | 0 (初期値) | AUTO 1)                         |
|                 |                   | 1       | LOCKED_OR_NOTHING 2)            |
|                 |                   | 2       | PLL_REF (バイパスモード) <sup>3)</sup> |
|                 |                   | 3       | PLL_OUT <sup>3)</sup>           |

# 5.2 CLK\_HFx の設定

CLK\_HFx (x=1,2,3,4,5,6,7) はどの CLK\_PATHy (y=1,2,3,4,5) からも選択できます。Predivider は選択された CLK\_PATHx を分周するために利用できます。CLK\_HF0 は CPU のソースクロックであるため、常に有効です。 CLK\_HFx は無効にすることが可能です。

CLK\_HFx を有効にするためには、各 CLK\_ROOT\_SELECT レジスタの ENABLE ビットに'1'を書き込んでください。 CLK\_HFx を無効にするためには、各 CLK\_ROOT\_SELECT レジスタの ENABLE ビットに'0'を書き込んでください。 CLK\_ROOT レジスタの ROOT\_DIV ビットは選択肢である分周なし, 2 分周, 4 分周, および 8 分周から Predivider の値を設定します。

ROOT\_MUX と Predivider の詳細を図 14 に示します。

<sup>1</sup> ロック状態に応じて自動的に切り替えます。

<sup>2</sup> ロックが解除されるとクロックはオフになります。

<sup>3</sup> このモードではロック状態は無視されます。



#### 5 内部クロックの設定



図 14 ROOT\_MUX と Predivider

CLK\_HFx に必要なレジスタを表 12 に示します。詳細については architecture TRM を参照してください。

表 12 CLK\_HFx(x=0,1,2,3,4,5,6,7)の設定

| レジスタ名           | ビット名          | 値   | 選択項目       |
|-----------------|---------------|-----|------------|
| CLK_ROOT_SELECT | ROOT_MUX[3:0] | 0   | CLK_PATH0  |
|                 |               | 1   | CLK_PATH1  |
|                 |               | 2   | CLK_PATH2  |
|                 |               | 3   | CLK_PATH3  |
|                 |               | 4   | CLK_PATH4  |
|                 |               | 5   | CLK_PATH5  |
|                 |               | その他 | 予約済み。使用禁止。 |
| CLK_ROOT_SELECT | ROOT_DIV[1:0] | 0   | 分周なし       |
|                 |               | 1   | 2 分周       |
|                 |               | 2   | 4 分周       |
|                 |               | 3   | 8 分周       |

# 5.3 CLK\_LF の設定

CLK\_LF は利用可能なソースである WCO, ILO0, ILO1, および ECO\_Prescaler のいずれかから選択できます。 CLK\_LF は WDT の入力クロックである ILO0 が選択できるため、WDT\_CTL レジスタの WDT\_LOCK ビットが無効であるときは CLK\_LF を設定できません。

CLK\_LFを設定している LFCLK\_SEL の詳細を図 15 に示します。



図 15 LFCLK\_SEL

CLK\_LF に必要なレジスタを表 13 に示します。詳細については architecture TRM を参照してください。

#### 表 13 CLK LF の設定

| レジスタ名      | ビット名           | 値 | 選択項目 |
|------------|----------------|---|------|
| CLK_SELECT | LFCLK_SEL[2:0] | 0 | ILO  |
| (続く)       |                | • |      |



#### 5 内部クロックの設定

#### 表 13 (続き) CLK\_LF の設定

| レジスタ名 | ビット名 | 値     | 選択項目          |
|-------|------|-------|---------------|
|       |      | 1     | WCO           |
|       |      | 5     | ILO1          |
|       |      | 6     | ECO_Prescaler |
|       |      | その他の値 | 予約済み。使用禁止。    |

#### 5.4 CLK FAST 0/CLK FAST 1の設定

CLK\_HF1 を (x+1) で分周して CLK\_FAST\_0 と CLK\_FAST\_1 は生成されます。 CLK\_FAST\_0 と CLK\_FAST\_1 を設定 する場合、CPUSS\_FAST\_1\_CLOCK\_CTL レジスタの FRAC\_DIV ビットおよび INT\_DIV ビットに分周する値 (x=0..255)を設定してください。

#### 5.5 **CLK MEM の設定**

CLK MEM は CLK HFO を分周して生成され、その周波数は CLK HFO を (x+1) で分周した値で設定されます。 CLK MEM を設定する場合、CPUSS MEM CLOCK CTL レジスタの INT DIV ビットを分周した値(x=0..255)を設定 してください。

#### CLK PERI の設定 5.6

CLK PERI は周辺クロック分周器と CLK\_GR のクロック入力です。 CLK\_PERI は CLK\_HFO を分周して生成され、そ の周波数は CLK HF0 を(x+1) で分周した値で設定されます。 CLK PERI を設定する場合、 CPUSS\_PERI\_CLOCK\_CTL レジスタの INT\_DIV ビットを分周した値 (x=0..255) を設定してください。

#### 5.7 CLK SLOW の設定

CLK SLOW は CLK\_MEM を分周して生成され、その周波数は CLK\_MEM を (x+1) で分周した値で設定されます。 CLK\_MEM を設定した後、CPUSS\_SLOW\_CLOCK\_CTL レジスタの INT\_DIV ビットを分周した値 (x=0..255) を設定し てください。

#### CLK GR の設定 5.8

CLK GR のクロックソースはグループ 3,4,8 では CLK PERI であり、グループ 5,6,9 では CLK HF2 です。グルー プ3,4,8はCLK\_PERIを分周したクロックです。CLK\_GR3,CLK\_GR4およびCLK\_GR8を生成するためには、 CPUSS\_PERI\_GRx\_CLOCK\_CTL レジスタの INT8\_DIV ビットに分周する値 (1~255) を書き込んでください。

#### PCLK の設定 5.9

PCLK は各周辺機能をアクティブにするクロックです。周辺クロック分周器は CLK\_PERI を分周し、各周辺機能に 供給するクロックを生成します。周辺クロックの割当については datasheet の「Peripheral clocks」を参照してくだ さい。

周辺クロック分周器を設定する手順を図 16 に示します。詳細については architecture TRM を参照してください。



#### 5 内部クロックの設定



図 16 PCLK 生成の設定手順



#### 5 内部クロックの設定

# 5.9.1 PCLK の設定例

#### 5.9.1.1 ユースケース

- 入力クロック周波数 80 MHz
- 出力クロック周波数: 2 MHz
- 分周器のタイプ: Clock divider 16.0
- 使用する分周器: Clock divider 16.0#0
- 周辺機器クロック出力番号: 31 (TCPWM0, Group#0, Counter#0)



図 17 PCLK の設定手順の例

### 5.9.1.2 コンフィギュレーション

PCLK の設定 (TCPWM タイマの例) における SDL の設定部のパラメータを表 14 に、関数を表 15 に示します。

#### 表 14 PCLK (TCPWM タイマの例) 設定パラメータ一覧

| パラメータ                              | 説明         | 値                             |
|------------------------------------|------------|-------------------------------|
| PCLK_TCPWMx_CLOCKSx_COUNTER        |            | PCLK_TCPWM0_CLOCKS0<br>= 31ul |
| TCPWM_PERI_CLK_DIVIDER_NO_CO UNTER | 使用する分周器の番号 | Oul                           |

(続く)



#### 5 内部クロックの設定

# 表 14 (続き) PCLK (TCPWM タイマの例) 設定パラメータ一覧

| パラメータ                | 説明                                              | 値                   |
|----------------------|-------------------------------------------------|---------------------|
| CY_SYSCLK_DIV_16_BIT | 分周器のタイプ                                         | 1ul                 |
|                      | CY_SYSCLK_DIV_8_BIT = 0u, 8 bit 分周器             |                     |
|                      | CY_SYSCLK_DIV_16_BIT = 1u, 16 bit 分周器           |                     |
|                      | CY_SYSCLK_DIV_16_5_BIT = 2u, 16.5 bit 分<br>数分周器 |                     |
|                      | CY_SYSCLK_DIV_24_5_BIT = 3u, 24.5 bit 分数分周器     |                     |
| periFreq             | 周辺機器のクロック周波数                                    | 80000000ul (80 MHz) |
| targetFreq           | ターゲットクロック周波数                                    | 2000000ul (2 MHz)   |
| divNum               | 分周数                                             | periFreq/targetFreq |

### 表 15 PCLK (TCPWM タイマの例) 設定関数一覧

| 関数                                                                 | 説明                                             | 値                                                                                                                       |
|--------------------------------------------------------------------|------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------|
| Cy_SysClk_PeriphAssign Divider(IPblock, dividerType, dividerNum)   | 選択した IP ブロック (TCPWMなど) にプログラム可能な分<br>周器を割り当てる。 | IPblock = PCLK_TCPWMx_CLOCKSx_COUNTER dividerType = CY_SYSCLK_DIV_16_BIT dividerNum = TCPWM_PERI_CLK_DIVIDER_NO_COUNTER |
| Cy_SysClk_PeriphSet Divider(dividerType, dividerNum, dividerValue) | 周辺機器の分周器を設定する                                  | dividerType = CY_SYSCLK_DIV_16_BIT dividerNum = TCPWM_PERI_CLK_DIVIDER_NO_COUNTER dividerValue = divNum-1ul             |
| Cy_SysClk_PeriphEnable Divider(dividerType, dividerNum)            | 周辺機器の分周器を有効に する                                | dividerType = CY_SYSCLK_DIV_16_BIT<br>dividerNum =<br>TCPWM_PERI_CLK_DIVIDER_NO_COUNTER                                 |

# 5.9.2 サンプルコード (TCPWM タイマの例)

サンプルコードを Code Listing 33~ Code Listing 36 に示します。



#### 5 内部クロックの設定

### Code Listing 33 PCLK (TCPWM タイマの例) の基本設定

```
#define PCLK_TCPWMx_CLOCKSx_COUNTER
                                          PCLK TCPWM0 CLOCKS0
                                                                  /* Define
PCLK_TCPWMx_CLOCKSx_COUNTER, Define TCPWM_PERI_CLK_DIVIDER_NO_COUNTER. */
#define TCPWM PERI CLK DIVIDER NO COUNTER Ou
int main(void)
{
   SystemInit();
    __enable_irq(); /* Enable global interrupts. */
   uint32 t periFreq = 80000000ul; /* (1) Set Input/Output Frequency and Divide Number. */
   uint32 t targetFreq = 2000000ul;
   uint32_t divNum = (periFreq / targetFreq); /* Calculation of division. */
   CY_ASSERT((periFreq % targetFreq) == Oul); // inaccurate target clock
    Cy_SysClk_PeriphAssignDivider(PCLK_TCPWMx_CLOCKSx_COUNTER, CY_SYSCLK_DIV_16_BIT,
TCPWM PERI CLK DIVIDER NO COUNTER); /* Peripheral Divider Assign setting. See Code Listing 34.
    /* Sets the 16-bit divider */
    Cy_SysClk_PeriphSetDivider(CY_SYSCLK_DIV_16_BIT, TCPWM_PERI_CLK_DIVIDER_NO_COUNTER,
(divNum-1ul)); /* Peripheral Divider setting. See Code Listing 35. */
    Cy SysClk PeriphEnableDivider(CY SYSCLK DIV 16 BIT, TCPWM PERI CLK DIVIDER NO COUNTER); /*
Peripheral Divider Enable setting. See Code Listing 36. */
    for(;;);
}
```

#### Code Listing 34 Cy\_SysClk\_PeriphAssignDivider() 関数



#### 5 内部クロックの設定

#### Code Listing 35 Cy\_SysClk\_PeriphSetDivider() 関数

#### Code Listing 36 Cy\_SysClk\_PeriphEnableDivider() 関数

```
__STATIC_INLINE cy_en_sysclk_status_t <mark>Cy_SysClk_PeriphEnableDivider</mark>(cy_en_divider_types_t
dividerType, uint32 t dividerNum) /* (4) Enable Clock Divider 16#0. */
{
    /* specify the divider, make the reference = clk_peri, and enable the divider */
    un_PERI_DIV_CMD_t tempDIV_CMD_RegValue;
    tempDIV_CMD_RegValue.u32Register
                                                = PERI->unDIV_CMD.u32Register;
    tempDIV CMD RegValue.stcField.u1ENABLE
    tempDIV_CMD_RegValue.stcField.u2PA_TYPE_SEL = 3ul;
    tempDIV_CMD_RegValue.stcField.u8PA_DIV_SEL = 0xFFul;
    tempDIV CMD RegValue.stcField.u2TYPE SEL = dividerType; /* Set divider Type Select. */
    tempDIV_CMD_RegValue.stcField.u8DIV_SEL = dividerNum; /* Set divider number. */
    PERI->unDIV_CMD.u32Register
                                                = tempDIV_CMD_RegValue.u32Register;
    (void)PERI->unDIV_CMD; /* dummy read to handle buffered writes */
    return CY_SYSCLK_SUCCESS;
}
```



#### 5 内部クロックの設定

# 5.10 ECO\_プレスケーラの設定

### 5.10.1 操作概要

ECO\_Prescaler は ECO を分周し、CLK\_LF で使用できるクロックを生成します。分周機能は 10 ビット整数分周と 8 ビット分数分周があります。

ECO\_Prescaler を有効にする手順を図 18 に示します。ECO\_Prescaler の詳細については architecture TRM と registers TRM を参照してください。



#### 図 18 ECO プリスケーラの有効化

ECO プリスケーラを無効にする手順を図 19 に示します。ECO\_Prescaler の詳細については architecture TRM と registers TRM を参照してください。



図 19 ECO プリスケーラの無効化



#### 5 内部クロックの設定

### 5.10.2 ユースケース

- 入力クロック周波数 16 MHz
- ECO プリスケーラターゲット 周波数: 1.234567 MHz

### 5.10.3 コンフィギュレーション

表 16 にパラメータを、表 17 に ECO プリスケーラの設定部の関数を示します。

#### 表 16 ECO プリスケーラ設定パラメータ一覧

| パラメータ                     | 説明                 | 値                   |
|---------------------------|--------------------|---------------------|
| ECO_PRESCALER_TARGET_FREQ | ECO プリスケーラターゲット周波数 | 1234567ul           |
| WAIT_FOR_STABILIZATION    | 発振安定待ち             | 10000ul             |
| CLK_FREQ_ECO              | ECO クロック周波数        | 16000000ul (16 MHz) |
| PATH_SOURCE_CLOCK_FREQ    | PATH ソースクロック周波数    | CLK_FREQ_ECO        |

### 表 17 ECO プリスケーラ設定関数一覧

| 関数                                                | 説明                                                        | 値                                      |
|---------------------------------------------------|-----------------------------------------------------------|----------------------------------------|
| AllClockConfiguration()                           | クロック設定                                                    | _                                      |
| Cy_SysClk_SetEco                                  | ECO 周波数とターゲット周                                            | Inclk = PATH_SOURCE_CLOCK_FREQ,        |
| Prescale(Inclk, Targetclk)                        | 波数を設定する                                                   | Targetclk = ECO_PRESCALER_TARGET_FREQ  |
| Cy_SysClk_EcoPrescale Enable(Timeout value)       | ECO プリスケーラを有効に<br>しタイムアウト値を設定する                           | Timeout value = WAIT_FOR_STABILIZATION |
| Cy_SysClk_SetEco PrescaleManual (divInt, divFact) | divInt: ECO 周波数を考慮<br>に入れた 10 ビット整数値<br>divFrac: 8 ビット分数値 | _                                      |
| Cy_SysClk_GetEco PrescaleStatus                   | プリスケーラの状態を確認                                              | -                                      |

### 5.10.4 サンプルコード

サンプルコードを Code Listing 37~ Code Listing 43 に示します。



#### 5 内部クロックの設定

#### Code Listing 37 ECO プリスケーラの基本設定

#### Code Listing 38 AllClockConfiguration() 関数



#### 5 内部クロックの設定

#### Code Listing 39 Cy\_SysClk\_SetEcoPrescale() 関数

```
cy en sysclk status t Cy_SysClk_SetEcoPrescale(uint32 t ecoFreq, uint32 t targetFreq)
    // Frequency of ECO (4MHz ~ 33.33MHz) might exceed 32bit value if shifted 8 bit.
    // So, it uses 64 bit data for fixed point operation.
    // Lowest 8 bit are fractional value. Next 10 bit are integer value.
    uint64_t fixedPointEcoFreq = ((uint64_t)ecoFreq << 8ull);</pre>
    uint64 t fixedPointDivNum64;
    uint32_t fixedPointDivNum;
    // Cualculate divider number
    fixedPointDivNum64 = fixedPointEcoFreq / (uint64_t)targetFreq;
    // Dividing num should be larger 1.0, and smaller than maximum of 10bit number.
    if((fixedPointDivNum64 < 0x100ull) && (fixedPointDivNum64 > 0x40000ull))
    {
        return CY_SYSCLK_BAD_PARAM;
    }
    fixedPointDivNum = (uint32_t)fixedPointDivNum64;
    Cy_SysClk_SetEcoPrescaleManual(
                                   (((fixedPointDivNum & 0x0003FF00ul) >> 8ul) - 1ul), /*
Configure ECO Prescaler. See Code Listing 40. */
                                  (fixedPointDivNum & 0x000000FFul)
                                  );
    return CY_SYSCLK_SUCCESS;
}
```

#### Code Listing 40 Cy\_SysClk\_SetEcoPrescaleManual() 関数

```
__STATIC_INLINE void Cy_SysClk_SetEcoPrescaleManual(uint16_t divInt, uint8_t divFract)
{
    un_CLK_ECO_PRESCALE_t tempRegEcoPrescale;
    tempRegEcoPrescale.u32Register = SRSS->unCLK_ECO_PRESCALE.u32Register; /* (1)

Configure ECO Prescaler. */
    tempRegEcoPrescale.stcField.u10ECO_INT_DIV = divInt;
    tempRegEcoPrescale.stcField.u8ECO_FRAC_DIV = divFract;
    SRSS->unCLK_ECO_PRESCALE.u32Register = tempRegEcoPrescale.u32Register;

return;
}
```



#### 5 内部クロックの設定

#### Code Listing 41 Cy\_SysClk\_EcoPrescaleEnable() 関数

```
cy_en_sysclk_status_t Cy_SysClk_EcoPrescaleEnable(uint32_t timeoutus)
{
    // Send enable command
    SRSS->unCLK_ECO_CONFIG.stcField.u1ECO_DIV_ENABLE = 1ul; /* (2) Enable ECO Prescaler */

    // Wait eco prescaler get enabled
    while(CY_SYSCLK_ECO_PRESCALE_ENABLE != Cy_SysClk_GetEcoPrescaleStatus()) /* (3) Wait until
ECO Prescaler is available. */
    {
        if(@ul == timeoutus)
        {
            return CY_SYSCLK_TIMEOUT;
        }

        Cy_SysLib_DelayUs(1u);

        timeoutus--;
    }

    return CY_SYSCLK_SUCCESS;
}
```

#### Code Listing 42 Cy\_SysClk\_GetEcoPrescaleStatus() 関数

```
__STATIC_INLINE cy_en_eco_prescale_enable_t Cy_SysClk_GetEcoPrescaleStatus(void)
{
    return (cy_en_eco_prescale_enable_t)(SRSS-
>unCLK_ECO_PRESCALE.stcField.u1ECO_DIV_ENABLED);/* Check prescaler status. */
}
```

ECO プリスケーラを無効にする場合は、上記の関数と同じ方法で待機時間を設定し、次の関数を呼び出します。



#### 5 内部クロックの設定

#### Code Listing 43 Cy\_SysClk\_EcoPrescaleDisable() 関数

```
cy_en_sysclk_status_t Cy_SysClk_EcoPrescaleDisable(uint32_t timeoutus)
{
    // Send disable command
    SRSS->unCLK_ECO_CONFIG.stcField.u1ECO_DIV_DISABLE = 1u1; /* (4) Disable ECO Prescaler. */

    // Wait eco prescaler actually get disabled
    while(CY_SYSCLK_ECO_PRESCALE_DISABLE != Cy_SysClk_GetEcoPrescaleStatus()) /* (5) Wait until
ECO Prescaler is unavailable. */
    {
        if(@ul == timeoutus)
        {
            return CY_SYSCLK_TIMEOUT;
        }

        Cy_SysLib_DelayUs(1u);

        timeoutus--;
    }

    return CY_SYSCLK_SUCCESS;
}
```



#### 6 補足情報

### 6 補足情報

### 6.1 周辺機能へのクロック入力

表 18~表 27 に各周辺機能へのクロック入力を示します。PCLK の詳細値については、datasheet の Peripheral clocks を参照してください。

### 表 18 TCPWM[0]へのクロック入力

| 周辺機能     | 動作クロック           | チャネルクロック                                |  |
|----------|------------------|-----------------------------------------|--|
| TCPWM[0] | CLK_GR3 (グループ 3) | PCLK (PCLK_TCPWM0_CLOCKSx, x = 0~2)     |  |
|          |                  | PCLK (PCLK_TCPWM0_CLOCKSy, y = 256~268) |  |
|          |                  | PCLK (PCLK_TCPWM0_CLOCKSz, z = 512~514) |  |

#### 表 19 CAN FD へのクロック入力

| <br>周辺機能   | 動作クロック (clk_sys (hclk)) | チャネルクロック (clk_can (cclk))            |
|------------|-------------------------|--------------------------------------|
| CAN FD0 の数 | CLK_GR5 (グループ 5)        | Ch0: PCLK (PCLK_CANFD0_CLOCK_CANFD0) |
|            |                         | Ch1: PCLK (PCLK_CANFD0_CLOCK_CANFD1) |
|            |                         | Ch2: PCLK (PCLK_CANFD0_CLOCK_CANFD2) |
|            |                         | Ch3: PCLK (PCLK_CANFD0_CLOCK_CANFD3) |
|            |                         | Ch4: PCLK (PCLK_CANFD0_CLOCK_CANFD4) |
| CAN FD1 の数 |                         | Ch0: PCLK (PCLK_CANFD1_CLOCK_CANFD0) |
|            |                         | Ch1: PCLK (PCLK_CANFD1_CLOCK_CANFD1) |
|            |                         | Ch2: PCLK (PCLK_CANFD1_CLOCK_CANFD2) |
|            |                         | Ch3: PCLK (PCLK_CANFD1_CLOCK_CANFD3) |
|            |                         | Ch4: PCLK (PCLK_CANFD1_CLOCK_CANFD4) |

#### 表 20 LIN へのクロック入力

| 周辺機能 | 動作クロック           | チャネルクロック (clk_lin_ch)               |
|------|------------------|-------------------------------------|
| LIN  | CLK_GR5 (グループ 5) | Ch0: PCLK (PCLK_LIN_CLOCK_CH_EN0)   |
|      |                  | Ch1: PCLK (PCLK_LIN_CLOCK_CH_EN1)   |
|      |                  | Ch2: PCLK (PCLK_LIN_CLOCK_CH_EN2)   |
|      |                  | Ch3: PCLK (PCLK_LIN_CLOCK_CH_EN3)   |
|      |                  | Ch4: PCLK (PCLK_LIN_CLOCK_CH_EN4)   |
|      |                  | Ch5: PCLK (PCLK_LIN_CLOCK_CH_EN5)   |
|      |                  | Ch6: PCLK (PCLK_LIN_CLOCK_CH_EN6)   |
|      |                  | Ch7: PCLK (PCLK_LIN_CLOCK_CH_EN7)   |
|      |                  | Ch8: PCLK (PCLK_LIN_CLOCK_CH_EN8)   |
|      |                  | Ch9: PCLK (PCLK_LIN_CLOCK_CH_EN9)   |
|      |                  | Ch10: PCLK (PCLK_LIN_CLOCK_CH_EN10) |



### 6 補足情報

### 表 20 (続き) LIN へのクロック入力

| 周辺機能 | 動作クロック | チャネルクロック (clk_lin_ch)               |
|------|--------|-------------------------------------|
|      |        | Ch11: PCLK (PCLK_LIN_CLOCK_CH_EN11) |
|      |        | Ch12: PCLK (PCLK_LIN_CLOCK_CH_EN12) |
|      |        | Ch13: PCLK (PCLK_LIN_CLOCK_CH_EN13) |
|      |        | Ch14: PCLK (PCLK_LIN_CLOCK_CH_EN14) |
|      |        | Ch15: PCLK (PCLK_LIN_CLOCK_CH_EN15) |
|      |        | Ch16: PCLK (PCLK_LIN_CLOCK_CH_EN16) |
|      |        | Ch17: PCLK (PCLK_LIN_CLOCK_CH_EN17) |
|      |        | Ch18: PCLK (PCLK_LIN_CLOCK_CH_EN18) |
|      |        | Ch19: PCLK (PCLK_LIN_CLOCK_CH_EN19) |

#### 表 21 SCB へのクロック入力

| 周辺機能  | 動作クロック           | チャネルクロック                |
|-------|------------------|-------------------------|
| SCB0  | CLK_GR6 (グループ 6) | PCLK (PCLK_SCB0_CLOCK)  |
| SCB1  |                  | PCLK (PCLK_SCB1_CLOCK)  |
| SCB2  |                  | PCLK (PCLK_SCB2_CLOCK)  |
| SCB3  |                  | PCLK (PCLK_SCB3_CLOCK)  |
| SCB4  |                  | PCLK (PCLK_SCB4_CLOCK)  |
| SCB5  |                  | PCLK (PCLK_SCB5_CLOCK)  |
| SCB6  |                  | PCLK (PCLK_SCB6_CLOCK)  |
| SCB7  |                  | PCLK (PCLK_SCB7_CLOCK)  |
| SCB8  |                  | PCLK (PCLK_SCB8_CLOCK)  |
| SCB9  |                  | PCLK (PCLK_SCB9_CLOCK)  |
| SCB10 |                  | PCLK (PCLK_SCB10_CLOCK) |

### 表 22 SAR ADC へのクロック入力

| 周辺機能    | 動作クロック                                             | ユニットクロック                           |
|---------|----------------------------------------------------|------------------------------------|
| SAR ADC | CLK_GR9 (グループ 9) Unit0: PCLK (PCLK_PASS_CLOCK_SAR0 |                                    |
|         |                                                    | Unit1: PCLK (PCLK_PASS_CLOCK_SAR1) |
|         |                                                    | Unit2: PCLK (PCLK_PASS_CLOCK_SAR2) |

### 表 23 TCPWM[1]へのクロック入力

| 周辺機能     | 動作クロック           | チャネルクロック                              |
|----------|------------------|---------------------------------------|
| TCPWM[1] | CLK_GR3 (グループ 3) | PCLK (PCLK_TCPWM1_CLOCKSx, x=0~83)    |
|          |                  | PCLK (PCLK_TCPWM1_CLOCKSy, y=256~267) |
|          |                  | PCLK (PCLK_TCPWM1_CLOCKSz, z=512~524) |



#### 6 補足情報

#### 表 24 FLEX-RAY へのクロック入力

| 周辺機能     | 動作クロック           | チャネルクロック                         |
|----------|------------------|----------------------------------|
| FLEX-RAY | CLK_GR5 (グループ 5) | PCLK (PCLK_FLEXRAY0_CLK_FLEXRAY) |

#### 表 25 SMIF へのクロック入力

| 周辺機能 | "clk_slow"ドメイン<br>(XIP AHB-Lite<br>Interface0) | "clk_mem "ドメイン<br>(XIP AHB インターフェ<br>ース) | "clk_sys"ドメイン<br>(MMIO AHB-Lite<br>interface) | "clk_if"ドメイン |
|------|------------------------------------------------|------------------------------------------|-----------------------------------------------|--------------|
| SMIF | clk_slow                                       | clk_mem                                  | CLK_GR4                                       | CLK_HF6      |

#### 表 26 SDHC へのクロック入力

| 周辺機能 | CLK_SLOW | CLK_SYS | CLK_HF[i] |
|------|----------|---------|-----------|
| SDHC | clk_slow | CLK_GR4 | CLK_HF6   |

#### 表 27 AUDIOSS へのクロック入力

| 周辺機能    | clk_sys_i2s | clk_audio_i2s |
|---------|-------------|---------------|
| AUDIOSS | CLK_HF5     | CLK_GR8       |

注: Ethernet のクロックについては architecture TRM を参照してください。

#### 6.2 クロック調整カウンタ機能のユースケース

#### クロック調整カウンタの使い方 6.2.1

#### 操作概要 6.2.1.1

クロック調整カウンタには、2 つのクロックソースの周波数を比較するために使用できる 2 つのカウンタがありま す。すべてのクロックソースはこれらの 2 つのクロックのクロックソースとして使用できます。

- Calibration Counter1 は Calibration Clock1 (基準クロックとして使用される高精度クロック) からのクロック パルスをカウントします。Counter1 は降順でカウントします。
- Calibration Counter2 は Calibration Clock2 (測定クロック) からのクロックパルスをカウントします。このカ 2. ウンタは昇順でカウントします。
- Calibration Counter1 が 0 に達すると Calibration Counter2 は昇順のカウントを停止し、その値を読み出 3. せます。
- Calibration Counter2 の周波数はその値と次の式を使用して取得できます: 4.

 $\frac{Counter2value}{L} \times CalibrationClock1$ CalibrationClock2 = Counter1value

#### 式 1 式の例

ILOO と ECO を使用した場合のクロック調整カウンタ機能の例を図 20 に示します。ILOO と ECO を有効にする必 要があります。ILOO および ECO については ILOO/ILO1 の設定 および ECO の設定を参照してください。



#### 6 補足情報



図 20 ILOO と ECO を用いたクロック調整カウンタの例

### 6.2.1.2 ユースケース

- 測定クロック: ILO0 クロック周波数 32.768 kHz
- 基準クロック: ECO クロック周波数 16 MHz
- 基準クロックカウント値: 40000ul

### 6.2.1.3 コンフィギュレーション

ILOO および ECO 設定でのクロック調整カウンタの SDL の設定部のパラメータを表 28 に、関数を表 29 に示します。

表 28 ILOO および ECO を使用したクロック調整カウンタ設定パラメータ一覧

| パラメータ | 説明                 | 値     |
|-------|--------------------|-------|
| ILO_0 | ILO_0 設定パラメータを宣言する | 0ul   |
| ILO_1 | ILO_1 設定パラメータを宣言する | 1ul   |
| ILONo | 測定クロックを宣言する        | ILO_0 |

(続く)



#### 6 補足情報

### 表 28 (続き) ILOO および ECO を使用したクロック調整カウンタ設定パラメータ一覧

| パラメータ                            | 説明              | 値                             |
|----------------------------------|-----------------|-------------------------------|
| clockMeasuredInfo[].name         | 測定クロック          | CY_SYSCLK_MEAS_CLK_ILO0 = 1ul |
| clockMeasuredInfo[].measuredFreq | 測定クロックの分周数を保存する | -                             |
| counter1                         | 基準クロックのカウント値    | 40000ul                       |
| CLK_FREQ_ECO                     | ECO クロック周波数     | 16000000ul (16 MHz)           |

### 表 29 ILOO および ECO を使用したクロック調整カウンタ設定関数一覧

| 関数                                                                                      | 説明                                                                        | 値                                                                                              |
|-----------------------------------------------------------------------------------------|---------------------------------------------------------------------------|------------------------------------------------------------------------------------------------|
| GetILOClockFreq()                                                                       | ILO 0 周波数を取得する                                                            | -                                                                                              |
| Sy_SysClk_StartClk MeasurementCounters (clk1, count1,clk2)  Count1 - 測定期間 Clk2 - 測定クロック |                                                                           | [カウンタを設定する]<br>clk1 curTrim = 0x101ul;<br>count1 = counter1<br>clk2 = clockMeasuredInfo[].name |
| Cy_SysClk_ClkMeasurement CountersDone()                                                 | カウンタ測定が行われたかどうか<br>を確認する                                                  | -                                                                                              |
| Cy_SysClk_ClkMeasurement CountersGetFreq(MesauredFreq, refClkFreq)                      | 測定クロック周波数を取得する<br>MesauredFreq - 保存された測定クロック周波数<br>refClkFreq - 基準クロック周波数 | MesauredFreq = clockMeasuredInfo[].measuredFreq refClkFreq = CLK_FREQ_ECO                      |

# 6.2.1.4 ILOO および ECO 設定を使用したクロック調整カウンタの初期設定のサンプルコード

サンプルコードを Code Listing 44 に示します。



#### 6 補足情報

#### Code Listing 44 ILOO および ECO 設定を使用したクロック調整カウンタの基本設定

```
#define CY_SYSCLK_DIV_ROUND(a, b) (((a) + ((b) / 2ull)) / (b)) /* Define CY_SYSCLK_DIV_ROUND
function. */
#define ILO 0
#define ILONo
             ILO 0
#define CLK FREQ ECO
                             (16000000ul)
int32_t ILOFreq;
stc_clock_measure clockMeasuredInfo[] =
#if(ILONo == ILO_0)
   {.name = CY_SYSCLK_MEAS_CLK_IL00,
                                    .measuredFreq= @ul},
   {.name = CY_SYSCLK_MEAS_CLK_ILO1, .measuredFreq= Oul},
#endif
};
int main(void)
{
   /* Enable interrupt */
   __enable_irq();
   /* Set Clock Configuring registers */
   AllClockConfiguration(); /* (1) ECO and ILOO setting. See ECOの設定 and ILOO/ILO1の設定 */
   /* return: Frequency of ILO */
   ILOFreq = GetILOClockFreq(); /* Get Clock Frequency. See Code Listing 45 */
   /* Please check clock output using oscilloscope after CPU reached here. */
   for(;;);
}
```



#### 6 補足情報

#### Code Listing 45 GetILOClockFreq() 関数

```
uint32 t GetILOClockFreq(void)
   uint32_t counter1 = 40000ul;
   if((SRSS->unCLK_ECO_STATUS.stcField.u1ECO_OK == 0ul) || (SRSS-
>unCLK_ECO_STATUS.stcField.u1ECO_READY == @ul)) /* Check ECO status. */
       while(1);
    }
   cy_en_sysclk_status_t status;
    status = Cy_SysClk_StartClkMeasurementCounters(CY_SYSCLK_MEAS_CLK_ECO, counter1,
clockMeasuredInfo[0].name); /* Start Clock Measurement Counter. See Code Listing 46. */
   CY_ASSERT(status == CY_SYSCLK_SUCCESS);
   while(Cy_SysClk_ClkMeasurementCountersDone() == false); /* Check if the Counter Measurement
is done. See Code Listing 47. */
    status = Cy_SysClk_ClkMeasurementCountersGetFreq(&clockMeasuredInfo[0].measuredFreq,
CLK_FREQ_ECO); /* Get ILO frequency. See Code Listing 48. */
   CY_ASSERT(status == CY_SYSCLK_SUCCESS);
   uint32_t Frequency = clockMeasuredInfo[0].measuredFreq;
   return (Frequency);
}
```



#### 6 補足情報

#### Code Listing 46 Cy\_SysClk\_StartClkMeasurementCounters() 関数

```
cy en sysclk status t Cy_SysClk_StartClkMeasurementCounters(cy en meas clks t clock1, uint32 t
count1, cy_en_meas_clks_t clock2)
{
    cy_en_sysclk_status_t rtnval = CY_SYSCLK_INVALID_STATE;
    if (!preventCounting /* don't start a measurement if about to enter DeepSleep mode */
        SRSS->unCLK_CAL_CNT1.stcField.u1CAL_COUNTER_DONE != Oul/*1 = done*/)
   SRSS->unCLK_OUTPUT_FAST.stcField.u4FAST_SEL0 = (uint32_t)clock1; /* (2) Setting the
reference clock (ECO). */
SRSS->unCLK_OUTPUT_SLOW.stcField.u4SLOW_SEL1 = (uint32_t)clock2; /* (3) Setting the measurement
clock (IL00). */
SRSS->unCLK_OUTPUT_FAST.stcField.u4FAST_SEL1 = 7ul; /*slow_sel1 output*/;
    rtnval = CY SYSCLK SUCCESS;
   /* Save this input parameter for use later, in other functions.
   No error checking is done on this parameter.*/
   clk1Count1 = count1;
    /* Counting starts when counter1 is written with a nonzero value. */
   SRSS->unCLK_CAL_CNT1.stcField.u24CAL_COUNTER1 = clk1Count1; /* (4) Set Count value and
Start Counter. */
   return (rtnval);
}
```

#### Code Listing 47 Cy\_SysClk\_ClkMeasurementCountersDone() 関数

```
__STATIC_INLINE bool Cy_SysClk_ClkMeasurementCountersDone(void)
{
    return (bool)(SRSS->unCLK_CAL_CNT1.stcField.u1CAL_COUNTER_DONE); /* 1 = done */ /* (5) Check completion of Clock Calibration Counter Operation. */
}
```



#### 6 補足情報

#### Code Listing 48 Cy\_SysClk\_ClkMeasurementCountersGetFreq() 関数

```
cy_en_sysclk_status_t Cy_SysClk_ClkMeasurementCountersGetFreq(uint32_t *measuredFreq, uint32_t
refClkFreq)
{
    if(SRSS->unCLK_CAL_CNT1.stcField.u1CAL_COUNTER_DONE != 1ul)
    {
        return(CY_SYSCLK_INVALID_STATE);
    }

    if(clk1Count1 == 0ul)
    {
        return(CY_SYSCLK_INVALID_STATE);
    }

    volatile uint64_t counter2Value = (uint64_t)SRSS-
>unCLK_CAL_CNT2.stcField.u24CAL_COUNTER2; /* Get ILO 0 Count value. */

    /* Done counting; allow entry into DeepSleep mode. */
    clkCounting = false;

    *measuredFreq = CY_SYSCLK_DIV_ROUND(counter2Value * (uint64_t)refClkFreq,
    (uint64_t)clk1Count1 ); /* (6) Get ILO 0 Frequency. */

    return(CY_SYSCLK_SUCCESS);
}
```

### 6.2.2 クロック調整カウンタ機能を使用した ILO0 の校正

#### 6.2.2.1 操作概要

ILO 周波数は製造時に決定されます。ILO 周波数は電圧および温度条件に応じて変化するため、ILO 周波数は適宜更新できます。

ILO 周波数のトリミングは CLK\_TRIM\_ILOx\_CTL レジスタの ILOx\_FTRIM ビットを使用して更新できます。 ILOx\_FTRIM ビットの初期値は 0x2C です。このビットの値を 0x01 増加させると周波数が 1.5% (標準) 増加します。このビット値を 0x01 だけ減少させると周波数が 1.5% (標準) 低下します。CLK\_TRIM\_ILO0\_CTL レジスタは WDT\_CTL.ENABLE によって保護されています。WDT\_CTL レジスタの仕様については TRAVEO™ T2G architecture TRM の Watchdog timer を参照してください。

クロック調整カウンタと CLK\_TRIM\_ILOx\_CTL レジスタを使用した ILO0 の校正のフロー例を図 21 に示します。



### 6 補足情報



図 21 ILO0 の校正

### 6.2.2.2 コンフィギュレーション

クロック調整カウンタ設定を使用した ILOO 校正での SDL の設定部のパラメータを表 30 に、関数を表 31 に示します。

表 30 クロック調整カウンタ設定を使用した ILOO 校正設定パラメータ一覧

| パラメータ                     | 説明                 | 値                    |
|---------------------------|--------------------|----------------------|
| CY_SYSCLK_ILO_TARGET_FREQ | ILO ターゲット周波数       | 32768ul (32.768 KHz) |
| ILO_0                     | ILO_0 設定パラメータを宣言する | 0ul                  |
| ILO_1                     | ILO_1 設定パラメータを宣言する | 1ul                  |
| ILONo                     | 測定クロックの宣言          | ILO_0                |
| iloFreq                   | 現在の ILO 0 周波数を保存する | -                    |



#### 6 補足情報

### 表 31 クロック調整カウンタ設定を使用した ILO0 校正設定関数一覧

| 関数                                 | 説明                                                     | 值                                |
|------------------------------------|--------------------------------------------------------|----------------------------------|
| Cy_WDT_Disable ()                  | ウォッチドッグタイマ無効                                           | _                                |
| Cy_WDT_Unlock()                    | ウォッチドッグタイマのロックを解<br>除する                                | _                                |
| GetILOClockFreq()                  | 現在の ILO 0 周波数を取得する                                     | _                                |
| Cy_SysClk_IloTrim (iloFreq, iloNo) | トリム設定<br>iloFreq: 現在の ILO 0 周波数<br>iloNo: ILO 番号のトリミング | iloFreq: iloFreq<br>iloNo: ILONo |

# 6.2.2.3 クロック調整カウンタ設定を使用した ILOO 校正の初期設定のサンプルコード

サンプルコードを Code Listing 49 に示します。

#### クロック調整カウンタ設定を使用した ILOO 校正の基本設定

```
#define CY_SYSCLK_DIV_ROUND(a, b) (((a) + ((b) / 2ull)) / (b)) /* Define CY_SYSCLK_DIV_ROUND
function. */
#define CY_SYSCLK_ILO_TARGET_FREQ 32768ul /* Define Target ILO 0 frequency. */
#define ILO 0
#define ILO 1
#define ILONo ILO_0 /* Define ILO 0 number. */
int32_t iloFreq;
int main(void)
   /* Enable global interrupts. */
   __enable_irq();
   Cy_WDT_Disable(); /* (1) Watchdog Timer disable. */
    /* return: Frequency of ILO */
   ILOFreq = GetILOClockFreq(); /* (2) Get Current ILO 0 frequency. See Code Listing 45 */
    /* Must unlock WDT before update Trim */
   Cy_WDT_Unlock(); /* Watchdog timer unlock. */
   Trim_diff = Cy_SysClk_IloTrim(ILOFreq,ILONo); /* Trimming the ILO 0. See Code Listing 50 */
   for(;;);
}
```



#### 6 補足情報

#### Code Listing 50 Cy\_SysClk\_IloTrim() 関数

```
int32 t Cy_SysClk_IloTrim(uint32 t iloFreq, uint8 t iloNo)
    /* Nominal trim step size is 1.5% of "the frequency". Using the target frequency. */
    const uint32_t trimStep = CY_SYSCLK_DIV_ROUND((uint32_t)CY_SYSCLK_ILO_TARGET_FREQ * 15ul,
1000ul); /* (3) Calculate Trimming Step. */
    uint32 t newTrim = Oul;
   uint32_t curTrim = 0ul;
    /* Do nothing if iloFreq is already within one trim step from the target */
   uint32_t diff = (uint32_t)abs((int32_t)iloFreq - (int32_t)CY_SYSCLK_ILO_TARGET_FREQ); /*
(4) Calculate Diff between current and target Frequency. */
    if (diff >= trimStep) /* Check if diff is greater than trimming step. */
        if(iloNo == 0u)
            curTrim = SRSS->unCLK TRIM IL00 CTL.stcField.u6IL00 FTRIM; /* (5) Read current
trimming value. */
        } /* (5) Read current trimming value. */
        else /* (5) Read current trimming value. */
        { /* (5) Read current trimming value. */
            curTrim = SRSS->unCLK_TRIM_ILO1_CTL.stcField.u6ILO1_FTRIM; /* (5) Read current
trimming value. */
       }
        if (iloFreq > CY_SYSCLK_ILO_TARGET_FREQ) /* Check if current frequency is smaller than
target frequency. */
        { /* iloFreq is too high. Reduce the trim value */
            newTrim = curTrim - CY_SYSCLK_DIV_ROUND(iloFreq - CY_SYSCLK_ILO_TARGET_FREQ,
trimStep); /* (6) Calculate new trim value. */
        } /* (6) Calculate new trim value. */
        else /* (6) Calculate new trim value. */
        { /* iloFreq too low. Increase the trim value. */ /* (6) Calculate new trim value. */
            newTrim = curTrim + CY SYSCLK DIV ROUND(CY SYSCLK ILO TARGET FREQ - iloFreq,
trimStep); /* (6) Calculate new trim value. */
       }
        /* Update the trim value */
        if(iloNo == 0u)
           if(WDT->unLOCK.stcField.u2WDT_LOCK != Oul) /* WDT registers are disabled */ /* Check
if Watchdog timer disabled. */
                return(CY_SYSCLK_INVALID_STATE);
            SRSS->unCLK TRIM ILO0 CTL.stcField.u6ILO0 FTRIM = newTrim; /* (7) Set New trimming
value */
```



#### 6 補足情報

```
} /* (7) Set New trimming value */
else /* (7) Set New trimming value */
{ /* (7) Set New trimming value */
SRSS->unCLK_TRIM_ILO1_CTL.stcField.u6ILO1_FTRIM = newTrim; /* (7) Set New trimming
value */
}
return (int32_t)(curTrim - newTrim);
}
```

### 6.3 CSV ダイヤグラム、およびモニタークロックとリファレンスクロックの関係

図 22 に CSV におけるモニタークロックとリファレンスクロックのクロックダイヤグラムを示します。モニタークロックとリファレンスクロックの関係を表 32 に示します。



#### 6 補足情報



図 22 CSV ダイヤグラム

#### 表 32 モニタークロックとリファレンスクロック

| csv コンポーネント | モニタークロック | リファレンス クロック | 注意事項                                                      |
|-------------|----------|-------------|-----------------------------------------------------------|
| CSV_HF0     | CSV_HF0  | CLK_REF_HF  | CLK_REF_HF は CLK_IMO,<br>EXT_CLK または CLK_ECO<br>から選択されます。 |
| CSV_HF1     | CLK_HF1  | CLK_REF_HF  | CLK_REF_HF は CLK_IMO,<br>EXT_CLK または CLK_ECO<br>から選択されます。 |

#### (続く)



### 6 補足情報

### 表 32 (続き) モニタークロックとリファレンスクロック

| CSV コンポーネント | モニタークロック        | リファレンス クロック     | 注意事項                                                      |
|-------------|-----------------|-----------------|-----------------------------------------------------------|
| CSV_HF2     | CLK_HF2         | CLK_REF_HF      | CLK_REF_HF は CLK_IMO,<br>EXT_CLK または CLK_ECO<br>から選択されます。 |
| CSV_HF3     | CLK_HF3         | CLK_REF_HF      | CLK_REF_HF は CLK_IMO,<br>EXT_CLK または CLK_ECO<br>から選択されます。 |
| CSV_HF4     | CLK_HF4         | CLK_REF_HF      | CLK_REF_HF は CLK_IMO,<br>EXT_CLK または CLK_ECO<br>から選択されます。 |
| CSV_HF5     | CLK_HF5         | CLK_REF_HF      | CLK_REF_HF は CLK_IMO,<br>EXT_CLK または CLK_ECO<br>から選択されます。 |
| CSV_HF6     | CLK_HF6         | CLK_REF_HF      | CLK_REF_HF は CLK_IMO,<br>EXT_CLK または CLK_ECO<br>から選択されます。 |
| CSV_HF7     | CLK_HF7         | CLK_REF_HF      | CLK_REF_HF は CLK_IMO,<br>EXT_CLK または CLK_ECO<br>から選択されます。 |
| CSV_REF     | CLK_REF_HF      | ILO0 (CLK_ILO0) | -                                                         |
| CSV_ILO     | ILO0 (CLK_ILO0) | CLK_LF          | CLK_LF は WCO, ILO1 また<br>は ECO prescaler から選<br>択されます。    |
| CSV_LF      | CLK_LF          | ILO0 (CLK_ILO0) | _                                                         |



### 7 用語集

# 7 用語集

### 表 33 用語集

| 説明 Audio subsystem。詳細は TRAVEO™ T2G architecture TRM の"Audio subsystem"を参照してください。  CAN FD は CAN with Flexible Data rate のことであり、CAN は Controller Area Network です。詳細は TRAVEO™ T2G architecture TRM の "CAN FD controller"を参照してください。  Fast clock。CLK_FAST は CM7 と CPUSS fast infrastructure に使用されます。 Fast clock。CLK_FAST は CM7 と CPUSS fast infrastructure に使用されます。 |  |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| subsystem"を参照してください。  CAN FD は CAN with Flexible Data rate のことであり、CAN は Controller Area Network です。詳細は TRAVEO™ T2G architecture TRM の "CAN FD controller" を参照してください。  Fast clock。CLK_FAST は CM7 と CPUSS fast infrastructure に使用されます。  Fast clock。CLK_FAST は CM7 と CPUSS fast infrastructure に使用されます。                                                           |  |
| Network です。詳細は TRAVEO™ T2G architecture TRM の "CAN FD controller"を参照してください。 Fast clock。CLK_FAST は CM7 と CPUSS fast infrastructure に使用されます。 Fast clock。CLK_FAST は CM7 と CPUSS fast infrastructure に使用されます。                                                                                                                                                      |  |
| Fast clock。CLK_FAST は CM7 と CPUSS fast infrastructure に使用されます。                                                                                                                                                                                                                                                                                                 |  |
|                                                                                                                                                                                                                                                                                                                                                                |  |
|                                                                                                                                                                                                                                                                                                                                                                |  |
| Fast clock。 CLK_FAST は CM7 と CPUSS fast infrastructure に使用されます。<br>(CYT6BJ シリーズを除く)                                                                                                                                                                                                                                                                            |  |
| Fast clock。 CLK_FAST は CM7 と CPUSS fast infrastructure に使用されます。<br>(CYT6BJ シリーズを除く)                                                                                                                                                                                                                                                                            |  |
| High frequency clock (高速クロック)。 CLK_HF は CLK_FAST と CLK_SLOW を動作させます。 CLK_HF, CLK_FAST および CLK_SLOW は同期しています。                                                                                                                                                                                                                                                   |  |
| Group clock。CLK_GR は周辺機能へのクロック入力です。                                                                                                                                                                                                                                                                                                                            |  |
| Memory clock。 CLK_MEM は CPUSS fast infrastructure を動作させます。                                                                                                                                                                                                                                                                                                     |  |
| Peripheral clock。CLK_PERI は CLK_SLOW, CLK_GR および周辺クロック分周器のクロックソースです。                                                                                                                                                                                                                                                                                           |  |
| Slow clock。CLK_FAST は CM0+と CPUSS slow infrastructure に使用されます。                                                                                                                                                                                                                                                                                                 |  |
| クロック調整カウンタには 2 つのクロックを使用してクロックを校正する機能があります。                                                                                                                                                                                                                                                                                                                    |  |
| Clock supervision                                                                                                                                                                                                                                                                                                                                              |  |
| External crystal oscillator (外部水晶発振器)。                                                                                                                                                                                                                                                                                                                         |  |
| External clock (外部クロック)                                                                                                                                                                                                                                                                                                                                        |  |
| Frequency locked loop (周波数ロックループ)                                                                                                                                                                                                                                                                                                                              |  |
| Internal low-speed ocillators (内部低速発振器)                                                                                                                                                                                                                                                                                                                        |  |
| Internal main oscillator (内部メイン発振器)                                                                                                                                                                                                                                                                                                                            |  |
| Local Interconnect Network。詳細は TRAVEO™ T2G architecture TRM の"Local Interconnect Network (LIN)"を参照してください。                                                                                                                                                                                                                                                      |  |
| 周辺クロック分周器は周辺機能を使用するためのクロックを動作させます。                                                                                                                                                                                                                                                                                                                             |  |
| Phase locked loop。この PLL は SSCG と Fractional operation を搭載していません。                                                                                                                                                                                                                                                                                              |  |
| Phase locked loop。この PLL は SSCG と Fractional operation を搭載しています。                                                                                                                                                                                                                                                                                               |  |
| Successive approximation register analog-to-digital converter (逐次比較型アナログ デジタル コンバータ)。詳細は TRAVEO™ T2G architecture TRM の"SAR ADC"を参照してください。                                                                                                                                                                                                                     |  |
|                                                                                                                                                                                                                                                                                                                                                                |  |



### 7 用語集

### 表 33 (続き) 用語集

| 2,00  | (480C) (180M)                                                                                                                           |
|-------|-----------------------------------------------------------------------------------------------------------------------------------------|
| 用語    | 説明                                                                                                                                      |
| SCB   | Serial communications block。詳細は TRAVEO™ T2G architecture TRM の" Serial communications block (SCB)"を参照してください。                            |
| SDHC  | Secure digital high capacity host controller。詳細は TRAVEO™ T2G architecture TRM の"SDHC host controller"を参照してください。                         |
| SMIF  | Serial memory interface。詳細は TRAVEO™ T2G architecture TRM の"Serial memory interface"を参照してください。                                           |
| TCPWM | Timer, Counter, and Pulse Width Modulator (タイマ, カウンタ, およびパルス幅変調器)。詳細は TRAVEO™ T2G architecture TRM の"Timer, counter, and PWM"を参照してください。 |
| WCO   | Watch crystal oscillator (時計用水晶発振器)。                                                                                                    |
|       |                                                                                                                                         |



#### 関連資料

### 関連資料

以下は、TRAVEO™T2G ファミリのデータシートとテクニカルリファレンスマニュアルです。これらの資料を入手についてはテクニカルサポートに連絡してください。

- [1] デバイスデータシート
  - CYT4BF datasheet 32-bit Arm® Cortex®-M7 microcontroller TRAVEO™ T2G family
  - CYT3BB/4BB datasheet 32-bit Arm® Cortex®-M7 microcontroller TRAVEO™ T2G family
  - CYT6BJ datasheet 32-bit Arm® Cortex®-M7 microcontroller TRAVEO™ T2G family (Doc No. 002-33466)
- [2] Body controller high ファミリ リファレンスマニュアル
  - TRAVEO™ T2G automotive body controller high family architecture technical reference manual (TRM)
  - TRAVEO™ T2G automotive body controller high registers technical reference manual (TRM) for CYT4BF
  - TRAVEO™ T2G automotive body controller high registers technical reference manual (TRM) for CYT3BB/4BB
  - TRAVEO T2G automotive body controller high registers technical reference manual (TRM) for CYT6BJ (Doc No. 002-36068)
- [3] ユーザーガイド
  - Setting ECO Parameters in TRAVEO™ T2G Family User Guide

さまざまな周辺機器にアクセスするためのサンプルソフトウェアとしてのスタートアップを含むサンプルドライバライブラリ (SDL) が提供されます。SDL は、公式の AUTOSAR 製品でカバーされないドライバの顧客へのリファレンスとしても機能します。SDL は自動車用規格に適合していないため、製造目的で使用できません。このアプリケーションノートのプログラムコードは SDL の一部です。SDL の入手については、テクニカルサポートに連絡してください。



### 改訂履歴

# 改訂履歴

| 版数    | 発行日        | 変更内容                                                                                                           |  |
|-------|------------|----------------------------------------------------------------------------------------------------------------|--|
| **    | 2019-11-25 | これは英語版 002-24434 Rev. **を翻訳した日本語版 002-28623 Rev. **です。                                                         |  |
| 英語版*A | _          | 本版は英語版のみの発行です。英語版の改訂内容: Updated<br>Configuration of the Clock Resources:                                       |  |
|       |            | Added flowchart and example codes in all instances.                                                            |  |
|       |            | Updated Configuration of FLL and PLL:                                                                          |  |
|       |            | Added flowchart and example codes in all instances.                                                            |  |
|       |            | Updated Configuration of the Internal Clock:                                                                   |  |
|       |            | Added flowchart and example codes in all instances.                                                            |  |
|       |            | Removed "Example for Configuring Internal Clock".                                                              |  |
| 英語版*B | _          | 本版は英語版のみの発行です。英語版の改訂内容: Updated to<br>Infineon template.                                                       |  |
| *A    | 2022-01-24 | これは英語版 002-24434 Rev. *C を翻訳した日本語版 002-28623 Rev. *A<br>です。英語版の改訂内容: Corrected "Section 3.4.Setting ILOO/ILO1" |  |
| 英語版*D | _          | 本版は英語版のみの発行です。英語版の改訂内容: Added specifications for CYT6BJ series in.                                             |  |
|       |            | Updated series name from CYT4B series to CYT4B/6B series.                                                      |  |
| *B    | 2024-11-27 | これは英語版 002-24434 Rev. *E を翻訳した日本語版 002-28623 Rev. *B<br>です。英語版の改訂内容: Template update; no content update.       |  |

#### Trademarks

All referenced product or service names and trademarks are the property of their respective owners.

Edition 2024-11-27 Published by Infineon Technologies AG 81726 Munich, Germany

© 2024 Infineon Technologies AG All Rights Reserved.

Do you have a question about any aspect of this document?

Email: erratum@infineon.com

Document reference IFX-xoo1708964629966

#### 重要事項

本手引書に記載された情報は、本製品の使用に関する 手引きとして提供されるものであり、いかなる場合も、本 製品における特定の機能性能や品質について保証する ものではありません。本製品の使用の前に、当該手引 書の受領者は実際の使用環境の下であらゆる本製品 の機能及びその他本手引書に記された一切の技術的 情報について確認する義務が有ります。インフィニオン テクノロジーズはここに当該手引書内で記される情報に つき、第三者の知的所有権の不侵害の保証を含むがこ れに限らず、あらゆる種類の一切の保証および責任を 否定いたします。

本文書に含まれるデータは、技術的訓練を受けた従業員のみを対象としています。本製品の対象用途への適合性、およびこれら用途に関連して本文書に記載された製品情報の完全性についての評価は、お客様の技術部門の責任にて実施してください。

#### 警告事項

技術的要件に伴い、製品には危険物質が含まれる可能性があります。当該種別の詳細については、インフィニオンの最寄りの営業所までお問い合わせください。

インフィニオンの正式代表者が署名した書面を通じ、インフィニオンによる明示の承認が存在する場合を除き、インフィニオンの製品は、当該製品の障害またはその使用に関する一切の結果が、合理的に人的傷害を招く恐れのある一切の用途に使用することはできないこと予めご了承ください。