# ERA Praktikum SS 2017 Digital Audio - Pegelanzeige Seriell/Parallel-Konverter

| ERA Praktikum SS 2017       | 1 |
|-----------------------------|---|
| 1. Einleitung               | 3 |
| 2. Aufgabenkurzbeschreibung | 3 |
| 3. Lösungsansätze           | 3 |
| 2.1 Lösungsweg A            | 4 |
| 2.1 Lösungsweg B            | 5 |
| 4. Bewertung der Ansätze    | 7 |
| 5. Entscheidungswahl        | 7 |

### 1. Einleitung

Im Rahmen des ERA-Praktikums an der TU München sollen zwei Projekte in einem Team von drei Studierenden bearbeitet werden.

Dies ist die Spezifikation zum Projekt 1 "Digital Audio - Pegelanzeige: Seriell/Parallel-Konverter".

## 2. Aufgabenkurzbeschreibung

Die Grundlage der Aufgabenstellung bietet eine Audioübertragung durch ein serielles Protokoll. Dafür werden drei Eingangssignale definiert: die zu übertragenden Daten (SDATA), die getaktete Shift Clock (SCLK) sowie ein Frame Sync zur Aufteilung des Datenstroms. Im Detail werden die vorzeichenbehafteten Audiodateien SDATA bei steigender Flanke von SCLK ausgegeben. Zusätzlich wechselt bei jedem neuen Dateiabschnitt FSYNC, um den neuen Anfang zu signalisieren. Letztgenannte Leitung ist als einzige zeitlich abhängig von der Samplefrequenz von FSYNC = 44.1 kHz. Pro FrameSync-Takt treten 64 SCLK-Takte auf.

Ziel der Aufgabe ist es, einen Seriell/Parallel-Konverter in VHDL zu implementieren. Hierbei wird der serielle Datenfluss als Eingangssignal angelegt, somit in der Entity definiert. Im als Konverter fungierenden Architectureabschnitt werden diese Signale umgewandelt in ein Ausgangssignal. Dieses stellt zwei 18-Bitwerte dar (LEFT und RIGHT). Nach jeder Datenstromsequenz wird ein Flag gesetzt, um den Beginn eines neuen Abschnitts zu kennzeichnen.

Um dies zu verwirklichen, werden im Folgenden zwei Vorgehensweisen vorgestellt.

# 3. Lösungsansätze

Nach genauerer Abwägung kristallisieren sich zwei Herangehensweisen heraus, die sich im Hinblick auf die Architektur unterscheiden: Beide Lösungsansätze werden durch Funktionalitätsbeschreibung mit Prozessen umgesetzt. Bei Lösungsweg A wird der Datenstrom in einen internen 36-Bit großen Vektor eingelesen, ein Counter dient zur Terminierung. Bei Lösungsweg B hingegen werden die Daten intern in zwei verschiedenen 18-Bit großen Vektoren gespeichert, der internen Steuerung dienen verschiedene interne Flags.

Bei beiden Ansätzen wird eine Entity geschrieben, in der SDATA, SCLK und FSYNC als Eingangssignale definiert werden. Durch den Eingang SDATA gehen 18-Bit Werte im Intervall von -131072 bis 131071 als serieller Datenstrom ein.

#### 2.1 Lösungsweg A

In der Architecture werden zunächst zwei interne Signale definiert: Ein Zähler signal counter: signed(5 downto 0) = 35 wird festgelegt, der die Bits des Eingangs SDATA zählt, um LEFT und RIGHT gleichzeitig als Vektoren ausgeben zu können. Außerdem wird der interne Vektor output, in denen die einzelnen Bits, bis zur Ausgabe gespeichert werden, als signal output: signed (35 downto 0), definiert.

Nun wird ein von SCLK abhängiger Prozess gestartet, der dem Outputvektor beginnend mit dem höchstwertigen Bit nacheinander die einzelnen Bits an der Stelle des Counters zuweist. Nach jeder Zuweisung wird der Counter dekrementiert.

Ist der Counter bei 0 angelangt, wird das Ausgabeflag gesetzt und den Ausgängen LEFT und RIGHT die jeweilige Hälfte des internen Vektors Output zugewiesen. Außerdem wird bei jeder steigenden Flanke von FSYNC der Counter wieder auf 35 gesetzt.

Falls der Datenstrom nicht an der Bitgrenze beginnt, sondern bei Bit  $x \neq MSB$ , so werden in diesem Ansatz die ersten Bits bis zum nächsten Beginn falsch konvertiert. Im Folgenden ist eine beispielhafte Umsetzung in VHDL-Code zu sehen.

```
1
 2
    entity audio_s2p is
 3
        port (
            sclk, fsync, sdata : in std_logic;
                                                             -- Eingänge definieren
 4
5
            left, right : out signed ( 17 downto 0 );
                                                             -- 18 Bit Ausgabewerte
 6
            flag : out std_logic
                                                             -- 1 Bit Ausgabeflag
7
        );
8
    end audio_s2p;
 9
10
    architecture converter of audio_s2p is
11
        signal output : signed ( 35 downto 0 );
12
                                                              -- interne Zwischenspeicherung der seriellen Daten
        signal counter : unsigned ( 5 downto 0 ) = 35;
13
                                                             -- Zähler um serielle Daten in Vektor einzufügen
14
15
        process ( sclk )
                                                              -- nur wenn sclk sich ändert, wird process betreten
16
        begin
17
            if falling_edge ( sclk )
                                                             -- wenn es sich um eine fallende Kante von sclk handelt
                output(counter) <= sdata;</pre>
                                                             -- keine Unterscheidung von left / right zu diesem Zeitpunkt
18
                                                             -- nach dem Einfügen wird counter um 1 dekrementiert
19
                counter <= counter - 1;</pre>
20
            end if;
21
        end process;
22
23
        process (fsync)
                                                              -- nur wenn sich fsync ändert, wird process betreten
24
        begin
             if rising_edge ( fsync ) then
25
                                                              -- nur bei steigender Flanke fsync wird counter zurückgesetzt
26
                counter = 35;
27
                                                             -- also erst wenn sowohl left als auch right eingelesen sind
            end if:
28
29
        end process;
30
        right <= output ( 17 downto 0 ) when counter = '0' -- wenn counter auf 0 steht, also left und
31
                                                             -- right eingelesen wurden, werden die unteren 18 bit
32
                                                              -- von output right zugewiesen
33
34
                     else right;
                                                             -- ansonsten bleibt der Wert von right beibehalten.
35
        left <= output ( 35 downto 18 ) when counter = '0' -- analog zur Zuweisung von right werden left die oberen
36
                                                             -- 18 bit von output zugewiesen wenn counter auf 0 steht
37
                     else left;
                                                             -- ansonsten bleibt der Wert von right beibehalten
        flag <= '1' when counter = '0'
                                                             -- Ausgabeflag wird für einen Takt auf 1 gesetzt
38
39
                                                             -- wenn counter auf 0 steht
40
                     else '0';
                                                              -- (im nächsten Durchlauf wurde counter resettet
41
                                                             -- und flag wird wieder auf 0 gesetzt)
42
    end converter;
43
```

# 2.1 Lösungsweg B

Da in diesem Lösungsansatz die eingelesenen Werte in zwei 18-Bit Vektoren i\_left und i\_right zwischengespeichert werden, muss hier nur ein 5-Bit Counter signal counter: signed (4 down to 0) definiert werden. Bei fallender Flanke der Clock und wenn FSYNC auf null gesetzt ist, werden im Prozess die Bits von SDATA i\_right zugewiesen, ansonsten i\_left.

Schließlich gibt es noch zwei interne Flagsignale h\_flag, i\_flag: unsigned=0, um die Ausgänge richtig setzen zu können. Wenn i\_flag und h\_flag beide null sind, wird dem Ausgangsflag 1 zugewiesen, sonst 0. Weitere Details sind im unten zu findenden Code beschrieben. Wie in Lösungsansatz A wird nach jeder Zuweisung der Counter um eins dekrementiert.

Gleichzeitig wechselt das interne Flag i\_flag seinen Wert, wenn der Counter 0 ist, somit nach jedem 18-Bit Paket des Datenstroms. Sobald i\_flag wieder auf 0 gesetzt ist, ist also ein kompletter LEFT / RIGHT Zyklus vorbei und den Ausgängen LEFT und RIGHT werden die Werte der internen Zwischenspeicher i\_left und i\_right zugewiesen.

In einem Concurrent Statement wird das interne Hilfsflag h\_flag auf 1 gesetzt, wenn i\_flag auf 0 gesetzt ist. Durch die Eigenschaft eines Concurrent Statements wird diese Änderung an h\_flag für die anderen Concurrent Statements erst im nächsten Durchlauf sichtbar.

Der Ausgang FLAG wird auf 1 gesetzt, wenn sowohl h\_flag als auch i\_flag 0 sind. Da dies durch die Zuweisung von h\_flag nur einen Durchlauf der Fall ist, wird FLAG im nächsten Durchlauf wieder auf 0 gesetzt.

Da der Counter bei jeder Änderung von FSYNC auf den Wert 18 zurückgesetzt wird, ist es kein Problem, wenn der Datenstrom in der Mitte eines 18-Bit Wertes beginnt. In diesem Fall würde erst mit der Ausgabe begonnen werden, wenn der nächste vollständige Abschnitt beginnt.

Auf der nächsten Seite folgt ein erster Implementierungsansatz in VHDL-Code.

```
entity audio_s2p is
 3
         port (
             sclk, fsync, sdata : in std_logic;
                                                              -- Eingänge definieren
 4
                                                              -- 18 Bit Ausgabewerte
 5
             left, right : out signed ( 17 downto 0 );
 6
             flag : out std_logic
                                                              -- 1 Bit Ausgabeflag
 7
 8
    end audio_s2p;
 9
10
11
    architecture converter of audio_s2p is
         signal i_left, i_right : signed ( 17 downto 0 );
12
                                                              -- interne Zwischenspeicherung der seriellen Daten
         signal i_flag : unsigned ( 0 downto 0 ) = 0;
                                                              -- internes Flag um zu speichern, ob sowohl left, als auch
13
                                                              -- right eingelesen wurden und zur Ausgabe bereit sind
14
                                                              -- internes Hilfsflag
15
         signal h_flag : std_logic;
16
         signal counter : unsigned ( 4 downto 0 ) = 17;
                                                              -- Zähler um serielle Daten in Vektor einzufügen
17
18
         process ( sclk )
                                                               -- nur wenn sclk sich ändert, wird process betreten
19
         begin
             if falling_edge ( sclk )
                                                              -- wenn es sich um eine fallende Kante von sclk handelt
20
21
                 case fsync is
                                                              -- Je nach aktuellem Wert von fsync wird ...
                     when '1' => i_left ( counter ) <= sdata; -- ... sdata in den 'linken' Vektor an Stelle 'counter' eingefügt
22
                     when others => i_right ( counter ) <= sdata; -- ... oder in den 'rechten' Vektor eingefügt
23
                 end case;
24
                 counter <= counter - 1;</pre>
25
                                                              -- nach dem Einfügen wird counter um 1 dekrementiert
26
                 if counter = 0 then
                                                              -- wenn counter = 0,
27
                     i_flag <= i_flag + 1;</pre>
                                                              -- wird i_flag invertiert (markiert, dass left bzw.
28
                                                              -- right nun vollständig ist)
29
                 end if:
             end if:
30
31
         end process;
32
33
         process (fsync)
                                                              -- nur wenn sich fsync ändert, wird process betreten
34
         begin
            counter = 17;
                                                              -- wenn fsync sich ändert, wird counter zurückgesetzt
35
                                                              -- (um Fehler zu vermeiden, falls Programm nicht direkt
36
                                                              -- beim Beginn eines 18 Bit Datenstroms gestartet wird)
37
38
         end process;
39
40
         h_flag <= '1' when i_flag = '0'
                                                               -- Wenn i_flag auf 0 gesetzt ist, wird h_flag auf 1 gesetzt.
                                                                   -- Da dies in einem Concurrent Statement geschiet, wird die
41
                                                                   -- Änderung des h_flags erst beim nächsten Durchlauf für
42
43
                                                                   -- die anderen Statements sichtbar, was ermöglich, dass
44
                                                                   -- das Ausgabeflag im nächsten Takt wieder auf 0 gesetzt wird.
45
                                                               -- wenn i_flag auf 1 gesetzt ist, wird h_flag auf wieder auf 0 gesetzt
                 else '0';
46
47
         right <= i_right when i_flag = '0' and h_flag = '0' -- erst wenn i_flag wieder auf 0 gesetzt wurde (also nach
48
49
                                                              -- einem kompletten left-right Zyklus) und das Hilfsflag
                                                              -- auf 0 steht (siehe h_flag), wird dem Ausgang 'right' der
50
                                                               -- neue Wert von i_right zugewiesen
51
                                                              -- ansonsten bleibt der Wert von right beibehalten.
52
                     else right:
         left <= i_left when i_flag = '0' and h_flag = '0'</pre>
53
                                                              -- analog zur Zuweisung von right
54
                     else left;
         flag <= '1' when i_flag = '0' and h_flag = '0'
                                                              -- Ausgabeflag wird für einen Takt auf 1 gesetzt wenn i_flag
55
56
                                                              -- auf 0 steht (also nach einem kompletten left-right Zyklus)
57
                                                              -- und h_flag auch auf 0 steht.
                     else '0';
                                                              -- Da h_flag im nächsten Durchlauf bereits auf 1 steht (siehe h_flag)
58
                                                             -- wird Ausgabeflag im nächsten Durchlauf wieder auf 0 gesetzt.
59
60
61
    end converter;
62
```

## 4. Bewertung der Ansätze

|           | Lösungsansatz A                                                                                                                                             | Lösungsansatz B                                                                                                            |
|-----------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------|
| Vorteile  | <ul> <li>Hohe Effizienz durch simplere interne Signalverarbeitung</li> <li>Einfache Implementierung ohne interne Flags</li> </ul>                           | <ul> <li>Signalbeginn ist irrelevant</li> <li>Fehlerunanfälliger da LEFT und<br/>RIGHT intern getrennt</li> </ul>          |
| Nachteile | <ul> <li>Bei Beginn abweichend vom<br/>Signalbeginn kommt es zu<br/>Fehlern</li> <li>Somit ist Konvertierung nur von<br/>Signalbeginn an möglich</li> </ul> | <ul> <li>Leicht ineffizient im Vergleich zu<br/>Ansatz A</li> <li>Aufwändigere Implementierung<br/>als Ansatz A</li> </ul> |

# 5. Entscheidungswahl

Lösungsansatz A wäre weniger aufwändig zu implementieren und etwas effizienter als Ansatz B, da nur ein internes 36-Bit größtes Signal zur Speicherung der LEFT und RIGHT Datenströme benötigt wird und auf die internen Flags verzichtet werden kann.

Problematisch ist jedoch, dass, falls die Konvertierung nicht genau am Anfang des SDATA erfolgt, der 36-Bit Counter versetzt wird und die LEFT und RIGHT Datenströme sich überlappen.

Unserer Meinung nach ist die Stabilität und das Funktionieren des Programmes unabhängig von dem Zeitpunkt der Konvertierung bei Lösungsansatz B wichtiger, als die geringfügig leichtere Implementierung oder der Effizienzgewinn bei Lösungsansatz A, da letztendlich unsere Komponente auch Teil der Audiopegelanzeige ist und die restlichen Komponenten sich auf unsere Konvertierung verlassen müssen.

Wir wählen also Lösungsansatz B zur Verwirklichung des Seriell/Parallel-Konverters in VHDL.