# 第二章 MOS器件与工艺基础

王晓华

#### VLSI的主流技术是MOS技术

==》MOS器件

### 目录

- 2.1 MOS晶体管基础
- 2.2 CMOS逻辑部件
- 2.3 MOS集成电路工艺基础
- 2.4 版图技术
- 2.5 发展的MOS器件技术.

#### 2.1 MOS晶体管基础

- ❖2.1.1 MOS晶体管结构及基本工作原理
- ❖2.1.2 MOS晶体管的阈值电压V<sub>T</sub>
- ❖2.1.3 MOS晶体管的电流-电压方程
- ❖2.1.4 MOS晶体管的平方律转移特性
- ❖2.1.5 MOS晶体管的跨导g<sub>m</sub>
- ❖2.1.6 MOS晶体管的直流导通电阻
- ❖2.1.7 MOS晶体管的交流电阻
- ❖2.1.8 MOS晶体管的最高工作频率
- ❖2.1.9 MOS晶体管的衬底偏置效应
- ❖2.1.10 CMOS结构.

#### 复习

正向导通



多数载流子:

掺杂:









wxnsnow@103.com





多数载流子: 掺杂:



#### 2.1.1 MOS晶体管结构(一)

\*MOSFET Metal-Oxide-Silicon Field Effect Transistor

❖平面型器件结构 (栅极Gate、漏极Drain、源极Source)



#### MOS晶体管结构(二)

❖NMOS 与PMOS 结构相似 掺杂类型不同

➤ NMOS: 在P型衬底上进行N型掺杂

➤ PMOS: 在N型衬底上进行P型掺杂



#### MOS晶体管结构(三)

- ❖沟道长度L:源漏掺杂区之间的距离
- ❖沟道宽度W: 垂直于沟道长度的有效源漏区尺寸



#### MOS晶体管结构(四)

- ❖栅极 (Gate): 多晶硅 Polysilicon
  - 原是绝缘体,经重扩散增加了载流子浓度变为导体,用作栅极和电极引线 (另外还可作为电阻、介质层、牺牲层)
- ❖ 二氧化硅:杂质的掩蔽作用(扩散速度慢);器件表面的保护和钝化作用;用于器件的电绝缘层与隔离层
- ❖二氧化硅在两个导电层(栅极与衬底)之间
  - ==》典型的平行板电容器
- ❖ 对栅极施加一定的正电荷, 在衬底必然感应异种电荷
- P型衬底多子为空穴?



#### NMOS晶体管基本工作原理(一)

• 当栅极施加相对于源极的正电压V<sub>GS</sub>,栅极的正电 荷在P型衬底上感应出等量的负电荷,随着V<sub>GS</sub>的增 加,衬底中接近二氧化硅界面处的负电荷越来越多



#### NMOS晶体管基本工作原理(一)

- 变化过程:
- □ V<sub>CS</sub>很小时: 栅极正电荷驱逐衬底表面空穴;
- □ V<sub>CS</sub>增大:正电荷耗尽,形成带固定负电荷的耗尽层;
- □ V<sub>CS</sub>再增大: 耗尽层向下延伸,少量电子被吸引到表面;
- □ V<sub>GS</sub>继续增大:表面积累的电子增多, ==》在表面处,电子 成为多数载流子 N型 (表面反型)
- $n^+ p n^+$
- -> n<sup>+</sup>-n n +: 表面反型
- ==》形成沟道区

此时  $V_{GS} = V_T$  阈值电压



# NMIOS晶体管基本工作原理(二) • 在漏源电压V<sub>DS</sub>作用下,电子由源极到漏极,形成漏源

Vcs越大,表面处的电子密度越大,

电流L。越大

□ V<sub>Ds</sub>很小时,V<sub>Ds</sub>与I<sub>Ds</sub>近似线性

#### 线性区



 $I_{DS}$ 

线性区的 I-V 特性

 $V_{DS}$ 

#### NMOS晶体管基本工作原理(三)

- □ V<sub>GS</sub>> V<sub>TN</sub>且一定时: V<sub>DS</sub>增大,漏端沟道区变薄
- $\square$  当 $V_{DS} = V_{GS} V_{TN}$ 时, 即漏端 $V_{GD} = V_{GS} V_{DS} = V_{TN}$ 时, 沟道夹断 沟道夹断点

临界饱和点 (饱和区与非饱和区的分界线



#### NMOS晶体管基本工作原理(三)

□V<sub>GS</sub>>V<sub>TN</sub>且一定时: V<sub>DS</sub>继续增大,漏端沟道消失, 沟道夹断点向源端趋近

饱和区:V<sub>DS</sub>增大电流几乎不变



图 2-5 NMOS 饱和时的状态



#### 沟道长度调制效应

- □沟道夹断点向源端趋近,实际沟道长度L变短
- ==》在饱和区的电流一电压特性不是水平直线
- □上翘 即V<sub>DS</sub>增大电流I<sub>DS</sub>也随之增大
- □沟道长度调制效应 (如图)
- □厄莱电压V<sub>A</sub>:

反映饱和区输出电流曲线上翘的程度

□沟道长度调制因子



#### PMOS晶体管基本工作原理

#### □ 与NMOS类似





图 2-8 PMOS 的电流-电压特性曲线

#### 增强型与耗尽型

- $\square$  增强型MOS管:  $V_{GS} = 0$ 时没有导电沟道
- □耗尽型MOS管:  $V_{CS} = 0$ 时已有导电沟道





耗尽型MOS管连接方式

增强型NMOS转移特性

耗尽型NMOS转移特性

增强型PMOS转移特性

耗尽型PMOS转移特性

图 2-13 MOS 晶体管的平方律转移特性 使耗尽型器件的表面沟道消失所施加的 电压(NMOS:负: PMQS:正。)

#### 增强型与耗尽型

#### 耗尽型MOS管连接方式



#### 耗尽型NMOS管电流一电压特性曲线



#### 增强型与耗尽型

- □增强型NMOS管
- 增强型PMOS管
- □ 耗尽型NMOS管 P耗尽型NMOS管
- 四种MOS管的表示符号









增强型NMOS晶体管

耗尽型NMOS晶体管

增强型PMOS晶体管

耗尽型PMOS晶体管

MOS 晶体管的表示符号 图 2-11

#### 2.1.2 MOS晶体管的阈值电压 $V_T$

- NMOS晶体管表面达到强反型时所对应的V<sub>GS</sub>值,称为阈值电压
- 影响阈值电压的因素:
- $\square$ A: 衬底掺杂浓度 (浓度低, $V_{\mathsf{T}}$ 小)
- □B: 材料的功函数差 (材料性质、掺杂类型与条件)
- □C: 二氧化硅中的电荷及性质
- □D: 栅极单位面积的电容(栅极氧化层厚度)

Q=CU C= k S/d d小C大敏感但易击穿

#### 2.1.3 MOS晶体管的电流-电压方程

· 萨氏方程: 其中λ为沟道长度调制因子

截止状态(
$$V_{GS} < V_{TN}$$
):  $I_{DS} = 0$ 

非饱和状态 
$$(V_{GS} \ge V_{TN}, V_{DS} < V_{GS} - V_{TN})$$
:
$$I_{DS} = K_{N} [2(V_{GS} - V_{TN})V_{DS} - V_{DS}^{2}]$$

饱和状态 (
$$V_{GS} \ge V_{TN}$$
,  $V_{DS} \ge V_{GS} - V_{TN}$ ) :

$$I_{DS} = K_{N} (V_{GS} - V_{TN})^{2} (1 + \lambda V_{DS})$$

其中
$$K_N = K_N'$$
  $\left[\frac{W}{L}\right]$   $K_N' = \frac{\mu_0 \varepsilon_{ox}}{2t_{ox}}$   $\frac{\mu_0 h$  电子迁移率,  $\varepsilon_{ox} h$  介电常数,

$$\mathbf{K}_{N}' = \frac{\boldsymbol{\mu}_{0} \boldsymbol{\varepsilon}_{ox}}{2 t_{ox}} \quad \boldsymbol{\varepsilon}_{o}$$

wxhsnow@163.com  $t_{ox}$ 为栅氧化层的厚度

#### MOS晶体管的电流-电压方程

非饱和状态 ( $V_{GS} \ge V_{TN}$ ,  $V_{DS} < V_{GS} - V_{TN}$ ):

$$I_{DS} = K_{N} [2(V_{GS} - V_{TN})V_{DS} - V_{DS}^{2}]$$

在非饱和区域, $V_{DS} \rightarrow 0$ ,  $V_{DS}^2$ 可忽略,方程变为线性关系

$$I_{DS} = K_{N} 2(V_{GS} - V_{TN})V_{DS}$$



图 2-12 NMOS 电流-电压特性曲线

#### 2.1.4 MOS晶体管的平方律转移特性

· 将MOS晶体管的栅一漏连接

则:  $V_{GS} = V_{DS}$ , 故 $V_{DS} > V_{GS} - V_{TN}$ , 饱和

$$I_{DS} = K_N (V_{GS} - V_{TN})^2 (1 + \lambda V_{DS})$$
 , 若  $\lambda$  忽 略 , 则 变 为  $I_{DS} = K_N (V_{GS} - V_{TN})^2$ 



增强型NMOS转移特性

耗尽型NMOS转移特性

增强型PMOS转移特性

耗尽型PMOS转移特性

图 2-13 MOS 晶体管的平方律转移特性

#### 增强型MOS管的一种特殊连接方式

#### 栅一漏连接









#### 2.1.5 MOS晶体管的跨导

- 衡量MOS器件的栅一源电压对源一漏电流控制能力的参数
- 忽略沟道长度调制效应 → = 0

$$g_{m} = \frac{\partial I_{DS}}{\partial V_{GS}}|_{V_{DS},V_{BS}=C}$$
   

$$\vdots g_{m} = 2K_{N}V_{DS} = \frac{\mu_{n}\varepsilon_{ox}}{t_{ox}} \cdot \frac{W}{L} \cdot V_{DS}$$

$$饱 和 g_{m} = \sqrt{2\mu_{n}C_{ox}(W/L)} I_{DS}$$

由此可知,NMOS晶体管的跨导与载流子的迁移率、晶体管的宽长比成正比;和栅氧化层的厚度成反比;还与器件所处的工作状态有关。

#### 2.1.6 MOS晶体管的直流导通电阻

• 定义:漏源电压与漏源电流的比值

❖非饱和:

$$R_{ON} = \frac{V_{DS}}{I_{DS}}$$

- ❖饱和:
- ❖在线性区:
- □当V<sub>GS</sub>一定时,沟道电阻近似一个不变的电阻



#### 2.1.7 MOS晶体管的交流电阻

- 交流电阻:  $r_d = \frac{\partial V_D}{\partial I_{DS}}$
- □不考虑 <sup>1</sup> ,应该为无穷大,实际10~500k
  - ▶非饱和区:
  - >线性区:
- □NMOS晶体管在线性区的 交流电阻等于饱和区的跨导 的倒数 wxhsnow@163.6



 $I_{DS}$ 

图 2-14 直流电阻与交流电阻

#### 直流电阻与交流电阻的区别

• 直流电阻:工作点Q处直流电压与直流电流的比值

• 交流电阻:工作点Q处切线的余切值

□线性区:

大小相等 (2.8式与2.11式)

□其他区域:

直流电阻小于交流电阻



图 2-14。直流电阻与交流电阻

#### 2.1.8 MOS晶体管的最高工作频率

- 当对栅极输入电容 $C_{GC}$ 的充放电电流和漏源交流电流流的数值相等时,所对应的工作频率为MOS晶体管的最高工作频率
- □由源极流出(流入)的电子流,一部分对电容充(放)电,一部分流经沟道流向漏极。
- □若全部用于对沟道的 完全失去放大能力。



#### 2.1.9 MOS晶体管的衬底偏置效应

- 假设 $V_{BS} = 0$ ,即不考虑电位对晶体管的影响
- 若衬底与源极不相连,即 $V_{RS}\neq 0$ ??



图 2-15 衬底偏置对器件影响的示意图

#### 衬底偏置效应

- 若衬底与源极不相连,即 $V_{BS}\neq 0$
- 衬底与源区反向偏置
- 反向偏置的PN结的耗尽层将展宽
- 在栅极电荷没有改变的情况下耗尽层的增厚必然导致沟道中可动电荷的减少
- 若要维持原有的导电水平,必须增加栅压
- ==》阈值电压提高now@163.com

#### 衬底偏置效应

• 背栅调制:

当衬底接一固定电位时,衬偏电压将随着源节点电位的变化而变化,产生对器件沟道电流的调制作用

- 背栅跨导g<sub>mB</sub>:
- □三个端口参数: g<sub>m</sub>、g<sub>ds</sub>、g<sub>mB</sub>
  对应MOS管的G-S、D-S、B-S三个信号端口
  wxhsnow@163.com



 $\mathbf{V}_{\mathbf{DD}}$ 

D

D

OUT

G

 $\mathbf{G}$ 

2.1.10 CMOS结构

• CMOS优点: 静态功耗小, 电路结构简单规则



图 2-16 CMOS 结构剖面示意图

## Thanks