# 数字逻辑与处理器基础实验 第二次作业

无 81 马啸阳 2018011054 2020 年 4 月 11 日

# 1 实验目的

- 掌握时序电路设计方法
- 掌握 Verilog 设计进阶和仿真
  - 设计一个具有异步复位控制的 4bits 十进制同步加法计数器
  - 用有限状态机设计序列检测器,掌握有限状态机的设计方法
  - 用移位寄存器和组合逻辑实现序列检测器

# 2 实验原理

### 2.1 加法计数器

加法计数器框图如图 1所示,异步加法计数器单元输入复位与时钟信号,在时钟上升沿加一,输出四位 BCD 码计数值并送入 BCD 译码器,输出到七段数码管显示,同时七段数码管低电平使能。本实验中,加法计数器使用行为级设计方法实现。



图 1: 加法计数器

## 2.2 有限状态机序列检测器

有限状态机框图如图 2所示,采用了 Mealy 机的设计,具有一个异步复位信号,状态存储于图中间的 D 触发器中,而左侧为根据输入与现态,通过多路选择器计算次态,作为触发器输入。输出由状态和输入共同经组合逻辑决定(经过一个触发器避免对输入的异步变化)。



图 2: 有限状态机序列检测器

用于检测序列 101011 的有限状态机状态转移图如图 3所示。



图 3: 有限状态机状态转移表

其中状态 A、B、C、D、E、F、G 分别表示输入序列(截至此时刻的最长匹配)为空、1、

10、101、1010、10101、101011。利用蕴含表法简化状态,合并 B、G,剩余六个状态,次态与输出表如表 1。

| 现态           | 次   | 态            | 输出   |      |  |
|--------------|-----|--------------|------|------|--|
| 邓心           | 输入1 | 输入 0         | 输入 1 | 输入 0 |  |
| *A           | В   | A            | 0    | 0    |  |
| В            | В   | $\mathbf{C}$ | 0    | 0    |  |
| $\mathbf{C}$ | D   | A            | 0    | 0    |  |
| D            | В   | $\mathbf{E}$ | 0    | 0    |  |
| $\mathbf{E}$ | F   | A            | 0    | 0    |  |
| F            | В   | $\mathbf{E}$ | 1    | 0    |  |

表 1: 有限状态机次态输出表

根据有限状态机的状态编码规则可给状态赋如表 2编码:

| $Q_1Q_0$ | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 0        | A  | В  | С  | F  |
| 1        |    | Ε  |    | D  |

表 2: 有限状态机状态赋值

但实际上在综合后, FPGA 中有限状态机会自动改为顺序编码(因为使用查找表时, 根据编码规则编码节省组合逻辑没有意义), 也可以使用独热码等其它编码方法。

## 2.3 移位寄存器序列检测器

移位寄存器实现的序列检测器框图如图 4所示。检测"101011"这个六位序列时,移位寄存器存储最近收到的六个输入信号,在时钟上升沿触发移位操作,存入最新的串行输入值,丢弃 6 个时钟周期前的输入。而序列检测只需将移位寄存器中所存的数据与待检测序列进行比较。使用行为级设计方法时,不必用 D 触发器实现移位寄存器,只需使用 Verilog 的拼接运算符即可。



图 4: 移位寄存器序列检测器

# 3 实验代码

# 3.1 文件清单

#### 3.2 加法计数器

带异步复位的 4 位 BCD 码加法计数器代码如下:

```
module counter (reset, clk, out);
   input reset;
   input clk;
   output [3:0] out;
   reg [3:0] out;
   always @(negedge reset or posedge clk) begin
       if (~reset)
           out <= 0;
10
       else begin
           if (out == 4'b1001)
12
                out <= 4'b0000;
13
           else
                out <= out + 1;
15
       end
16
   end
17
   endmodule
```

#### 接 BCD 译码器后顶层单元代码如下:

```
module top (reset, clk, leds, EN);
input reset;
input clk;
output [7:0] leds;
output EN;

wire [7:0] leds;
wire [3:0] bcd;
wire EN;

counter cnt (reset, clk, bcd);
BCD7 bcd7 (bcd, leds, EN);

endmodule
```

testbench 代码如下,主要测试了异步的复位功能与两个周期的计数功能:

```
1    `timescale 1ns/1ps
2    `define PERIOD 10
```

```
module top_tb;
4
   reg reset;
   reg clk;
   wire [7:0] leds;
   wire EN;
   initial begin
10
       reset <= 0;
11
       clk <= 0;
13
   end
14
   initial fork
15
       #150 reset <= 1;
16
       #380 reset <= 0;
17
       forever
18
            #(`PERIOD/2) clk <= ~clk;</pre>
19
       #400 $finish;
20
21
   join
   top counter_top (
23
            .reset (reset),
24
            .clk (clk),
            .leds (leds),
26
            .EN (EN)
27
       );
29
   endmodule
```

管脚约束文件从略, 详见附件代码, 下同。

# 3.3 有限状态机序列检测器

有限状态机代码如下,使用三段式有限状态机设计,为 Mealy 机。

```
module fsm (clk, reset, in, out);
input clk, reset, in;
output out;
reg out;
```

```
reg [2:0] current_state, next_state;
   localparam A=3'b000;
   localparam B=3'b001;
   localparam C=3'b011;
   localparam D=3'b110;
   localparam E=3'b101;
11
   localparam F=3'b010;
13
   always @(negedge reset or posedge clk) begin
14
        if (~reset)
            current_state <= A;</pre>
16
        else
17
            current_state <= next_state;</pre>
   end
19
20
   always @(current_state or in) begin
21
        case (current_state)
22
            A: next_state <= in ? B : A;
23
                     B: next_state <= in ? B : C;</pre>
24
                     C: next_state <= in ? D : A;</pre>
                     D: next_state <= in ? B : E;</pre>
26
                     E: next_state <= in ? F : A;</pre>
27
                     F: next_state <= in ? B : E;
                     default: next_state <= A;</pre>
29
        endcase
30
   end
32
   always @(negedge reset or posedge clk) begin
33
            if (~reset)
34
            out <= 0;
35
        else
36
                     out <= (current_state == F && in) ? 1 : 0;
   end
38
   endmodule
```

testbench 代码如下,为连续两段示例输入序列。

```
timescale 1ns/1ps
define PERIOD 10
```

```
module fsm_tb;
   reg reset;
   reg clk;
   reg in;
   wire out;
   initial begin
       reset <= 0;
11
       clk <= 0;
12
   end
   initial fork
15
       #(`PERIOD) reset <= 1;</pre>
       forever
17
            #(`PERIOD/2) clk <= ~clk;</pre>
18
   join
19
20
   initial begin
21
       \#(PERIOD) in = 0;
22
       \#(PERIOD) in = 0;
       \#(PERIOD) in = 1;
24
       \#(PERIOD) in = 0;
25
       \#(PERIOD) in = 1;
26
       \#(PERIOD) in = 0;
27
       \#(PERIOD) in = 1;
28
       #(`PERIOD) in = 1;
       \#(PERIOD) in = 0;
30
       \#(PERIOD) in = 1;
31
       \#(PERIOD) in = 0;
32
       \#(PERIOD) in = 1;
33
       \#(PERIOD) in = 1;
34
       \#(PERIOD) in = 1;
       \#(PERIOD) in = 0;
36
       \#(PERIOD) in = 0;
37
       \#(PERIOD) in = 0;
       \#(`PERIOD) in = 1;
39
       \#(PERIOD) in = 0;
40
       \#(PERIOD) in = 1;
41
       \#(PERIOD) in = 0;
42
```

```
\#(PERIOD) in = 1;
        \#(PERIOD) in = 1;
44
        \#(PERIOD) in = 0;
45
        \#(`PERIOD) in = 0;
        \#(PERIOD) in = 0;
47
        \#(PERIOD) in = 0;
48
        \#(`PERIOD) in = 1;
        \#(PERIOD) in = 0;
50
        \#(`PERIOD) in = 1;
51
        \#(PERIOD) in = 0;
52
        \#(PERIOD) in = 1;
53
        \#(PERIOD) in = 1;
54
        \#(PERIOD) in = 0;
55
        \#(PERIOD) in = 1;
56
        \#(PERIOD) in = 0;
57
        \#(`PERIOD) in = 1;
        \#(`PERIOD) in = 1;
59
        \#(PERIOD) in = 1;
60
        \#(PERIOD) in = 0;
61
        \#(`PERIOD) in = 0;
62
        \#(PERIOD) in = 0;
63
        \#(`PERIOD) in = 1;
64
        \#(PERIOD) in = 0;
65
        \#(PERIOD) in = 1;
66
        \#(`PERIOD) in = 0;
67
        \#(PERIOD) in = 1;
        \#(`PERIOD) in = 1;
69
        \#(PERIOD) in = 0;
70
        \#(`PERIOD) in = 0;
       $finish;
72
   end
73
   fsm t_fsm (
75
            .clk(clk),
76
            .reset(reset),
            .in(in),
78
            .out(out)
79
       );
81
```

82 endmodule

# 3.4 移位寄存器序列检测器

移位寄存器代码如下,这是一个右移串行输入、并行输出寄存器,复位时存储数据清零:

```
module shift_register (clk, reset, in, out);
input clk, reset, in;
output [5:0] out;
reg [5:0] out;

always @(negedge reset or posedge clk) begin
   if (~reset)
       out <= 0;
else
   out <= {in, out[5:1]};
end
endmodule</pre>
```

加入比较寄存器值的组合逻辑后,顶层模块代码如下。由于是右移寄存器,因此存储的先前序列是反向存储的,与待匹配序列反向匹配。

```
module detector (clk, reset, in, out, register);
   input clk, reset, in;
   output out;
   output [5:0] register;
   reg out;
   wire [5:0] register;
   shift_register sr(clk, reset, in, register);
10
   always @(register) begin
11
           if (register[5:0] == 6'b110101) // register stores reverse of 101011
12
13
                    out <= 1;
           else
14
                    out <= 0;
15
16
   end
   endmodule
17
```

testbench 与有限状态机序列检测器类似,同样为连续两段示例输入序列,除例化序列检测器模块不同外其它完全一致,此处略去具体代码。

# 4 仿真结果与分析

## 4.1 加法计数器

加法计数器仿真结果如图 5所示,能够正确地执行异步复位、加法计数及 BCD 码译码功能。



图 5: 加法计数器仿真结果

电路功能单元占用 FPGA 逻辑资源情况如图 6所示,共占用了 7 个 LUT 和 4 个寄存器。 其中加法计数器占用了 3 个 LUT 和 4 个寄存器,其余 4 个 LUT 由 BCD 译码单元占用。

| Name                 | Slice LUTs<br>(20800) | Slice Registers<br>(41600) | Slice<br>(8150) | LUT as Logic<br>(20800) | Bonded IOB<br>(106) | BUFGCTRL<br>(32) |
|----------------------|-----------------------|----------------------------|-----------------|-------------------------|---------------------|------------------|
| √ N top              | 7                     | 4                          | 3               | 7                       | 11                  | 1                |
| cnt (counter)        | 3                     | 4                          | 2               | 3                       | 0                   | 0                |
| <b>I</b> bcd7 (BCD7) | 4                     | 0                          | 1               | 4                       | 0                   | 0                |

图 6: 加法计数器资源报告

加法计数器电路图如图 7所示, 含 5 个 LUT (实现中多个 LUT 可用一个 6 输入 LUT 实现, 因而实际 LUT 数目更少) 和 3 个触发器。

其中四个带异步复位的 D 触发器(FDCE)接在 LUT 后用以与时钟沿同步,在每个时钟上升沿计数。两个 1 输入 LUT 配置均为 2'b01,即输入 0 时输出 1,输入 1 时输出 0,相当于非门。复位信号经过该非门接入各触发器复位端,低电平时实现 FDCE 高电平复位功能。out\_reg[0] 的 D 触发输入为 out[0] 取反,即 out[0] 每个时钟周期取反,符合计数器。out[1]\_i\_1 配置为 16'h2C3C=16'b0010\_1100\_0011\_1100, 输入有对应 10=out[2],11=out[1],12=out[0],13=out[3]。out[2]\_i\_1 配置为 16'h6F80=16'b0110\_1111\_1000\_0000,输入有对应 10=out[2],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[1],11=out[



图 7: 加法计数器电路图

I2=out[0], I3=out[3]。表 3说明 LUT 配置实现计数功能, 其中 out 次态表示下一个时钟上升 沿到来后触发输出的值, 即当前 LUT 的输出, 可见确实实现加法计数器功能, 9 的次态为 0, 超过 9 的状态也会递增直至溢出得 0 自启动。

| out     | out[1]_i_1 输入 | out[2]_i_1 输入 | out[3]_i_1 输入 | out 次态  |
|---------|---------------|---------------|---------------|---------|
| 4'b0000 | 4'b0000       | 3'b000        | 4'b0000       | 4'b0001 |
| 4'b0001 | 4'b0100       | 3'b100        | 4'b0100       | 4'b0010 |
| 4'b0010 | 4'b0010       | 3'b010        | 4'b0010       | 4'b0011 |
| 4'b0011 | 4'b0110       | 3'b110        | 4'b0110       | 4'b0100 |
| 4'b0100 | 4'b0001       | 3'b001        | 4'b0001       | 4'b0101 |
| 4'b0101 | 4'b0101       | 3'b101        | 4'b0101       | 4'b0110 |
| 4'b0110 | 4'b0011       | 3'b011        | 4'b0011       | 4'b0111 |
| 4'b0111 | 4'b0111       | 3'b111        | 4'b0111       | 4'b1000 |
| 4'b1000 | 4'b1000       | 3'b000        | 4'b1000       | 4'b1001 |
| 4'b1001 | 4'b1100       | 3'b100        | 4'b1100       | 4'b0000 |
| 4'b1010 | 4'b1010       | 3'b010        | 4'b1010       | 4'b1011 |
| 4'b1011 | 4'b1110       | 3'b110        | 4'b1110       | 4'b1100 |
| 4'b1100 | 4'b1001       | 3'b001        | 4'b1001       | 4'b1101 |
| 4'b1101 | 4'b1101       | 3'b101        | 4'b1101       | 4'b1110 |
| 4'b1110 | 4'b1011       | 3'b011        | 4'b1011       | 4'b1111 |
| 4'b1111 | 4'b1111       | 3'b111        | 4'b1111       | 4'b0000 |

表 3: 加法计数器 LUT 配置表

# 4.2 有限状态机序列检测器

有限状态机序列检测器仿真结果如图 8所示,正确检出了所有 101011 序列,包括重叠序列。此仿真中输入在时钟下降沿改变,实际输入在时钟上升沿同步改变也正确。



图 8: 有限状态机序列检测器仿真结果

电路功能单元占用 FPGA 逻辑资源情况如图 9所示, 共占用了 3 个 LUT 和 4 个寄存器。

| Name  | Slice LUTs | Slice Registers | Slice  | LUT as Logic | Bonded IOB | BUFGCTRL |
|-------|------------|-----------------|--------|--------------|------------|----------|
|       | (20800)    | (41600)         | (8150) | (20800)      | (106)      | (32)     |
| N fsm | 3          | 4               | 2      | 3            | 4          | 1        |

图 9: 有限状态机序列检测器资源报告

电路图如图 10所示, 含 4 个 LUT 和 3 个触发器。有限状态机状态如图 11所示,被修改 为顺序编码而非代码中所给人工编码,因为使用 LUT 查找次态时,不同编码不影响使用 LUT 数量(同时这个状态机中组合逻辑较少,使用独热码需要 6 个触发器及额外的 LUT, 较浪费 资源)。其中 3 个触发器(FDCE)用以存储状态的 3 位,复位信号同加法计数器一样,经过 1 输入 LUT 求反送入各触发器,还有 1 个触发器用以在 Mealy 机中隔离输入,使输出保持同 步。



图 10: 有限状态机序列检测器电路图

INFO: [Synth 8-802] inferred FSM for state register 'current\_state\_reg' in module 'fsm'

| Previous Encoding | New Encoding | State |  |
|-------------------|--------------|-------|--|
| 000               | 000          | A     |  |
| 001               | 001          | В     |  |
| 011               | 010          | c     |  |
| 110               | 011          | р     |  |
| 101               | 100          | E     |  |
| 010               | 101          | F     |  |

INFO: [Synth 8-3354] encoded FSM with state register 'current\_state\_reg' using encoding 'sequential' in module 'fsm'

#### 图 11: 有限状态机状态

FSM\_sequential\_current\_state[1]\_i\_1 配置为 16'h0024=16'b0000\_0000\_0010\_0100,输 入有对应 I0=in, I1=current state[0] (简记 FSM sequential current state reg[0] 输出,下

同), I2=current\_state[1], I3=current\_state[2]。FSM\_sequential\_current\_state[2]\_i\_1 配置 为 16'h0EA0=16'b0000\_1110\_1010\_0000,输入有对应 I0=current\_state[2],I1=current\_state[1], I2=in, I3=current\_state[0]。out\_i\_1 配置为 16'h0800=16'b0000\_1000\_0000\_0000, 输入有对应 I0=current\_state[2], I1=current\_state[0], I2=current\_state[1], I3=in。

FSM\_sequential\_current\_state\_reg[0] 输入 in, FSM\_sequential\_current\_state\_reg[1] 输入 FSM\_sequential\_current\_state[1]\_i\_1 输出, FSM\_sequential\_current\_state\_reg[2] 输入 FSM\_sequential\_current\_state[2]\_i\_1 输出。有限状态机的状态转移表如表 4所示,以 I1、I2、I3 分别表示 FSM\_sequential\_current\_state[1]\_i\_1、FSM\_sequential\_current\_state[2]\_i\_1 和 out\_i\_1 的输入,每一列两个值分别表示输入 0/1 的情形。

| 现态        | I1              | I2              | I3              | 次态                  | out |
|-----------|-----------------|-----------------|-----------------|---------------------|-----|
| 3'b000(A) | 4'b0000/4'b0001 | 4'b0000/4'b0100 | 4'b0000/4'b1000 | 3'b000(A)/3'b001(B) | 0/0 |
| 3'b001(B) | 4'b0010/4'b0011 | 4'b1000/4'b1100 | 4'b0010/4'b1010 | 3'b010(C)/3'b001(B) | 0/0 |
| 3'b010(C) | 4'b0100/4'b0101 | 4'b0010/4'b0110 | 4'b0100/4'b1100 | 3'b000(A)/3'b011(D) | 0/0 |
| 3'b011(D) | 4'b0110/4'b0111 | 4'b1010/4'b1110 | 4'b0110/4'b1110 | 3'b100(E)/3'b001(B) | 0/0 |
| 3'b100(E) | 4'b1000/4'b1001 | 4'b0001/4'b0101 | 4'b0001/4'b1001 | 3'b000(A)/3'b101(F) | 0/0 |
| 3'b101(F) | 4'b1010/4'b1011 | 4'b1001/4'b1101 | 4'b0011/4'b1011 | 3'b100(E)/3'b001(B) | 0/1 |
| 3'b110    | 4'b1100/4'b1101 | 4'b0011/4'b0111 | 4'b0101/4'b1101 | 3'b000(A)/3'b101(F) | 0/0 |
| 3'b111    | 4'b1110/4'b1111 | 4'b1011/4'b1111 | 4'b0111/4'b1111 | 3'b100(E)/3'b001(B) | 0/0 |

表 4: 有限状态机 LUT 配置表

可见更改为顺序编码的状态均符合先前所确定的状态转移与输出规则,仅是编码做了改变,而不存在的状态则未必如程序中所设定默认跳转回初态,但仍然输出 0,且在一个时钟周期后均跳转回已存在状态,可自启动。

#### 4.3 移位寄存器序列检测器

移位寄存器序列检测器仿真结果如图 12所示,正确检出序列,移位寄存器反向存储的是 先前六个输入。



图 12: 移位寄存器序列检测器仿真结果

电路功能单元占用 FPGA 逻辑资源情况如图 13所示, 共占用了 2 个 LUT 和 11 个寄存

## 器。

| Name                | Slice LUTs<br>(20800) | Slice Registers<br>(41600) | Slice<br>(8150) | LUT as Logic<br>(20800) | Bonded IOB<br>(106) | BUFGCTRL<br>(32) |
|---------------------|-----------------------|----------------------------|-----------------|-------------------------|---------------------|------------------|
| ∨ N detector        | 2                     | 11                         | 2               | 2                       | 10                  | 1                |
| sr (shift_register) | 2                     | 11                         | 2               | 2                       | 0                   | 0                |

图 13: 移位寄存器序列检测器资源报告

电路图如图 14所示, 为 6 个 D 触发器依次相连, 从而在每个时钟上升沿移位, 空位由输入 补齐,最后的 6 输入 LUT 用来与待测序列比较,是独热的 LUT(配置 64'h0000\_0000\_4000\_0000)。



图 14: 移位寄存器序列检测器电路图