# Laboratorio di Elettronica e Tecniche di Acquisizione Dati 2022-2023

# Elettronica digitale (1<sup>a</sup> parte)

cfr. http://physics.ucsd.edu/~tmurphy/phys121/phys121.html

# **ADC (1)**

- Dal punto di vista funzionale gli ADC sono dei classificatori:
  - L' intervallo di variabilità del segnale  $V_x$  viene diviso in n intervalli, detti canali, di ampiezza costante K. Definiamo quindi  $V_i$  = K i +  $V_o$
  - Il segnale in ingresso V<sub>x</sub> viene classificato nel canale i-esimo se è verificata la relazione

$$V_{i-1} < V_{x} < V_{i}$$

 Inevitabilmente si ha un errore di quantizzazione

# **ADC (2)**



#### Comparatori

- è spesso utile generare un segnale elettrico "forte" associato con un certo evento (cfr. trigger)
- possiamo utilizzare un comparatore per confrontare un segnale con una certa soglia
  - può essere una temperatura, una pressione, etc...: qualsiasi cosa che possa essere trasformata in un voltaggio
- possiamo utilizzare un operazionale invertente senza feedback
  - input invertente alla soglia
  - input non-invertente collegato al segnale da testare
  - l'operazionale farà uscire un segnale (a fondo scala) negativo se il segnale è < della soglia, positivo se il segnale è > della soglia
- purtroppo l'operazionale è lento (basso "slew rate")
  - 15 V/μs significa 2 μs per arrivare a fondo scala se alimentato  $\pm 15$  V

# Esempio (reale) di comparatore





- quando  $V_{in} < V_{ref}$ ,  $V_{out}$  è "pulled-up" (attraverso il resistore di "pullup", usualmente 1 k $\Omega$  o più)
  - questa configurazione è chiamata a "collettore aperto": l'uscita è il collettore di un transistor npn. In saturazione è tirata verso l'emettitore (ground), ma se non c'è corrente di base il collettore è tirato al voltaggio di pull-up
- l'uscita è una versione "digitale" del segnale
  - i valori "alto" e "basso" sono configurabili (ground e 5V, nell'esempio)
- possono essere utili anche per convertire un segnale "lento" in uno "veloce"
  - se è necessatia una maggiore precisione di "timing"

# "digitale" continuo discreto analogico digitale Stati logici solo due possibili stati 1, alto (H), vero (true) 0, basso (L), falso (false)

#### Algebra booleana

sistema matematico per l'analisi di stati logici



# Porte logiche di base - OR



| Α | В | Q |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |



$$A+B+C = (A+B)+C = A+(B+C)$$
  
 $A+B = B+A$   
 $A+1 = 1, A+A = A, A+0 = A$ 

#### Porte logiche di base - AND



| Α | В | Q |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |



$$A \cdot B \cdot C = (A \cdot B) \cdot C = A \cdot (B \cdot C)$$
  
 $A \cdot B = B \cdot A$   
 $A \cdot 1 = A, A \cdot A = A, A \cdot 0 = 0$   
 $A \cdot (B+C) = A \cdot B + A \cdot C$ 

# Porte logiche di base - NOT





$$\overline{A} = A$$

$$\overline{A} + A = 1$$

$$A \cdot A = 0$$

$$A + \overline{A} \cdot B = A + B$$

sapendo che

$$B+1=1, A\cdot 1=A, \overline{A}+A=1$$

$$A + \overline{A} \cdot B = A \cdot (B+1) + \overline{A} \cdot B = A \cdot B + A + \overline{A} \cdot B = A \cdot \overline{A} \cdot B = A \cdot$$

# Porte logiche di base – NAND

#### **NAND**



| Α | В | Q |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |



porta universale

# Porte logiche di base – NOR

#### **NOR**



| Α | В | Q |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 0 |



# Porte logiche di base – XOR

#### **XOR**



| A | В | Q |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |

#### OR esclusivo



# Manipolazione dati

- tutta la "manipolazione" è basata sulla logica
- la logica segue regole ben precise, producendo uscite deterministiche, funzione solamente degli input



| AND |   |  |  |
|-----|---|--|--|
| AB  | C |  |  |
| 0 0 | 0 |  |  |
| 0 1 | 0 |  |  |
| 1 0 | 0 |  |  |
| 1 1 | 1 |  |  |

| NOR |   |   |  |
|-----|---|---|--|
| _A  | B | C |  |
| 0   | 0 | 1 |  |
| 0   | 1 | 0 |  |
| 1   | 0 | 0 |  |
| 1   | 1 | 0 |  |

$$A \longrightarrow C \longrightarrow B \longrightarrow C$$

| A | В | С | f(A, B, C) |
|---|---|---|------------|
| 0 | 0 | 0 | 1          |
| 0 | 0 | 1 | 0          |
| 0 | 1 | 0 | 0          |
| 0 | 1 | 1 | 1          |
| 1 | 0 | 0 | 0          |
| 1 | 0 | 1 | 0          |
| 1 | 1 | 0 | 1          |
| 1 | 1 | 1 | 1          |

#### Algebra Booleana

#### Prima forma canonica (esempio)

$$f(A,B,C) = (\overline{A} \cdot \overline{B} \cdot \overline{C}) + (\overline{A} \cdot B \cdot C) + (A \cdot B \cdot \overline{C}) + (A \cdot B \cdot C)$$

Ogni riga come prodotto (AND) dei termini naturali (se 1) o complementati (se 0) Somma (OR) delle righe con valore pari a 1.

#### Seconda forma canonica (esempio)

$$f(A,B) = (A+B)(\overline{A}+B)(\overline{A}+\overline{B})$$

Ogni riga come somma (OR) dei termini naturali (se 1) o complementati (se 0)
Prodotto (AND) delle righe con valore pari a 0.

| A | В | f(A,B) |
|---|---|--------|
| 0 | 0 | 0      |
| 0 | 1 | 1      |
| 1 | 0 | 0      |
| 1 | 1 | 0      |

# Algebra Booleana

Algebra booleana

trasformare una funzione logica in un' altra di più facile implementazione hardware

#### Teoremi di De Morgan



$$\overline{A \cdot B \cdot C \cdot \dots} = \overline{A} + \overline{B} + \overline{C} + \dots$$

$$A + B + C + \dots = A \cdot B \cdot C \cdot \dots$$

Il complemento dell' AND di più variabili logiche è dato dall' OR dei complementi

Il complemento dell' OR di più variabili logiche è dato dall' AND dei complementi



# Algebra Booleana

Un circuito AND per logica positiva funziona come un OR per logica negativa



non è necessario usare i tre circuiti di base

bastano due



OR e NOT oppure AND e NOT



$$\bigcirc$$
 Q  $\overline{\overline{A} + \overline{B}} \Leftrightarrow A \cdot B$   $\overline{A} = B$ 



$$- Q \quad \overline{\overline{A} \cdot \overline{B}} \Leftrightarrow A + B$$

#### Tutta la logica con la sola NAND









#### Tutta la logica con la sola NAND



#### XOR = (A NAND B) AND (A OR B)

- la OR già sappiamo come farla di sole porte NAND
- 6 NAND in totale: 3 per la OR, 2 per la AND e 1 per la NAND
- questa è una XNOR, che utilizzando un'altra NAND viene negato

#### **Aritmetica**

sommiamo due numeri binari:

```
00101110 = 46
+ 01001101 = 77
01111011 = 123
```

come lo abbiamo fatto? Definiamo le nostre "regole":

```
0 + 0 = 0;

0 + 1 = 1 + 0 = 1;

1 + 1 = 10 (2): (0, riporto 1);

1 + 1 + (1 di riporto) = 11 (3): (1, riporto 1)
```

- proviamo ad associare una porta logica a queste "regole"
  - essendo una somma pensiamo subito alla OR
  - il caso "'1+1=0 (riporto1)' si adatta meglio alla XOR
  - ancora manca le gestione del riporto

XOR

AB C

0 0 0

0 1 1

1 0 1

1 1 0

# Half Adder



| A       | В | 5 | R |  |
|---------|---|---|---|--|
| 0       | 0 | 0 | 0 |  |
| 0       | 1 | 1 | 0 |  |
| 1       | 0 | 1 | 0 |  |
| 1       | 1 | 0 | 1 |  |
|         |   |   |   |  |
| XOR AND |   |   |   |  |



$$S = A \oplus B = \overline{A} \cdot B + A \cdot \overline{B}$$

$$R = A \cdot B$$

#### Half Adder

Somma binaria è analoga alla somma decimale:

- 1) sommare i due bit corrispondenti al digit 2<sup>n</sup>
- 2) sommare il risultato al riporto dal digit 2<sup>n-1</sup>

Il circuito sommatore a due ingressi è detto Half Adder (ne occorrono due per fare una somma completa: riporto precedente!)

due input i bit da sommare due output la somma e il riporto

può essere costruito con i circuiti di base

Full Adder

Tabella di verità della somma di 3 bit

| $A_{n}$ | $B_n$ | R <sub>n-1</sub> | Sn | $R_n$ |
|---------|-------|------------------|----|-------|
| 0       | 0     | 0                | 0  | 0     |
| 0       | 0     | 1                | 1  | 0     |
| 0       | 1     | 0                | 1  | 0     |
| 0       | 1     | 1                | 0  | 1     |
| 1       | 0     | 0                | 1  | 0     |
| 1       | 0     | 1                | 0  | 1     |
| 1       | 1     | 0                | 0  | 1     |
| 1       | 1     | 1                | 1  | 1     |

L'insieme di due half-adder e una porta logica OR, opportunamente collegati, restituisce un full-adder



Il caso in cui entrambi gli "C" ( $C^{\alpha}$  e  $C^{\beta}$ ) sono 1 sarebbe un problema (come facciamo col resto?), ma non esiste (quindi OR o XOR sono equivalenti):

- $C^{\alpha}$  = 1 solo se  $A_n$  e  $B_n$  sono entrambi 1 →  $S^{\alpha}$  = 0
- ma se  $S^{\alpha} = 0 \rightarrow C^{\beta} = 0$ , indipendentemente da  $C_{n-1}$

#### Half Adder:

| A | В | 5 | C |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |

Full Adder

Tabella di verità della somma di 3 bit

| $A_{n}$ | $B_n$ | R <sub>n-1</sub> | Sn | $R_n$ |
|---------|-------|------------------|----|-------|
| 0       | 0     | 0                | 0  | 0     |
| 0       | 0     | 1                | 1  | 0     |
| 0       | 1     | 0                | 1  | 0     |
| 0       | 1     | 1                | 0  | 1     |
| 1       | 0     | 0                | 1  | 0     |
| 1       | 0     | 1                | 0  | 1     |
| 1       | 1     | 0                | 0  | 1     |
| 1       | 1     | 1                | 1  | 1     |

possiamo riscrivere  $R_n$ , sapendo che Q+Q+Q = Q

$$R_{n} = \left(\overline{A_{n}}B_{n}R_{n-1} + A_{n}B_{n}R_{n-1}\right) + \left(A_{n}\overline{B_{n}}R_{n-1} + A_{n}B_{n}R_{n-1}\right) + \left(A_{n}B_{n}\overline{R_{n-1}} + A_{n}B_{n}R_{n-1}\right)$$

$$R_{n} = \left(\overline{A_{n}} + A_{n}\right)B_{n}R_{n-1} + \left(\overline{B_{n}} + B_{n}\right)A_{n}R_{n-1} + \left(\overline{R_{n-1}} + R_{n-1}\right)A_{n}B_{n}$$

$$R_{n} = B_{n}R_{n-1} + A_{n}R_{n-1} + A_{n}B_{n} = A_{n}B_{n} + \left(A_{n} + B_{n}\right)R_{n-1}$$

$$S_{n} = \overline{A_{n}} \overline{B_{n}} R_{n-1} + \overline{A_{n}} B_{n} \overline{R_{n-1}} + A_{n} \overline{B_{n}} \overline{R_{n-1}} + A_{n} B_{n} R_{n-1}$$

$$R_{n} = \overline{A_{n}} B_{n} R_{n-1} + A_{n} \overline{B_{n}} R_{n-1} + A_{n} B_{n} \overline{R_{n-1}} + A_{n} B_{n} R_{n-1}$$

possiamo riscrivere la somma S<sub>n</sub>

$$S_n = R_{n-1} \left( A_n B_n + \overline{A_n} \overline{B_n} \right) + \overline{R_{n-1}} \left( \overline{A_n} B_n + A_n \overline{B_n} \right)$$

ma  $A \oplus B = \overline{A} \cdot B + A \cdot \overline{B}$  (la tab. di verità della XOR è simmetrica)

$$\left( \overline{A_n} B_n + \overline{A_n} \overline{B_n} \right) = \overline{A_n} \oplus \overline{B_n} 
\left( \overline{A_n} B_n + \overline{A_n} \overline{B_n} \right) = \overline{A_n} \oplus \overline{B_n}$$

quindi

$$S_n = R_{n-1} \cdot \overline{A_n \oplus B_n} + \overline{R_{n-1}} \cdot A_n \oplus B_n$$

$$S_n = R_{n-1} \oplus (A_n \oplus B_n)$$

# Full Adder - circuito





























Nella AND del secondo HA (quello che esce con  $C^{\beta}$  e  $S^{\beta}$ ) entrano:

 $C_{n-1}$ 

е

 $S^{\alpha}$ 

 $(cioè A_n \oplus B_n)$ 

e poi  $C^{\beta}$  va in OR con

 $(cioè A_nB_n)$ 

VS.



Nella AND del secondo HA (quello che esce con  $C^{\beta}$  e  $S^{\beta}$ ) entrano:

 $C_{n-1}$ 

е

 $A_n + B_n$  e poi  $C^{\beta}$  va in OR con  $C^{\alpha}$ 

(cioè A<sub>n</sub>B<sub>n</sub>)



$$C_{n-1}(A_n \bigoplus B_n) + A_nB_n$$
=?
$$C_{n-1}(A_n + B_n) + A_nB_n$$

l'unica differenza potrebbe esserci se  $A_n$  e  $B_n$  sono entrambi 1. In questo caso:

$$A_nB_n = C^{\alpha} = 1$$

a questo punto, dato che questo è in OR non è importante con cosa lo sia







#### Aritmetica binaria vs transistor



| Input               | Intermedi | Output             |  |
|---------------------|-----------|--------------------|--|
| A B C <sub>in</sub> | E F H G   | D C <sub>out</sub> |  |
| 0 0 0               | 0 0 0 0   | 0 0                |  |
| 0 1 0               | 1 1 0 0   | 1 0                |  |
| 1 0 0               | 1 1 0 0   | 1 0                |  |
| 1 1 0               | 0 1 0 1   | 0 1                |  |
| 0 0 1               | 0 0 0 0   | 1 0                |  |
| 0 1 1               | 1 1 1 0   | 0 1                |  |
| 1 0 1               | 1 1 1 0   | 0 1                |  |
| 1 1 1               | 0 1 1 1   | 1 1                |  |

- ogni cifra richiede 6 porte
- ogni porta ha ~ 6 transistor
- ~ 36 transistor per cirfra



3 input e 2 output

Una somma di 4 bit può essere eseguita in parallelo usando 4 Full Adders



# Aritmetica binaria a 8 bit (in cascata)



#### Somma seriale





Una unità di ritardo in più D = T fra gli impulsi



impulso di riporto in tempo con i bit da sommare