# Міністерство освіти і науки України Львівський національний університет імені Івана Франка Кафедра радіофізики та комп'ютерних технологій

# Звіт

про виконання

лабораторної роботи № 12

"Основи мови VHDL"

Виконала

студентка групи ФЕІ - 41

Литвин Віра

Перевірив

доц. Рабик В.Г.

## Мета роботи:

вивчення мови VHDL та набуття практичних навиків по проектуванню цифрових пристроїв з її використанням; реалізація принципових схем цифрових пристроїв в CAПР QUARTUS II; експериментальна перевірка їх роботи на ПЛІС FPGA Cyclone III лабораторного стенду DE0.

### Завдання:

- 1. З допомогою САПР QUARTUS II реалізувати дешифратор на мові VHDL, схема якого приведена в методичці до роботи на рисутку 12.5. Виконати моделювання в часовій області реалізованого пристрою в САПР QUARTUS II та експериментально перевірити його роботу на лабораторному стенді DE0.
- 2. З допомогою САПР QUARTUS II реалізувати дешифратор семисегментного коду на мові VHDL. Виконати моделювання в часовій області реалізованого пристрою в САПР QUARTUS II та експериментально перевірити його роботу на лабораторному стенді DE0.
- 3. З допомогою САПР QUARTUS II реалізувати довільну логічну функцію від трьох змінних, задану таблицею істиності, на мові VHDL. Виконати моделювання в часовій області цієї логічної функції в САПР QUARTUS II та експериментально перевірити роботу пристрою на лабораторному стенді DE0.

## Виконання роботи:

- 1. Створюємо теку для зберігання файлів проектів і окрему теку для кожного проекту(завдання).
  - 2. Створюємо новий проект і зберігаємо його в створеній спеціально теці.
  - 3. Виконуючи завдання 1, створюємо новий файл із розширенням \*.vhd.
  - 4. Записуємо в нього наступний код.

```
\label{eq:when "100" => Q <= "000100000";} \\ \text{when "101" => Q <= "001000000";} \\ \text{when "110" => Q <= "010000000";} \\ \text{when "111" => Q <= "100000000";} \\ \text{when others => Q <= "000000000";} \\ \text{end case;} \\ \text{end process;} \\ \text{end Behave;} \\ \end{aligned}
```

5. Компілюємо створений файл командою File - Create/\_Update - Create Symbol Files for Current File. Після компіляції одержуємо підтвердження успішного створення символьного файлу.



6. Створюємо новий файл, де складаємо принципову схему роботи щойноствореного пристрою. В меню компонент обираємо наш пристрій. І зі стандартних компонент обираємо вхідні та вихідні порти.



В результаті отримуємо наступну схему:



7. Компілюємо проект. Проводимо під'єднання до виводів ПЛІС.

|    | Node Name |      | Direction | Location | I/O Bank |
|----|-----------|------|-----------|----------|----------|
| 1  |           | A[2] | Input     | PIN_H6   | 1        |
| 2  |           | A[1] | Input     | PIN_H5   | 1        |
| 3  |           | A[0] | Input     | PIN_J6   | 1        |
| 4  | •         | Q[7] | Output    | PIN_D13  | 7        |
| 5  | •         | Q[6] | Output    | PIN_F13  | 7        |
| 6  | •         | Q[5] | Output    | PIN_F12  | 7        |
| 7  | •         | Q[4] | Output    | PIN_G12  | 7        |
| 8  | •         | Q[3] | Output    | PIN_H13  | 7        |
| 9  | •         | Q[2] | Output    | PIN_H12  | 7        |
| 10 | •         | Q[1] | Output    | PIN_F11  | 7        |
| 11 | •         | Q[0] | Output    | PIN_E11  | 7        |

8. Створюємо новий файл для симуляції роботи пристрою. Задаємо вхідні сигнали. Запускаємо засіб симуляції.



- 9. Перевіряємо роботу програми на лабораторному стенді.
- 10. Виконуючи завдання 2, створюємо новий файл із розширенням \*.vhd.
- 11. Знайдемо таблицю істинності семисегментрого дешифратора.

| No | <i>X3</i> | <i>X</i> 2 | <i>X1</i> | XO | a | b | c | d | e | f | g |
|----|-----------|------------|-----------|----|---|---|---|---|---|---|---|
| 0  | 0         | 0          | 0         | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 1 |
| 1  | 0         | 0          | 0         | 1  | 1 | 0 | 0 | 1 | 1 | 1 | 1 |
| 2  | 0         | 0          | 1         | 0  | 0 | 0 | 1 | 0 | 0 | 1 | 0 |
| 3  | 0         | 0          | 1         | 1  | 0 | 0 | 0 | 0 | 1 | 1 | 0 |
| 4  | 0         | 1          | 0         | 0  | 1 | 0 | 0 | 1 | 1 | 0 | 0 |
| 5  | 0         | 1          | 0         | 1  | 0 | 1 | 0 | 0 | 1 | 0 | 0 |
| 6  | 0         | 1          | 1         | 0  | 0 | 1 | 0 | 0 | 0 | 0 | 0 |
| 7  | 0         | 1          | 1         | 1  | 0 | 0 | 0 | 1 | 1 | 1 | 1 |

| 8 | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
|---|---|---|---|---|---|---|---|---|---|---|---|
| 9 | 1 | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 1 | 0 | 0 |
| A | 1 | 0 | 1 | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 0 |
| В | 1 | 0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 |
| С | 1 | 1 | 0 | 0 | 1 | 1 | 1 | 0 | 0 | 1 | 0 |
| D | 1 | 1 | 0 | 1 | 1 | 0 | 0 | 0 | 0 | 1 | 0 |
| Е | 1 | 1 | 1 | 0 | 0 | 1 | 1 | 0 | 0 | 0 | 0 |
| F | 1 | 1 | 1 | 1 | 0 | 1 | 1 | 1 | 0 | 0 | 0 |

12. Записуємо в створений файл наступний код, відповідно до таблиці.

```
Library IEEE;
use IEEE.std logic 1164.all;
entity DC7 is
      port( A: in std logic vector (3 downto 0);
            Q: out std logic vector (6 downto 0));
end entity DC7;
architecture Behave of DC7 is
      begin
            process (A)
                  begin
                        case A is
                               when "0000" => Q <= "0000001";
                               when "0001" => Q <= "10011111";
                               when "0010" => Q <= "0010011";
                               when "0011" => Q \le 0000110";
                               when "0100" => Q <= "1001100";
                               when "0101" => Q <= "0100100";
                               when "0110" => Q <= "0100000";
                               when "0111" => Q <= "0001111";
                               when "1000" => O <= "0000000":
                               when "1001" => Q <= "0000100";
                               when "1010" => Q \le "0001000";
                               when "1011" => Q <= "1100000";
                               when "1100" => Q \le "1110010";
                               when "1101" \Rightarrow Q \leq "1000010";
                               when "1110" \Rightarrow Q \leq "0110000";
                               when "1111" \Rightarrow Q \leq "0111000";
                               when others \Rightarrow Q \leq "0000001";
                        end case;
            end process;
      end Behave;
```

13. Компілюємо створений файл командою File - Create/\_Update - Create Symbol Files for Current File. Після компіляції одержуємо підтвердження успішного створення символьного файлу.

14. Створюємо новий файл, де складаємо принципову схему роботи щойноствореного пристрою. В меню компонент обираємо наш пристрій. І зі стандартних компонент обираємо вхідні та вихідні порти. В результаті отримуємо наступну схему:



15. Компілюємо проект. Проводимо під'єднання до виводів ПЛІС.

| 1  |   | A[3] | Input  | PIN_G4  | 1 | B1_N0 |
|----|---|------|--------|---------|---|-------|
| 2  |   | A[2] | Input  | PIN_H6  | 1 | B1_N0 |
| 3  |   | A[1] | Input  | PIN_H5  | 1 | B1_N0 |
| 4  |   | A[0] | Input  | PIN_J6  | 1 | B1_N0 |
| 5  | • | Q[6] | Output | PIN_F14 | 7 | B7_N0 |
| 6  | • | Q[5] | Output | PIN_B17 | 7 | B7_N1 |
| 7  | • | Q[4] | Output | PIN_A17 | 7 | B7_N1 |
| 8  | • | Q[3] | Output | PIN_E15 | 7 | B7_N0 |
| 9  | • | Q[2] | Output | PIN_B16 | 7 | B7_N1 |
| 10 | • | Q[1] | Output | PIN_A16 | 7 | B7_N1 |
| 11 | • | Q[0] | Output | PIN_D15 | 7 | B7_N0 |

16. Створюємо новий файл для симуляції роботи пристрою. Задаємо вхідні сигнали. Запускаємо засіб симуляції.



- 17. Перевіряємо роботу програми на лабораторному стенді.
- 18. Виконуючи завдання 3, створюємо новий файл із розширенням \*.vhd.

Обираємо функцію від трьох змінних. Нехай це буде трьохвходове виключаюче або. Таблиця істинності такої функції:

| A2 | <b>A</b> 1 | A0 | A1 <b>⊕</b> A0 | A2 (A1 (A0) |
|----|------------|----|----------------|-------------|
| 0  | 0          | 0  | 0              | 0           |
| 0  | 0          | 1  | 1              | 1           |

| 0 | 1 | 0 | 1 | 1 |
|---|---|---|---|---|
| 0 | 1 | 1 | 0 | 0 |
| 1 | 0 | 0 | 0 | 1 |
| 1 | 0 | 1 | 1 | 0 |
| 1 | 1 | 0 | 1 | 0 |
| 1 | 1 | 1 | 0 | 1 |

19. Записуємо в створений раніше файл наступний код відповідно до таблиці істинності.

```
Library IEEE;
use IEEE.std logic 1164.all;
entity nxor is
      port( A: in std logic vector (2 downto 0);
             Q: out std logic vector (0 downto 0));
end entity nxor;
architecture Behave of nxor is
      begin
             process (A)
                   begin
                          case A is
                                when "000" => Q \le "0";
                                when "001" => Q <= "1";
                                when "010" => Q \le 11";
                                when "011" \Rightarrow Q \leq "0";
                                when "100" => Q \le "1";
                                when "101" => Q <= "0";
                                when "110" \Rightarrow Q \leq "0";
                                when "111" => Q <= "1";
                                when others \Rightarrow O \leq "0";
                          end case;
             end process;
      end Behave;
```

- 20. Компілюємо створений файл командою File Create/\_Update Create Symbol Files for Current File. Після компіляції одержуємо підтвердження успішного створення символьного файлу.
- 21. Створюємо новий файл, де складаємо принципову схему роботи щойноствореного пристрою. В меню компонент обираємо наш пристрій. І зі стандартних компонент обираємо вхідні та вихідні порти. В результаті отримуємо наступну схему:



22. Компілюємо проект. Проводимо під'єднання до виводів ПЛІС.

| 1 |   | A[2] | Input  | PIN_H6 | 1 |
|---|---|------|--------|--------|---|
| 2 |   | A[1] | Input  | PIN_H5 | 1 |
| 3 |   | A[0] | Input  | PIN_J6 | 1 |
| 4 | • | Q[0] | Output | PIN_J1 | 1 |

23. Створюємо новий файл для симуляції роботи пристрою. Задаємо вхідні сигнали. Запускаємо засіб симуляції.



24. Перевіряємо роботу програми на лабораторному стенді.

### Висновок:

Під час виконання цієї лабораторної роботи розглянуто основні особливості мови VHDL та використано її можливості для проектування цифрових пристроїв.

Для набуття навичок проектування пристроїв за допомогою опису їх мовою VHDL було реалізовано трирозрядний дешифратор, дешифратор семисегментного коду та логічну функцію від трьох змінних - трьохвходове виключаюче або .