# 实验二 模型机组合部件的实现(一)

班级 \_ 计科 2305 \_ 姓名 刘良锐 学号 \_ 202308010524 \_

# 一、实验目的

- 1.了解简易模型机的内部结构和工作原理。
- 2.熟悉译码器和运算器的工作原理。
- 3.分析模型机的功能,设计指令译码器。
- 4.分析模型机的功能,设计 ALU。

# 二、实验内容

- 1.使用 Verilog 语言设计指令译码器。
- 2.使用 Verilog 语言设计 AU 算术单元。

# 三、实验过程

- 1、指令译码器
- A) 创建工程(选择的芯片为 family=Cyclone II; name=EP2C5T144C8)

| Project directory:              |               |
|---------------------------------|---------------|
| D:/Great/quartus/               |               |
| Project name:                   | ins_decode    |
| Top-level design entity:        | ins_decode    |
| Number of files added:          | 0             |
| Number of user libraries added: | 0             |
| Device assignments:             |               |
| Family name:                    | Cyclone II    |
| Device:                         | EP2C5T144C8   |
| EDA tools:                      |               |
| Design entry/synthesis:         | <none></none> |
| Simulation:                     | <none></none> |
| Timing analysis:                | <none></none> |
| Operating conditions:           |               |
| Core voltage:                   | 1.2V          |
| Junction temperature range:     | 0-85 癈        |

### B)编写源代码

#### C) 编译与调试(包含编译调试过程中的错误、警告信息以及资源消耗)

1. 对代码进行编译, 出现 0 个错误、4 个警告。

#### 2. 资源消耗

```
Flow Status
                                   Successful - Fri Nov 22 16:39:52 2024
Quartus II Version
                                   9.0 Build 184 04/29/2009 SP 1 SJ Web Edition
Revision Name
                                   ins_decode
Top-level Entity Name
                                   ins_decode
Family
                                   Cyclone II
                                   EP2C5T144C8
Device
Timing Models
                                   Final
Met timing requirements
                                   Yes
                                   24 / 4,608 ( < 1 % )
Total logic elements
                                   24 / 4,608 ( < 1 % )
   Total combinational functions
    Dedicated logic registers
                                   0 / 4,608 ( 0 % )
Total registers
                                   0
Total pins
                                    17 / 89 ( 19 % )
Total virtual pins
                                   0
                                   0 / 119,808 ( 0 % )
Total memory bits
Embedded Multiplier 9-bit elements 0 / 26 ( 0 % )
Total PLLs
                                   0/2(0%)
```

#### D) RTL 视图



#### 视图分析及结论

视图分析:通过观察 RTL 视图可知:左侧为输入,右侧为输出。位宽为 4 的输入控制通过多个比较器和多路复用器等元件控制 12 个输出,各个元件和引脚之间由导线相连。

结论:一个功能的实现需要多种元器件的彼此配合,简单的 Verilog 代码背后隐含复杂的执行电路。

## E) 功能仿真波形



结果分析及结论:对逻辑电路进行功能仿真,发现输出结果与真值表相同。功能仿真操作简单,能够验证电路基本功能的正确性。

### F) 时序仿真波形



结果分析及结论: 时序仿真模拟了真实器件运行的仿真,不同元器件有不同的延迟,导致实际运行情况可能和功能仿真不同。由图可得,当输入状态改变时,输出结果并未同步改变,而是有一定的延迟。同时由于输入状态的改变,导致电路出现"冒险"现象,进一步使输出结果和预期结果有所出入。

### G) 时序分析

操作方法是:编译后,在 compilation report 中选择【timing analysis】-【summary】和【tpd】





结果分析及结论:由图可得,Timing Analyzer Summary 呈现了所有定时分析的结果,并向 我们展示了每个定时特性的最坏情况定时。在实际情况下,不同元器件之 间是存在时间延迟的,而且不同的元器件的延迟时间也不尽相同。

#### 2、算术单元 AU

A) 创建工程(选择的芯片为 family=Cyclone II; name=EP2C5T144C8)



B)编写源代码

```
module au(au_en, ac, a, b, t, gf);
input wire au_en;
input wire (7:0) at;
input wire (7:0) b;
output reg (7:0) t;
begin file (7:0) t;
begin file (7:0) t;
file (
                                                                                                                  begin gf=1; end
end
else if(ac==4'b0100 || ac==4'b0101 || ac==4'b1101)
begin t=a; end
                                                                                                                      else
begin t=8'hZZ; end
                                                             end
else
begin t=8'hZZ; end
```

## C) 编译与调试(包含编译调试过程中的错误、警告信息以及资源消耗)

1. 对代码进行编译, 出现 0 个错误、4 个警告。

```
Type Message
Info: Quartus II Assembler was successful. 0 errors, 0 warnings
                       Info: Running Quartus II Classic Timing Analyzer
                      Info: Command: quartus_tan --read_settings_files=off --write_settings_files=off au -c au --timing_analysis_only
Info: Command: quartus_tan --read_settings_files=off --write_settings_files=off au -c au --timing_analysis_only
Info: Quartus_II Classic Timing Analyser was successful. 0 errors, 0 warnings
Info: Quartus_II Full Compilation was successful. 0 errors, 4 warnings
```

#### 2. 资源消耗

```
Successful - Fri Nov 22 21:32:31 2024
Flow Status
Quartus II Version
                                 9.0 Build 184 04/29/2009 SP 1 SJ Web Edition
Revision Name
                                  au
Top-level Entity Name
                                  au
Family
                                  Cyclone II
Total logic elements
                               30 / 4,608 ( < 1 % )
  Total combinational functions 30 / 4,608 ( < 1 % )
    Dedicated logic registers
                                  0 / 4,608 ( 0 % )
Total registers
                                  0
Total pins
                                  30 / 89 ( 34 % )
Total virtual pins
                                  0
Total memory bits
                                  0 / 119,808 ( 0 % )
Embedded Multiplier 9-bit elements 0 \neq 26 ( 0 \% )
Total PLLs
                                  0/2(0%)
                                  EP2C5T144C6
Device
Timing Models
                                  Final
```

### D) RTL 视图



结果分析及结论:对 RTL 视图进行观察:左侧为输入引脚,右侧为输出引脚,电路中含有加法器、比较器、逻辑门、多路复用器等基本元器件。这表示一个简单的功能需要大量的基本元器件进行实现,原理十分复杂。

### E) 功能仿真波形



结果分析及结论:功能仿真是指在理想情况(不考虑元器件等的延时)下进行电路的仿真模拟。由仿真模拟波形图可得:对于输入状态的变化,其输出结果也实时变化,同时结果与设计的真值表相同。

## F)时序仿真波形



结果分析及结论:对电路进行时序仿真,观察波形图可以发现,在输入状态发生改变时,输出结果并未同步改变,而是有一定的延迟,并且出现了冒险现象。由此可知:元器件自身的延迟会影响整个电路的输出结果乃至功能。

## G) 时序分析



| tpd                  |       |                      |                    |       |      |
|----------------------|-------|----------------------|--------------------|-------|------|
|                      | Slack | Required<br>P2P Time | Actual P2P<br>Time | From  | То   |
| 1                    | N/A   | None                 | 14.481 ns          | ac[0] | t[7] |
| 2                    | N/A   | None                 | 14.332 ns          | ac[3] | t[7] |
| 3                    | N/A   | None                 | 14.214 ns          | ac[1] | t[7] |
| 4                    | N/A   | None                 | 14.145 ns          | ac[2] | t[7] |
| 5                    | N/A   | None                 | 13.746 ns          | ac[0] | t[6] |
| 6                    | N/A   | None                 | 13.653 ns          | ac[0] | t[4] |
| 7                    | N/A   | None                 | 13.597 ns          | ac[3] | t[6] |
| 8                    | N/A   | None                 | 13.579 ns          | a[0]  | t[7] |
| 9                    | N/A   | None                 | 13.516 ns          | ь[0]  | t[7] |
| 10                   | N/A   | None                 | 13.504 ns          | ac[3] | t[4] |
| 11                   | N/A   | None                 | 13.479 ns          | ac[1] | t[6] |
| 12                   | N/A   | None                 | 13.454 ns          | a[5]  |      |
| 13                   | N/A   | None                 | 13.410 ns          | ac[2] |      |
| 14                   | N/A   | None                 | 13.386 ns          | ac[1] |      |
| 15                   | N/A   | None                 | 13.367 ns          |       | t[7] |
| 16                   | N/A   | None                 | 13.353 ns          | ac[0] |      |
| 17                   | N/A   | None                 | 13.317 ns          | ac[2] |      |
| 18                   | N/A   | None                 | 13.267 ns          |       | t[7] |
| 19                   | N/A   | None                 | 13.265 ns          | a[2]  | t[7] |
| 20                   | N/A   | None                 | 13.238 ns          | a[1]  | t[7] |
| 21                   | N/A   | None                 | 13.204 ns          | ac[3] |      |
| 22                   | N/A   | None                 | 13.086 ns          | ac[1] |      |
| 23<br>24<br>25       | N/A   | None                 | 13.074 ns          | ac[0] |      |
| 24                   | N/A   | None                 | 13.017 ns          | ac[2] |      |
| 25                   | N/A   | None                 | 13.006 ns          |       | t[7] |
| 26                   | N/A   | None                 | 12.990 ns          |       | t[7] |
| 27                   | N/A   | None                 | 12.973 ns          | a[4]  |      |
| 28                   | N/A   | None                 | 12.958 ns          | ь[5]  | t[7] |
| 28<br>29<br>30       | N/A   | None                 | 12.926 ns          |       | t[7] |
| 30                   | N/A   | None                 | 12.925 ns          | ac[3] |      |
| 31                   | N/A   | None                 | 12.920 ns          | ac[0] |      |
|                      | N/A   | None                 | 12.862 ns          | ь[2]  |      |
| 33                   | N/A   | None                 | 12.844 ns          | a[0]  | t[6] |
| 32<br>33<br>34<br>35 | N/A   | None                 | 12.813 ns          | ac[0] | t[0] |
| 35                   | N/A   | None                 | 12.807 ns          | ac[1] |      |
|                      |       |                      |                    |       |      |

结果分析及结论:由图可得,Timing Analyzer Summary 呈现了所有定时分析的结果,并向 我们展示了每个定时特性的最坏情况定时。在实际情况下,不同元器件之 间是存在时间延迟的,而且不同的元器件的延迟时间也不尽相同。

# 四、思考题

1. 指令译码器必须要 12 个输出吗?可否将一些输出合并,哪些可以合并,为什么?

比如 mova~movd 这四个指令,它们对应的输入信号都符合"01XX"的形式。可以为这四个指令单独构建一个 2-4 译码器,输出位宽为 4,有望减小电路成本。

ADD 和 SUB 指令的输出也可以进行合并。两个指令的结果其实基本相同,只不过 SUB 指令附加了一个状态位 G。

- 2. AU 中的 S[3..0]控制信号是来自哪里或者说与什么信息相同? 来自于 Ir[3:0]。
- 3、为何 AU 算术单元不执行加、减运算和 MOVA、MOVB 和 OUT 指令的数据传送功能时,输出为高阻态?

因为 AU 算数单元的输出端与其它输出单元共用一根总线, 当 AU 在不执行相应的运算和数据传送功能时,输出高阻态从而与总线断开,避免对其它输出端造成影响。

## 五、实验总结、必得体会及建议

1、从需要掌握的理论、遇到的困难、解决的办法以及经验教训等方面进行总结。

掌握了 quartus 软件的基本使用方法,能够使用 Verilog 语言编写简单的模块,实现简单的功能。了解了对电路进行仿真模拟的方法,同时理解了时序仿真和功能仿真的区别所在。(软件默认时序仿真,这一点让我印象深刻)

2、对本实验内容、过程和方法的改进建议(可选项)。

很好, 建议给24级加大强度。