# 1. Schematic Designs For All Modules.





## **ALU32**:













## 2. Verilog Modules and Their Description

#### 1. 32bit and+

Bu modül ALU nun 000 select biti için kullanılmıştır.32 bitlik iki A ve B inputu alır ve bu inputların aynı digitteki değerlerini birbiriyle AND kapısına sokar ve çıkan sonucu yine 32 bitlik S outpunun yine aynı indexine yazarak S outputunu doldurur.

## 2. \_32bit\_OR+

Bu modül ALU nun 001 select biti için kullanılmıştır.32 bitlik iki A ve B inputu alır ve bu inputların aynı digitteki değerlerini birbiriyle OR kapısına sokar ve çıkan sonucu yine 32 bitlik S outpunun yine aynı indexine yazarak S outputunu doldurur.

## 3. half\_adder++

Bu modül half add işlemi yapar. Full adderda kullanılmıştır. Carry in almaz. Gelen a ve b 1 bitlik inputlarını toplar ve carryOut ve işlem sonucunu output olarak çıkartır.

## 4. full\_adder++

Bu modül full add işlemi yapar. \_32bit\_adder modulünde kullanılmıştır .Carry in alır. Gelen a ve b 1 bitlik inputlarını toplar.Ardından carryOut ve işlem sonucunu output olarak çıkartır.

#### 5. \_32bit\_adder++

Bu modül ALU nun 010 select biti için kullanılmıştır.İki adet A ve B 32 bitlik lik biribiriyle toplanacak sayı ve birde carry in biti alır. Full adder 32 defa kullanılarak 32 bitlik A ve B sayıları toplanarak S outputuna atılır ve carry out olarak C outpuna atılır.

## 6. \_32bit\_XOR++

Bu modül ALU nun 011 select biti için kullanılmıştır.32 bitlik iki A ve B inputu alır ve bu inputların aynı digitteki değerlerini birbiriyle XOR kapısına sokar ve çıkan sonucu yine 32 bitlik S outpunun yine aynı indexine yazarak S outputunu doldurur.

## 7. 32bit subtractor++

Bu modül ALU nun 100 select biti için kullanılmıştır.İki adet A ve B 32 bitlik lik A-B işlemini yapacak sayı ve birde carry in biti alır. Full adder 32 defa kullanılarak 32 bitlik (A) ve (B nin değili) sayıları toplanarak S outputuna atılır ve carry out olarak C outpuna atılır.

## 8. \_32bit\_NOR++

Bu modül ALU nun 111 select biti için kullanılmıştır.32 bitlik iki A ve B inputu alır ve bu inputların aynı digitteki değerlerini birbiriyle NOR kapısına sokar ve çıkan sonucu yine 32 bitlik S outpunun yine aynı indexine yazarak S outputunu doldurur.

#### 9. alu32++

Bu modül ALU görevi görür. Top level entitydir. 8 farklı ALU işlemini de yapar ve 8 farklı wire a atar. Daha sonra bu wire ları 8:1 lik 32 bitlik mux a select biti ile gönderir ve istenen çıktının R outputuna yazılmasını sağlar.

## 10. 32bit MUX++

Bu modül 8:1 lik Mux görevi görür.alu32 modülünde kullanılmıştır.8 adet 32 bitlik input, 1 adet 3 bitlik select inputu ve bir adette 32 bitlik output vardır. Gelen select bite göre 8 adet inputtan birini output olarak dışarı verir.

#### 11. make32bit++

Bu modül \_32bit\_MUX modulünde kullanılmıştır. 32 bit lik değer ile 1 yada 0 bitini AND kapısına sokmak için 1 yada 0 bitini 32 bit haline getirir. Yani bit 0 ise 32 tane 0 biti oluşturur. Bit 1 ise 32 tane 1 biti oluşturur ve S outputuna atar.

## 12.\_32bit\_and\_4\_input++

Bu modül \_32bit\_MUX modulünde kullanılmıştır.32 Bitlik 4 tane değerin birbiri ile AND kapısına sokulmasını sağlar.Sonucu S outputuna atar.

## 13.\_32bit\_or\_4\_input++

Bu modül \_32bit\_MUX modulünde kullanılmıştır.32 Bitlik 4 tane değerin birbiri ile OR kapısına sokulmasını sağlar.Sonucu S outputuna atar.

#### 14. 32bit arithmetic shift right++

Bu modül ALU nun 101 select biti için kullanılmıştır. A ve B 32 bitlik input alır ve B nin least 5 significant biti kadar sağa kaydırır her kaydırmada sayının 32 digiti most significant bite yazılır ve sonuc S outputuna atılır.

#### 15.\_1bit\_MUX\_2\_1++

Bu modül ALU nun \_32bit\_arithmetic\_shift\_right modülü için kullanılmıştır.1 Bitlik iki adet input alır ve gelen bir bitlik select bitine göre bu iki bitten birini R outputuna atar.

## 16.\_32bit\_shift\_left++

Bu modül ALU nun 110 select biti için kullanılmıştır. A ve B 32 bitlik input alır ve B nin least 5 significant biti kadar sola kaydırır her kaydırmada most significant bite 0 yazılır ve sonuc S outputuna atılır.

## 3. Modelsim Simulation Results

```
VSIM 4> step -current
 time = 40, A =0000000000000000000000000000000011,
                        # time = 80. A =1111111111111111111111111111111111.
                         time = 100, A =000000000000000000000000000111,
 time = 120, A =00000000000000000000000011,
                         B=0000000000000000000000000000001111, S=010, R=00000000000000000000000011100
 time = 160, A =0000000000000000000000000011011,
                         time = 180, A =00000100000000000000010000000111,
                         B=0000000000000000000000000011,S=011,R=0000010000000000000000010000100
 time = 200, A =000010000000010000001000000011,
                         B=000000000001000000000000000001, S=011, R=0000100000010100000010000100010
 time = 220, A =00001000000001000000000000011,
                         B=000000000001000000000000000100001, S=011, R=000010000010010000000000010010
 time = 240, A =000000001000000000000000011,
                         time = 260, A =00001000000000000000000000000011,
                         time = 280, A =000100000100000000000000000011,
                         B=000000000000000000000000000000000001, S=100, R=0001000000111111111111110000000010
 time = 300, A = 11000000010011111111111111111110000,
                         time = 320, A =11000010000011111111111111111110000,
                         time = 340, A =11000000000011111111111111111110100,
                         time = 360, A =111100110000111111101111111110000,
                         time = 380. A =1111011100001111111111011111110010.
                         time = 400, A =11110011000011110111111111111110000,
 time = 420, A =0001000000010000001000000010011,
                         B=0100000000000100000100000100001, S=111, R=101011111110101111101011111001100
time = 460, A =0001000001000100000000000001, B=000100001000001000001, S=111, R=111011110011101111011111100
VSTM 5>
```