# **Schematic Designs For All Modules**

## mips32 schematic design



mips\_registers schematic design



## control unit schematic design



## **Verilog Modules and Their Descriptions** mips32

Top-level entitydir. Input olarak 32 bitlik instruction alır. Bu instructionu çalıştırır ve ouput olarak rd registerinin contentini çıkarır.

Input olarak gelen instructionu rs,rt,rd,shamt ve funct olarak parçalara ayırır. Bu parçalardan rs,rt ve rt adreslerini **mips\_registers** modülüne input olarak yollar. funct parçasını ise **control\_unit** modülüne input olarak yollar. **mips\_registers** modülünden de rs ve rt registerlerinin contentlerini alır.

Ardından rs contenitini 8 e 1 lik bir multiplexer a input olarak gönderir. Muxtan gelen çıktı ya rs in contenti yada 32 bitlik extend edilmiş shmt nin contentidir. Eğer instructionu umuz sll yada srl ise gelen çıktı 32 bitlik extend edilmiş shmt dir değilse rs contentidir. Sonra tekrar bir mux daha kullanıldı. Bu muxada bir öceki mux un outputu ve rt contenti gönderildi. Eğer instruction sll yada srl ise mux çıktısı rt contentidir. Değilse rs contentidir ve bu çıktı alunın ilk girişine yollandı.

**mips\_register** modülünden okunan rt contenti ve extend edilmiş shamt muxa yollanır ve eğer gelen instruction sll yada srl ise çıktı 32 bitlik extend edilmiş shamt dir ve bu çıktıda **alunun** ikinci girişine yollandı.

**Alu** çıktısına mux koyuldu bir girişi **alu** çıktısı diğeri ise **alu** çıktısının most siginificant biti ile 31 tane 0 ın birleştirilmiş halidir. Eğer instruction sltu ise çıktımız alu çıktısının most siginificant biti ile 31 tane 0 ın birleştirilmiş halidir. Değilse direkt olarak alu çıktısının kendisidir.Bu çıktıda **mips\_register** modulune rd registerinin contentine yazılmak üzere yollanır.Write enable 1 iken rd ye yazılır.

#### mips\_registers

İki boyutlu array a **registers.mem** dosyasından okuma yapılır. Array doldurulur. Input olarak gelen rs ve rt adresleri kullanılarak, arrayın içinde rs ve rt adreslerine göre erişim yapılır ve contentleri okunur ve bu contentler output olarak verilir. Eğer write signal 1 ise gelen rd adresine registers arrayde rd contenti atılır ve register arrayinın registers.mem dosyasına yazımı gerçekleştirilir. O. Registere yazmama da kontrol edilmiştir.

#### control unit

Gelen 6 bitlik function code unu kullarak 3 bitlik alu select biti üretir. And or ve not kullanılmıştır. Gerekli sadeleştirmeler truth tabledan hesaplanarak yapılmıştır.

## \_32bit\_shift\_right\_logical

Gelen 32 bitlik A ve B sayısını kullanarak A yı B kadar sağa shift eder ve her shift ettiğinde most significant bit e 0 verilir. Bir önceki assigment ta 0 yerine msb yi veriyorduk şimdi 0 veriyoruz. Tek değişiklik budur.

### **Modelsim Simulation Results**

1.

#### registers.mem (Before) registers.mem (After) ааааааааааааааааааааааааааааааааа



ModelSim ALTERA STARTER EDITION 10.1d

