# PRELAB 2:THỰC HIỆN CÁC IC CHÚC NĂNG CƠ BẢN TRÊN FPGA

| Họ và tên: Lâm Thành Phát | Lớp TN: L21      |
|---------------------------|------------------|
| MSSV: 2111974             | Ngày: 15/10/2022 |

## A. PRELAB

### I. MUC TIÊU

- Nắm được cách sử dụng kit thí nghiệm, phần mềm lập trình.
- Nắm được cách khảo sát và thiết kế hệ mạch đếm sử dụng các IC chức năng cơ bản.
- Nắm được quy trình mô tả phần cứng trên FPGA.

## II. CHUẨN BỊ

- Để chuẩn bị tốt cho bài thí nghiệm, sinh viên PHẢI đọc trước phần Phụ lục 1 và hoàn thành các bước của Sample lab trong Phụ lục 2, nộp kèm với Prelab 2 trước khi vào lớp.
- Sinh viên **phải** hoàn thành và nộp Prelab 2 trước khi vào lớp.

Sinh viên xem phần phụ lục và Kit DE2 Manual để hiểu cách sử dụng Kit DE2, nối dây, các thiết bị ngoại vi, cách sử dụng phần mềm Quartus để mô phỏng, tổng hợp mạch. Sinh viên tham khảo các tài liệu để hiểu cách viết thiết kế phần cứng bằng ngôn ngữ SystemVerilog.

Với Lab 2 sinh viên sẽ sử dụng các ngoại vi LEDR, LEDG, và SW. Dưới đây là header nối dây căn bản của các ngoại vi này khi sinh viên tổng hợp project trên Intel Quartus. (Lưu ý import file DE2\_pin\_list/assignment).

Lưu ý, top-level của project phải đặt tên là tên của file header (nối pin), ví dụ là "lab2tn1\_wrapper", với module "lab2tn1" là module chứa đoạn mã mô tả thiết kế của thí nghiệm 1.

Giả sử, với thí nghiệm viết thiết kế phần cứng bằng ngôn ngữ SystemVerilog cho hàm f(x, y, z) = xyz là thí nghiệm 1 của lab 2, ta có đoạn mã SystemVerilog như sau:

**Hình 2.1:** module "lab2tn1" thực hiện hàm f(x,y,z) = xyz

Vậy đoạn mã của top level "lab2tn1 wrapper" như sau:

**Hình 2.2:** Top level "lab2tn1\_wrapper" thực hiện hàm  $f(x,y,z) = \underline{x}yz$ 

Như vậy ta đã hoàn thành phần viết đoạn mã của chương trình và project Quartus, sinh viên thực hiện mô phỏng, nạp Kit như đã được hướng dẫn tại Lab 0.

Với các bài thí nghiệm yêu cầu sử dụng IC 74LS151/74LS138, sinh viên viết đoạn mã mô tả IC này và tiến hành gọi module như trên.

## BÀI CHUẨN BỊ 1

Muc tiêu: Thực hiện khảo sát hoạt động của hàm Boolean trên Kit DE2

#### Yêu cầu:

- Sinh viên thực hiện khảo sát hoạt động của hàm f(x, y, z) = xyz + xyz + xy
- Sinh viên viết đoạn mã SystemVerilog thực hiện hoạt động của hàm  $f(x, y, z) = \underline{xyz} + \underline{xyz} + xy$  như **hướng dẫn** từ lab 0 với sơ đồ gán chân như sau:
  - Chân x, y, z gán tới SW2, SW1, SW0 và LEDR2, LEDR1, LEDR0 tương ứng
  - o Chân f gán tới LEDG0
- Sinh viên tiến hành biên dịch đoạn chương trình trên. Sau đó, sinh viên tiến mô phỏng dạng sóng ngõ ra trong tất cả các trường hợp của ngõ vào. Chụp hình dạng sóng ngõ ra.

#### File design.sv:

```
// Code your design here
module lab2_tn1(
    input a,b,c,
    output out
);

assign out = (!a&b&c)|(!a&!b&c)|(a&b);
endmodule
```

```
x = 1;
  y = 0;
  z = 0;
  #5
  x = 1;
  y = 0;
  z = 1;
  #5
  x = 1;
  y = 1;
  z = 0;
  #5
  x = 1;
  y = 1;
  z = 1;
  #5
  x = 0;
  y = 0;
  z = 0;
  $finish;
end
  endmodule
```

### Hình dạng sóng ngỗ ra:



# BÀI CHUẨN BỊ 2

 $\underline{\textit{Mục tiêu:}}$  Nắm được cách khảo sát hàm boolean sử dụng kit DE2

Yêu cầu: Sinh viên xem mạch được cho bởi Hình 2.3



Hình 2.3

- Sinh viên viết đoạn mã SystemVerilog thực hiện hoạt động của hàm F trên Hình
   2.3 như hướng dẫn từ lab 0 với sơ đồ gán chân như sau:
  - Chân x, y, z gán tới SW2, SW1, SW0 và LEDR2, LEDR1, LEDR0 tương ứng
  - o Chân f gán tới LEDG0
- Sinh viên tiến hành biên dịch đoạn chương trình trên. Sau đó, sinh viên tiến mô phỏng dạng sóng ngõ ra trong tất cả các trường hợp của ngõ vào. Chụp hình dạng sóng ngõ ra.

```
Hàm số đề bài: f(x, y, z) = \overline{xy + x + yz}
```

```
`timescale 1ns/1ns
      module testbench;
       reg x,y,z;
       wire f;
       lab2_tn2 dut(.a(x),.b(y),.c(z),.out(f));
        initial begin
         $dumpfile("dump.vcd");
 12
         $dumpvars(1);
         x = 0;
         y = 0;
         z = 0;
         #5
         x = 0;
         y = 0;
         z = 1;
         #5
         x = 0;
         y = 1;
         z = 0;
         #5
         x = 0;
         y = 1;
         #5
         x = 1;
         y = 0;
         z = 0;
```

### Hình dạng sóng ngõ ra:



# BÀI CHUẨN BỊ 3

*Mục tiêu:* Nắm được cách thức thiết kế các IC chức năng bằng ngôn ngữ SystemVerilog và ứng dụng trên kit DE2

## <u>Yêu cầu:</u>

- Cho hàm boolean  $f(x, y, z) = \sum (1, 2, 4, 7)$
- Sinh viên sử dụng IC 74LS151 và các cổng logic cần thiết để thiết kế mạch thực hiện hàm boolean đã cho.

- Sinh viên viết đoạn mã SystemVerilog thực hiện hoạt động của hàm  $f(x, y, z) = \sum (1, 2, 4, 7)$  như **hướng dẫn** từ Lab 0 với sơ đồ gán chân như sau:
  - Chân x, y, z gán tới SW2, SW1, SW0 và LEDR2, LEDR1, LEDR0 tương ứng
  - Chân f gán tới LEDG0
  - o Trong đó, gọi IC 74LS151 như một module con
- Sinh viên tiến hành biên dịch đoạn chương trình trên. Sau đó, sinh viên tiến mô phỏng dạng sóng ngõ ra trong tất cả các trường hợp của ngõ vào. Chụp hình dạng sóng ngõ ra.

```
LAB_2 > lab2_tn3 > ≡ design.sv
       // Code your design here
       module Mulitplexer(d0,d1,d2,d3,d4,d5,d6,d7,x,y,z,out);
       input d0,d1,d2,d3,d4,d5,d6,d7;
       input x,y,z;
         output reg out;
        logic [2:0] sel;
        assign sel[0] = z;
        assign sel[1] = y;
        assign sel[2] = x;
 11
       always@(sel)
       begin
 12
       case(sel)
       3'b000:out=d0;
       3'b001:out=d1;
       3'b010:out=d2;
       3'b011:out=d3;
       3'b100:out=d4;
       3'b101:out=d5;
       3'b110:out=d6;
 21
       3'b111:out=d7;
       endcase
       end
       endmodule
```

```
LAB_2 > lab2_tn3 > 

testbench.sv
  1
      // or browse Examples
      `timescale 1ns/1ns
     module TestModule;
     reg d0;
     reg d1;
     reg d2;
     reg d3;
      reg d4;
     reg d5;
     reg d6;
     reg d7;
     reg x,y,z;
     // Outputs
     wire f;
```

```
64
.d0(d0),
                                                       #10;
.d1(d1),
.d2(d2),
                                                       d\theta = 0; d1 = 1; d2 = 1; d3 = 0; d4 = 1; d5 = 0; d6 = 0; d7 = 1;
.d3(d3),
.d4(d4),
                                                       x=1;y=1;z=1;
                                                  67
.d5(d5),
.d6(d6),
                                                        #10
.d7(d7),
                                                         $finish;
y(y)
                                                       end
 .out(f)
                                                       endmodule
initial begin
  $dumpfile("dump.vcd");
  $dumpvars(1);
```

```
d\theta = \theta; d1 = 1; d2 = 1; d3 = \theta; d4 = 1; d5 = \theta; d6 = \theta; d7 = 1;
      x=0;y=0;z=0;
      d\theta = 0; d1 = 1; d2 = 1; d3 = 0; d4 = 1; d5 = 0; d6 = 0; d7 = 1;
      x=0;y=0;z=1;
      #10;
      d\theta = 0; d1 = 1; d2 = 1; d3 = 0; d4 = 1; d5 = 0; d6 = 0; d7 = 1;
      x=0;y=1;z=0;
      #10;
      d\theta = 0; d1 = 1; d2 = 1; d3 = 0; d4 = 1; d5 = 0; d6 = 0; d7 = 1;
      x=0;y=1;z=1;
      #10;
54
      d0 = 0; d1 = 1; d2 = 1; d3 = 0; d4 = 1; d5 = 0; d6 = 0; d7 = 1;
      x=1;y=0;z=0;
      #10;
      d\theta = \theta; d1 = 1; d2 = 1; d3 = \theta; d4 = 1; d5 = \theta; d6 = \theta; d7 = 1;
      x=1;y=0;z=1;
      d\theta = \theta; d1 = 1; d2 = 1; d3 = \theta; d4 = 1; d5 = \theta; d6 = \theta; d7 = 1;
      x=1;y=1;z=0;
      #10;
      d\theta = \theta; d1 = 1; d2 = 1; d3 = \theta; d4 = 1; d5 = \theta; d6 = \theta; d7 = 1;
```

### Hiển thị dạng sóng ngõ ra:



## BÀI CHUẨN BỊ 4

*Mục tiêu:* Nắm được cách thức thiết kế các IC chức năng bằng ngôn ngữ SystemVerilog và ứng dụng trên kit DE2

## <u>Yêu cầu:</u>

- Cho hàm boolean  $f(x, y, z, w) = \sum (2, 5, 7, 9, 12, 13)$
- Sinh viên sử dụng IC 74LS151 và các cổng logic cần thiết để thiết kế mạch thực hiện hàm boolean đã cho.

- Sinh viên viết đoạn mã SystemVerilog thực hiện hoạt động của hàm f(x, y, z, w) như **hướng dẫn** từ Prelab với sơ đồ gán chân như sau:
  - Chân x, y, z, w gán tới SW3,SW2, SW1, SW0 và LEDR3, LEDR2, LEDR1, LEDR0 tương ứng
  - o Chân f gán tới LEDG0
  - Trong đó, gọi IC 74LS151 như một module con
- Sinh viên tiến hành biên dịch đoạn chương trình trên. Sau đó, sinh viên tiến mô phỏng dạng sóng ngõ ra trong tất cả các trường hợp của ngõ vào. Chụp hình dạng sóng ngõ ra.

$$f(x, y, z, w) = (m_1 + m_6)\overline{w} + (m_2 + m_3 + m_4 + m_5)w$$
  
 $\Rightarrow D_1 = D_6 = \overline{w}; D_2 = D_3 = D_4 = D_5 = w$ 

```
LAB_2 > lab2_tn4 > \ \ design.sv
       // Code your design here
       module Mulitplexer(d0,d1,d2,d3,d4,d5,d6,d7,x,y,z,w,out);
       input d0,d1,d2,d3,d4,d5,d6,d7;
       input x,y,z,w;
         output reg out;
         logic [2:0] sel;
         assign sel[0] = z;
         assign sel[1] = y;
         assign sel[2] = x;
         assign d1 = !w;
 12
        assign d6 = !w;
        assign d2 = w;
         assign d3 = w;
        assign d4 = w;
         assign d5 = w;
       always@(sel)
       begin
 20 case(sel)
      3'b000:out=d0;
       3'b001:out=d1;
      3'b010:out=d2;
      3'b011:out=d3;
      3'b100:out=d4;
       3'b101:out=d5;
      3'b110:out=d6;
       3'b111:out=d7;
       end
       endmodule
```

```
19
     Mulitplexer uut (
20
     .d0(d0),
21
     .d1(d1),
22
     .d2(d2),
23
     .d3(d3),
24
     .d4(d4),
25
     .d5(d5),
26
     .d6(d6),
27
     .d7(d7),
28
     .x(x),
29
     y(y),
30
     .z(z),
31
     .W(W),
32
     .out(f)
33
     );
```

```
50
      #10;
                                                               d2 = 1;
                                                               d3 = 1;
52
      d\theta = \theta;
                                                               d4 = 1;
53
     d1 = 0;
                                                               d5 = 1;
     d2 = 1;
                                                               d6 = 0;
     d3 = 1;
                                                               d7 = 1;
     d4 = 1;
                                                               x=1;
57
     d5 = 1;
     d6 = 0;
                                                               y=0;
     d7 = 0;
                                                               z=0;
     x=0;
                                                               W=1;
61
    y=1;
                                                               #10;
62
      z=0;
                                                               d\theta = \theta;
63
     w=1;
                                                               d1 = 1;
64
     #10;
                                                               d2 = 0;
     d\theta = \theta;
                                                               d3 = 0;
66
    d1 = 0;
                                                               d4 = 0;
     d2 = 1;
                                                               d5 = 0;
    d3 = 1;
     d4 = 1;
                                                               d6 = 1;
    d5 = 1;
                                                               d7 = 1;
     d6 = 0;
                                                               x=1;
     d7 = 1;
                                                               y=1;
     x=0;
                                                               z=0;
     y=1;
                                                               w=0;
     z=1;
                                                                #10
     w=1;
                                                                 $finish;
      #10;
                                                               end
     d\theta = \theta;
79
     d1 = 0;
                                                               endmodule
```

```
35
      initial begin
36
        $dumpfile("dump.vcd");
37
        $dumpvars(1);
38
      d\theta = \theta;
39
      d1 = 1;
      d2 = 0;
41
      d3 = 0;
42
      d4 = 0;
43
      d5 = 0;
44
      d6 = 1;
45
      d7 = 0;
46
      x=0;
47
      y=0;
48
      z=1;
49
      w=0;
```

# Hiển thị dạng sóng ngõ ra:



# BÀI CHUẨN BỊ 5

 $\underline{\textit{Mục tiêu:}}$  Nắm được cách thức thiết kế các IC chức năng bằng ngôn ngữ SystemVerilog và ứng dụng trên kit DE2

# <u>Yêu cầu:</u>

• Cho hàm boolean  $f(x, y, z) = \sum (0, 2, 5, 7)$ 

- Sinh viên sử dụng IC 74LS138 và các cổng logic cần thiết để thiết kế mạch thực hiện hàm boolean đã cho.
- Sinh viên viết đoạn mã SystemVerilog thực hiện hoạt động của hàm f(x, y, z) như **hướng dẫn** từ Prelab với sơ đồ gán chân như sau:
  - Chân x, y, z gán tới SW2, SW1, SW0 và LEDR2, LEDR1, LEDR0 tương ứng
  - o Chân f gán tới LEDG0
  - o Trong đó, gọi IC 74LS138 như một module con
- Sinh viên tiến hành biên dịch đoạn chương trình trên. Sau đó, sinh viên tiến mô phỏng dạng sóng ngõ ra trong tất cả các trường hợp của ngõ vào. Chụp hình dạng sóng ngõ ra.

```
LAB_2 > lab2_tn5 > 

☐ design.sv
  1 \rightarrow module ic138(
              input logic g,
              input logic g2a,g1a,
              input logic x,y,z,
         output logic [7:0] y_o,
         output logic y_out);
         reg [2:0] temp;
         assign combine = {x,y,z};
         assign temp ={g,g1a,g2a};
         always comb
 11 ~
           begin
 12 V
             if (temp == 3'b100)
 13 V
               begin
                 case (combine)
                 3'b111: y_o[7] = 1'b0;
                 3'b110: y_o[6] = 1'b0;
 17
                 3'b101: y_o[5] = 1'b0;
                 3'b100: y_o[4] = 1'b0;
                 3'b011: y_o[3] = 1'b0;
                 3'b010: y_o[2] = 1'b0;
 21
                 3'b001: y_o[1] = 1'b0;
                 3'b000: y_0[0] = 1'b0;
                default: y_o = 1'b0;
             endcase
             else
               y_0 = 1'b0;
           end
         assign y_out = \sim(y_0[0]&y_0[2]&y_0[5]&y_0[7]);
       endmodule
```

```
initial begin
 $dumpfile("dump.vcd");
 $dumpvars(1);
 g = 1; g2a = 0; g1a = 0;
 x = 0; y = 0; z = 0;
 g = 1; g2a = 0; g1a = 0;
 x = 0; y = 0; z = 1;
 g = 1; g2a = 0; g1a = 0;
 x = 0; y = 1; z = 0;
      #5
 g = 1; g2a = 0; g1a = 0;
 x = 0; y = 1; z = 1;
      #5
 g = 1; g2a = 0; g1a = 0;
 x = 1; y = 0; z = 0;
    #5
 g = 1; g2a = 0; g1a = 0;
 x = 1; y = 0; z = 1;
    #5
 g = 1; g2a = 0; g1a = 0;
 x = 1; y = 1; z = 0;
   #5
 g = 1; g2a = 0; g1a = 0;
 x = 1; y = 1; z = 1;
 #5
 $finish;
endmodule
```

### Hiện thị dạng sóng đầu ra:



# BÀI CHUẨN BỊ 6

*Mục tiêu:* Nắm được cách thức thiết kế các IC chức năng bằng ngôn ngữ SystemVerilog và ứng dụng trên kit DE2

#### Yêu cầu:

- Cho hàm boolean  $f(x, y, z, w) = \sum (1, 3, 5, 7, 10, 12, 14)$
- Sinh viên sử dụng IC 74LS138 và các cổng logic cần thiết để thiết kế mạch thực hiện hàm boolean đã cho.
- Sinh viên viết đoạn mã SystemVerilog thực hiện hoạt động của hàm f(x, y, z, w) như **hướng dẫn** từ Prelab với sơ đồ gán chân như sau:
  - Chân x, y, z, w gán tới SW3,SW2, SW1, SW0 và LEDR3, LEDR2, LEDR1, LEDR0 tương ứng
  - Chân f gán tới LEDG0
  - o Trong đó, gọi IC 74LS138 như một module con
- Sinh viên tiến hành biên dịch đoạn chương trình trên. Sau đó, sinh viên tiến mô phỏng dạng sóng ngõ ra trong tất cả các trường hợp của ngõ vào. Chụp hình dạng sóng ngõ ra.

$$f(x,y,z,w) = m_0(x,y,z)w + m_1(x,y,z)w + m_2(x,y,z)w + m_3(x,y,z)w + m_5(x,y,z)\overline{w} + m_7(x,y,z)\overline{w}$$

$$= w(m_0 + m_1 + m_2 + m_3) + \overline{w}(m_5 + m_7)$$

#### File design.sv:

```
LAB_2 > lab2_tn6 > 

☐ design.sv
  1
       module ic138(
              input logic g,
              input logic g2a,g1a,
              input logic x,y,z,w,
         output logic [7:0] y_o,
         output logic y_out);
         reg [2:0] temp;
         assign combine = \{x,y,z\};
         assign temp ={g,g1a,g2a};
         assign y_0 = 8'b11111111;
         always_comb
          begin
             if (temp == 3'b100)
                 case (combine)
                 3'b111: y_o[7] = 1'b0;
                 3'b110: y_o[6] = 1'b0;
                 3'b101: y_o[5] = 1'b0;
                 3'b100: y_o[4] = 1'b0;
                 3'b011: y_o[3] = 1'b0;
                 3'b010: y_0[2] = 1'b0;
                 3'b001: y_o[1] = 1'b0;
                 3'b000: y_o[0] = 1'b0;
                default: y_o = 1'b0;
             endcase
               y_0 = 1'b0;
         assign y_{out} = (w_{o[1]})|(w_{o[2]})|(w_{o[3]})|(!w_{o[5]})|(!w_{o[7]});
      endmodule
```

```
x = 0; y = 0; z = 0; w = 0;
     g = 1; g2a = 0; g1a = 0;
     x = 0; y = 0; z = 0; w = 1;
          #5
     g = 1; g2a = 0; g1a = 0;
    x = 0; y = 0; z = 1; w = 0;
     g = 1; g2a = 0; g1a = 0;
    x = 0; y = 0; z = 1; w = 1;
     g = 1; g2a = 0; g1a = 0;
     x = 0; y = 1; z = 0; w = 0;
     g = 1; g2a = 0; g1a = 0;
     x = 0; y = 1; z = 0; w = 1;
     g = 1; g2a = 0; g1a = 0;
     x = 0; y = 1; z = 1; w = 0;
                               #5
     g = 1; g2a = 0; g1a = 0;
    x = 0; y = 1; z = 1; w = 1;
                      #5
     g = 1; g2a = 0; g1a = 0;
     x = 1; y = 0; z = 0; w = 0;
                #5
     g = 1; g2a = 0; g1a = 0;
    x = 1; y = 0; z = 0; w = 1;
                 #5
     g = 1; g2a = 0; g1a = 0;
     x = 1; y = 0; z = 1; w = 0;
          #5
     g = 1; g2a = 0; g1a = 0;
    x = 1; y = 0; z = 1; w = 1;
                 #5
     g = 1; g2a = 0; g1a = 0;
     x = 1; y = 1; z = 0; w = 0;
     g = 1; g2a = 0; g1a = 0;
    x = 1; y = 1; z = 0; w = 1;
     g = 1; g2a = 0; g1a = 0;
     x = 1; y = 1; z = 1; z = 0;
     g = 1; g2a = 0; g1a = 0;
     x = 1; y = 1; z = 1; z
     #5
     $finish;
end
```

# Hình ảnh dạng sóng ngõ ra:

