

# 京北大学秦皇岛分核 计算机与通信工程学院 计算机组成原理课程设计

# 设计题目\_数字跑表模块和流水线 CPU 的设计与实现\_

| 专业名称 | 计算机科学与技术             |
|------|----------------------|
| 班级学号 | 计科 2205-31-202212701 |
| 学生姓名 | 陈宇帆                  |
| 指导教师 | 沈 哲                  |
| 设计时间 | 2025年1月6日—2025年1月12日 |

# 课程设计任务书

专业: 计算机科学与技术 学号: 202212701 学生姓名(签名):

设计题目: 数字跑表模块与流水线 CPU 的设计与实现

# 一、设计实验条件

计算机与通信工程学院实验室,综合楼 1419

# 二、设计任务及要求

- 1. 电路模块设计: 用 Verilog 实现一个电路模块;
- 2. **流水线 CPU 设计:** 至少实现 21 条指令 ADD、SUB、OR、AND、XOR、NOR、SLT、SLTU、SLL、SRL、SRA、LUI, ADDU、ADDIU、SUBU、LW、SW、BEQ、BNE、JAL、JR。

#### 要求如下:

- (1) CPU 微结构为静态 5 级流水。
- (2) 实现 MIPS 架构的延迟槽技术,延迟槽可以是任意指令。
- (3) 控制相关由分支指令造成,通过延迟槽技术可以完美解决。
- (4) 结构相关即某一级流水停顿了,会阻塞上游的流水级。
- (5) 要求仿真运行测试程序通过。

# 三、设计报告的内容

- 1. 设计题目与设计任务(设计任务书)
- 2. 前言(绪论)(设计的目的、意义等)
- 3. 设计主体(各部分设计内容、分析、结论等)
- 4. 结束语(设计的收获、体会等)
- 5. 参考资料

# 四、设计时间与安排

- 1、设计时间: 1周
- 2、设计时间安排:

熟悉实验设备、收集资料: 1天

设计图纸、实验、计算、程序编写调试: 4 天

编写课程设计报告: 1天

答辩: 1天

# 目录

| 【课程记 | 设计内  | 内容】                  | 3  |
|------|------|----------------------|----|
| 【系统论 | ひ けょ | <b>ラ</b> 实现】         | 4  |
| 1.   | 数与   | 字跑表电路模块设计            | 4  |
|      | 1.1  | 数字跑表电路模块介绍           | 4  |
|      | 1.2  | 数字跑表电路模块原理           | 4  |
|      | 1.3  | 数字跑表电路模块的顶层设计原理图     | 5  |
|      | 1.4  | 数字跑表电路模块的关键代码        | 5  |
|      | 1.5  | 数字跑表电路模块的综合结果        | 9  |
| 2.   | 五约   | 吸流水 CPU 介绍           | 10 |
|      | 2.1  | 实现的指令列表(包括指令描述)      | 10 |
|      | 2.2  | 流水线数据流图              | 13 |
|      | 2.3  | 流水线模块结构              | 13 |
|      | 2.4  | 流水线模块接口描述(包括关键代码)    | 16 |
|      | 2.5  | 总结                   | 35 |
| 【系统》 | 则试】  |                      | 37 |
| 1.   | 数    | 字跑表系统测试              | 37 |
|      | 1.1  | 数字跑表的功能仿真            | 37 |
|      | 1.2  | 数字跑表的 RTL 级逻辑电路      | 39 |
| 2.   | 五约   | 吸流水系统测试              | 39 |
|      | 2.1  | 五级流水 CPU 的功能仿真       | 39 |
|      | 2.2  | 五级流水 CPU 的 RTL 级逻辑电路 | 47 |
| 【总结】 | l    |                      | 48 |
| 1.   | 数与   | 字跑表                  | 48 |
| 2.   | 五约   | 吸流水 CPU              | 48 |
| 【心得你 | 本会】  |                      | 49 |
| 【参考为 | 文献   | (资料)】                | 50 |

# 【课程设计内容】

题目: 数字跑表和 MIPS32 五级流水 CPU 设计

#### 设计内容如下:

- 1. 电路模块设计:用 Verilog 实现一个数字跑表电路模块;
- 2. 流水线 CPU 设计:至少实现 21 条指令 ADD、SUB、OR、AND、XOR、NOR、SLT、SLTU、SLL、SRL、SRA、LUI,ADDU、ADDIU、SUBU、LW、SW、BEQ、BNE、JAL、JR。

#### 要求如下:

- (1) CPU 微结构为静态 5 级流水。
- (2) 实现 MIPS 架构的延迟槽技术,延迟槽可以是任意指令。
- (3) 控制相关由分支指令造成,通过延迟槽技术可以完美解决。
- (4) 结构相关即某一级流水停顿了,会阻塞上游的流水级。
- (5) 要求仿真运行测试程序通过。

# 【系统设计与实现】

# 1. 数字跑表电路模块设计

# 1.1 数字跑表电路模块介绍

使用 Verilog HDL 设计一个数字跑表,具有复位、暂停、计数、读表等功能,编写测试代码进行仿真验证。

#### 1.2 数字跑表电路模块原理

数字跑表的核心功能是通过高频时钟信号(通常由晶振提供)来生成准确的时间基准,并基于用户的操作(如启动、停止、复位)来控制计时器的启停或复位。 计时器的计数值通常与时间成比例,最终通过数码管或液晶屏将时间显示出来。

- 1. 高频时钟信号。当前单片机主板时钟周期多为 50MHZ, 假设输入系统时钟 CLK 为 50MHZ, 时钟周期为 20ns, 与最低进位 10ms 的时间不符, 需设 计一个分频器, 将 50MHZ 的输出分频为 100HZ。
- 2. 时钟计数。然后作为百分秒的进位时钟信号,让它进一步作为秒、分钟的输入时钟信号。例如:通过100个百分秒的输入得到1个1秒的输出,再通过60个1秒得到1个1分钟的输出。
- 3. 按键控制。通过复位键与暂停键对数据跑表进行逻辑控制。复位键按下后,数据复位,并暂停计数;暂停键按下后,跑表暂停计数,当再次按下后,跑表在原数据上继续计数。
- 4. 数码显示。本次采用七位数码管进行数据显示,将数字跑表的每一位通过译码输出七个电平信号,控制数码管进行显示。

通过分频器、时钟计数器、控制器、数字七位译码器实现上述功能,将四个模块整合为数字跑表。

# 1.3 数字跑表电路模块的顶层设计原理图



图 1 顶层设计原理图

# 1.4 数字跑表电路模块的关键代码

设计一个数字跑表的系统结构通常包括四个主要模块:控制模块、计数模块、分频模块、显示模块。每个模块的功能和作用如下:

- 1. 将系统内部时钟转换为一个毫秒信号时钟的分频模块。
- 2. 通过按键控制计数状态的按键控制模块;
- 3. 需要将输入毫秒 ms 时钟信号转化能输出秒 s, 分钟 m 的计数模块。
- 4. 需要能将毫秒 ms、秒 s、分钟 m 在数码管上显示的译码模块。

最后通过顶层模块 top 将所有模块串联起来实现功能。通过以上设计,数字跑表系统可以实现稳定的计时功能。

#### 1.4.1 分频模块代码

分频功能的作用是通过降低输入时钟信号的频率,生成一个较低频率的时钟信号,以满足系统中不同模块对时钟频率的需求。假设系统的的频率为 50MHZ,需要通过分频转换 100HZ,用于百分秒计数。

#### 模块:分频控制

输入:分屏系数 DIVIDE BY, 初始信号 clk,

输出:分频信号 clk out

- 1. module clk divider #(parameter DIVIDE BY = 5) (
- 2. input clk,
- 3. input reset,
- 4. output reg clk\_out
- 5.);

```
// 计数器, 支持计数到 50 (log2(50) = 6 位)
 6.
       reg [5:0] counter;
 7.
 8.
       always @(clk) begin
 9.
           if (reset) begin
10.
               counter \leq 0;
               clk out <= 0; // 初始输出低电平
11.
           end else begin
12.
13.
               if (counter = (DIVIDE BY - 1)) begin
                   clk_out <= ~clk_out; // 翻转输出时钟
14.
15.
                   counter <= 0;
                                      // 清零计数器
16.
               end else begin
17.
                   counter <= counter + 1; // 计数器递增
18.
               end
19.
           end
20.
       end
21. endmodule
22.
```

#### 1.4.2 控制模块代码

状态机是一种设计数字电路的有效方法,特别适用于具有顺序逻辑的系统,如数字跑表。它将系统分为有限个状态,每个状态对应于系统的特定行为。通过状态转移,系统可以在不同的状态之间切换,从而实现复杂的控制逻辑。

数字跑表控制模块可以分为以下 3 个状态:

- 1. 初始状态: 所有计数器清零, 此时为特殊的暂停状态。
- 2. 计数状态: 计数器正常计数,显示当前时间。
- 3. 暂停状态: 计数器停止计数,显示暂停时间。
- 4. 复位状态: 所有计数器清零, 状态转换为初始状态。

可以用以下的状态转移图表示:



图 2 按键状态转移图

#### 模块: 控制按键

```
输入: 输入 start stop, reset key
输出:运行标志 run_flag,置位标志 reset_flag
 1. module control();
 2.
          always @(posedge clk or posedge rst) begin
 3.
                if (rst) begin
                      state <= RESET;</pre>
 4.
 5.
                end else begin
 6.
                     case (state)
 7.
                           STOP: begin
 8.
                                 if (start_stop_edge) state <= RUNNING;</pre>
响应按键上升沿
9.
                                 else if (reset key edge) state <=
RESET;
           // 响应复位按键
10.
                            end
11.
                            RUNNING: begin
12.
                                 if (start_stop_edge) state <= STOP;</pre>
                                                                          //
响应按键上升沿
                                 else if (reset_key_edge) state <=
13.
RESET:
         // 响应复位按键
14.
                            end
15.
                            RESET: begin
16.
                                 state <=
STOP:
                                        // 复位后返回停止状态
17.
                            end
18.
                     endcase
19.
                end
20.
          end
21. endmodule
```

#### 1.4.3 计数模块代码

计数器模块的核心功能是实现时间计数,具体包括毫秒、秒和分钟的逐级进位计时。其主要功能总结如下:

- 1. 重置功能: 支持通过复位信号将毫秒、秒、分钟的计数清零。
- 2. 毫秒计数:实现从 00 到 99 毫秒的计数,当毫秒达到 99 时自动清零,并触发秒计数器讲位。
- 3. 秒计数:实现从 00 到 59 秒的计数,当秒达到 59 时自动清零,并触发分钟计数器进位。

- 4. 分钟计数:实现从 00 到 59 分钟的计数,当分钟达到 59 时自动清零, 形成一个完整的时间计时周期。
- 5. 启停控制:通过启动信号控制计时器的运行或暂停,适用于可控计时场景。

## 模块: 计数

```
输入: 分频信号 clk out,
输出: 计数结果 dms, sec, min
 1. always @(posedge clk )begin
 2.
       if(rst)begin//重置
 3.
           dms_l=4'b0000;
 4.
           dms_h=4'b0000;
       end else if(start)begin//正常计数时未暂停
 5.
 6.
           if(dms_l==9)begin//低位进位
 7.
                 dms_l=0;
 8.
                 if(dms_h==9)begin//高位进位
 9.
                     dms h=0;
                     dms_c=1;//进位标志
10.
                 end else
11.
12.
                     dms_h=dms_h+1;//高位+1
13.
           end else begin//低位+1
14.
              dms_l=dms_l+1;
15.
              dms_c=0;
16.
           end
17.
       end
18. end
19. always @(posedge clk or posedge rst) begin
20.
       if(rst)begin//重置
21.
           sec_l=4'b0000;
22.
           sec_h=4'b0000;
23.
       end else if (start) begin
24.
           if (dms_1 == 9 \&\& dms_h == 9) begin
25.
              if (\sec_1 == 9) begin
26.
                 \sec_1 <= 0;
27.
                 if (\sec_h == 5) begin
28.
                     \sec_h <= 0;
29.
                 end else begin
30.
                     sec_h \le sec_h + 1;
31.
                 end
32.
              end else begin
33.
                 sec_1 \le sec_1 + 1;
34.
              end
```

```
35. end
36. end
37.
38. end
39. always @(posedge clk or posedge rst) begin
40. ......
41. 分钟计数方式
42. end
```

#### 1.4.4 译码模块

译码模块将计数结果译码出七位的译码结果,用于连接七位数码管,译码模块由6各4-7译码器组成。

#### 模块:译码模块

```
1. module display(
2.
        input [7:0] dms,
3.
        input [7:0] sec,
       input [7:0] min,
4.
       output wire[6:0] dms_1_seg,
5.
       output wire[6:0] dms h seg,
                                      // 秒十位
6.
                                      // 分钟个位
7.
       output wire[6:0] sec_1_seg,
        output wire[6:0] sec h seg,
                                      // 分钟十位
8.
        output wire[6:0] min_1_seg,
                                      // 毫秒个位
9.
10.
       output wire[6:0] min_h_seg
                                      // 毫秒十位
11.
       );
12.
       digit_to_7seg dms_1(dms[3:0], dms_1_seg);
13.
       digit_to_7seg dms_h(dms[7:4], dms_h_seg);
       digit_to_7seg sec_1(sec[3:0], sec_1_seg);
14.
       digit to 7seg sec h(sec[7:4], sec h seg);
15.
16.
        digit_to_7seg min_1(min[3:0], min_1_seg);
17.
       digit_to_7seg min_h(min[7:4], min_h_seg);
18. endmodule
```

#### 1.5 数字跑表电路模块的综合结果

数字跑表的各个模块通过微控制器紧密连接,控制模块负责接收用户输入并管理系统状态,计数模块根据分频信号计算时间,显示模块实时显示计时结果,分频模块提供稳定的时钟脉冲信号。整个系统协调工作,确保计时准确,并能够响应用户输入进行暂停、复位等操作。



图 3 数字跑表综合结果

#### 1. 初始化阶段:

- a) 系统启动时, 微控制器初始化所有模块, 确保分频模块开始生成时钟信号。
- b) 控制模块、计数模块、分频模块和显示模块相互配合,准备好接收后续的 输入信号。

#### 2. 按下"开始/暂停"按钮:

- a) 按键输入被控制模块检测到。
- b) 控制模块切换系统状态到"计数"模式,启动计数器。
- c) 分频模块继续生成时钟信号, 计数模块开始根据时钟信号进行计数。
- d) 计数模块将当前计时值传递给显示模块,更新显示信息。

# 3. 按下"复位"按钮:

- a) 按键输入被控制模块检测到。
- b) 控制模块将复位信号发送给计数模块, 计数模块清零当前计时数据。
- c) 显示模块将时间显示为 00:00:00, 回到暂停状态。

#### 4. 计时过程中:

- a) 分频模块持续输出时钟脉冲(或每百分秒一次),控制计数器递增。
- b) 计数模块计算计时数据,并将其传输给显示模块。
- c) 显示模块根据收到的计时数据(分钟: 秒:百分秒)实时更新显示内容。

#### 2. 五级流水 CPU 介绍

#### 2.1 实现的指令列表(包括指令描述)

MIPS 指令集是极为精简的 RISC 架构设计,指令长度固定为 32 位;仅采用 Load/Store 指令进行访存,所有算术和逻辑操作仅针对寄存器,数据在内存与寄存器之间的传输通过专门的加载(Load)和存储(Store)指令完成;支持丰富的算术、逻辑、移位、分支跳转和特权指令,指令集简洁高效,易于硬件实现和优化。

以下是 func\_test1, func\_test2 中含有指令的指令描述,另外,实现 CPU 需要特权指令、中断指令等指令的实现,所以在课程设计要求外实现了中断、特权指令等共计 61 条指令,实现 CPU 的基本功能。

表 1 是 func\_test1 中包含的指令格式, 共计 21 条。

表 1 func\_test121 条指令描述

| 指令    | 功能描述                         | Func_test1              |
|-------|------------------------------|-------------------------|
| lui   | 加载上半字,将立即数左移 16 位后存入寄存器      | lui \$1, 0x1234         |
| add   | 加法,将两个寄存器的值相加,结果存入目标寄存器      | add \$3, \$1, \$2       |
| sub   | 减法,将两个寄存器的值相减,结果存入目标寄存器      | sub \$4, \$1, \$2       |
| or    | 或运算,将两个寄存器的值按位或,结果存入目标寄存器    | or \$5, \$1, \$2        |
| and   | 与运算,将两个寄存器的值按位与,结果存入目标寄存器    | and \$6, \$1, \$2       |
| xor   | 异或运算,将两个寄存器的值按位异或,结果存入目标寄存   | xor \$7, \$1, \$2       |
|       | 器                            |                         |
| nor   | 非或运算,将两个寄存器的值按位或后取反,结果存入目标   | nor \$8, \$1, \$2       |
|       | 寄存器                          |                         |
| bne   | 不相等跳转,如果两个寄存器的值不相等,则跳转到指定标   | bne \$1, \$0, s2        |
|       | 签                            |                         |
| beq   | 相等跳转,如果两个寄存器的值相等,则跳转到指定标签    | beq \$2, \$1, s1        |
| slt   | 有符号比较,第一个寄存器小于第二个寄存器,则结果为1   | slt \$9, \$1, \$2       |
|       | 否则为 0                        |                         |
| sltu  | 无符号比较,第一个寄存器小于第二个寄存器,则结果为1   | sltu \$10, \$1, \$2     |
|       | 否则为 0                        |                         |
| sll   | 逻辑左移,将寄存器的值左移指定位数            | sll \$11, \$1, 2        |
| srl   | 逻辑右移,将寄存器的值右移指定位数            | srl \$12, \$1, 16       |
| sra   | 算术右移,将寄存器的值右移指定位数,符号位扩展      | sra \$13, \$1, 2        |
| addu  | 无符号加法,将两个寄存器的值相加,结果存入目标寄存器   | addu \$14, \$1, \$2     |
| addiu | 无符号立即数加法,将寄存器的值加上一个立即数       | addiu \$15, \$1, 0x2020 |
| subu  | 无符号减法,将两个寄存器的值相减,结果存入目标寄存器   | subu \$16, \$1, \$2     |
| sw    | 存储字,将寄存器的值存储到内存中             | sw \$14, 0x8(\$0)       |
| lw    | 加载字,将内存中的值加载到寄存器中            | lw \$18, 0x8(\$0)       |
| jal   | 跳转并链接,将返回地址存入 \$ra,然后跳转到指定地址 | jal 0x80                |
| jr    | 跳转到寄存器所指的地址                  | jr \$3                  |

表 2 是 func\_test2 中包含的指令格式, 共计 17 条。

表 2 func\_test2 中 19 条指令描述

| 指令类别 | 功能                     | Func_test2 指令         |
|------|------------------------|-----------------------|
| addi | 将立即数与寄存器值相加,结果存储在目标寄存器 | addi \$1, \$0, 0x1234 |
| slti | 比较寄存器值与立即数(有符号),小于则置 1 | slti \$4, \$3, 0x1    |

| sltiu | 比较寄存器值与立即数 (无符号), 小于则置 1   | sltiu \$5, \$3, 0x1   |
|-------|----------------------------|-----------------------|
| andi  | 寄存器值与立即数按位与,存储在目标寄存器       | Andi \$6,\$1,0x5678   |
| ori   | 寄存器值与立即数按位或,存储在目标寄存器       | ori \$7, \$1, 0x5678  |
| xori  | 寄存器值与立即数按位异或,结果存储在目标寄存器    | xori \$8, \$1, 0x5678 |
| sllv  | 将寄存器值左移,移位量由另一个寄存器指定       | sllv \$9, \$2, \$1    |
| srav  | 将寄存器值右移(算术)移位量由另一个寄存器指定    | srav \$10, \$3, \$31  |
| srlv  | 将寄存器值右移(逻辑)移位量由另一个寄存器指定    | srlv \$11, \$3, \$31  |
| mult  | 将两个寄存器值相乘,结果存入 HI 和 LO 寄存器 | mult \$1, \$3         |
| mfhi  | 从 HI 寄存器读取值到目标寄存器          | mfhi \$12             |
| mflo  | 从 LO 寄存器读取值到目标寄存器          | mflo \$13             |
| multu | 无符号乘法,结果存入 HI 和 LO 寄存器     | multu \$1, \$3        |
| div   | 有符号除法,将商存入 LO,余数存入 HI 寄存器  | div \$zero, \$3, \$1  |
| divu  | 无符号除法,将商存入 LO,余数存入 HI 寄存器  | divu \$3, \$1         |
| mthi  | 将寄存器值存入 HI 寄存器             | mthi \$1              |
| mtlo  | 将寄存器值存入 LO 寄存器             | mtlo \$2              |

另外,实现 CPU 需要特权指令、中断指令等指令的实现,以下是课程设计外 完成的23条指令。

表 3 其余 23 条指令的指令描述

| 指令类别   | 功能                   | 示例指令                 |  |  |
|--------|----------------------|----------------------|--|--|
| BGEZ   | 大于等于 0 转移            | BGEZ rs, offset      |  |  |
| BGTZ   | 大于 0 转移              | BGTZ rs, offset      |  |  |
| BLEZ   | 小于等于 0 转移            | BLEZ rs, offset      |  |  |
| BLTZ   | 小于 0 转移              | BLTZ rs, offset      |  |  |
| BLTZAL | 小于 0 调用子程序并保存返回地址    | BLTZAL rs, offset    |  |  |
| BGEZAL | 大于等于 0 调用子程序并保存返回地址  | BGEZAL rs, offset    |  |  |
| J      | 无条件直接跳转              | J target             |  |  |
| JALR   | 无条件寄存器跳转至子程序并保存返回地址下 | JALR rd, rs          |  |  |
| LB     | 取字节有符号扩展             | LB rt, offset(base)  |  |  |
| LBU    | 取字节无符号扩展             | LBU rt, offset(base) |  |  |
| LH     | 取半字有符号扩展             | LH rt, offset(base)  |  |  |
| LHU    | 取半字无符号扩展             | LHU rt, offset(base) |  |  |
| LWL    | 非对齐地址取字至寄存器左部        | LWL rt, offset(base) |  |  |
| LWR    | 非对齐地址取字至寄存器右部        | LWR rt, offset(base) |  |  |
| SB     | 存字节                  | SB rt, offset(base)  |  |  |
| SH     | 存半字                  | SH rt, offset(base)  |  |  |
| SWL    | 寄存器左部存入非对齐地址         | SWL rt, offset(base) |  |  |
| SWR    | 寄存器右部存入非对齐地址         | SWR rt, offset(base) |  |  |
| ERET   | 例外处理返回               | ERET                 |  |  |
| MFC    | 读 CP0 寄存器值至通用寄存器 MF  |                      |  |  |

| MTC     | 通用寄存器值写入 CPO 寄存器 | MTC0    |
|---------|------------------|---------|
| BREAK   | 断点               | BREAK   |
| SYSCALL | 系统调用             | SYSCALL |

# 2.2 流水线数据流图



图 4 五级流水 CPU 数据流图[2]

# 2.3 流水线模块结构

#### 2.3.1 五级流水 CPU 系统结构图

五级流水 CPU 的功能模块为 pc、id、alu、mem、wb 五个模块组成,控制模块为四个锁存器 if\_id、id\_ex、ex\_mem、mem\_wb,以及指令暂停控制模块 ctrl,数据模块有 data\_ram、inst\_rom,以及数据寄存器堆 regfiles 和状态控制寄存器堆 cpu0\_reg,乘商寄存器 hilo\_reg、锁存控制器 llbit\_reg。



图 5 各模块连接关系[2]

# 2.3.2 上层模块连接结构



图 6 上层功能模块

# 2.3.3 功能模块 PC、id、alu、mem

五级流水中主要有 PC、id、alu、mem、wb 五个功能模块,其中 wb 模块由寄存器堆 regfile 实现,regfile 模块在数据模块中展示,以下为 PC、id、alu、mem 模块接口电路。



2.3.4 控制模块 if\_id、id\_ex、ex\_mem、mem\_wb、ctrl

在五级流水线处理器中,if\_id、id\_ex、ex\_mem、mem\_wb 和 ctrl 是非常重要的锁存器或寄存器组,用于管理指令在流水线各阶段之间的数据传递和控制流。 ctrl 是流水线处理器中的控制单元,负责根据当前指令生成各阶段所需的控制信号,协调流水线工作。由 if\_id、id\_ex、ex\_mem、mem\_wb 等锁存上一个模块的数据,并跟後 ctrl 中发出的信号对下一个模块进行控制。



图 11 ctrl 控制模块



图 12 ex\_mem 控制模块



图 13 id\_ex 控制模块



图 14 if\_id 控制模块



图 15 mem\_wb 控制模块

2.3.5 数据模块 data ram、inst rom、 regfiles、 cpu0 reg、hi, lo、llbit

在 CPU 设计中,模块如 data\_ram、inst\_rom、regfiles、cp0\_reg、hilo、llbit 等是非常重要的组成部分,负责数据存储、指令存储、寄存器管理等功能。cp0\_reg是用于处理异常和中断的专用寄存器组。在 MIPS 处理器中,协处理器是一个负

责管理异常、状态和控制的特殊模块,管理状态与异常,并输出状态信息。llbit 是一个用于支持同步机制的标志位,主要用于实现负载链接/条件存储 (LL/SC) 操作。



#### 2.4 流水线模块接口描述(包括关键代码)

#### 2.4.1 程序计数器 pc 模块

程序计数器 PC,在取指阶段取出指令存储器中的指令,当有复位信号 rst 时,输出指令存储器使能信号为 ChipDisable(0),表示指令存储器禁用,此时 PC 的值保持为 0。其余时刻指令存储器使能信号为 ChipEnale(1),PC 可能有三种取值:

- ① PC = PC + 4 (顺序流动)
- ② PC不变(流水线暂停stall[0]==`Stop)
- ③ PC 等于转移判断的结果(如果是转移指令且满足转移条件)

表 4 pc 模块接口描述

|--|

| 1 | rst                     | 1  | 输入 | 复位信号           |
|---|-------------------------|----|----|----------------|
| 2 | clk                     | 1  | 输入 | 时钟信号           |
| 3 | рс                      | 32 | 输出 | 要读取的指令地址       |
| 4 | ce                      | 1  | 输出 | 指令存储器使能信号      |
| 5 | branch_flag_i           | 1  | 输入 | 是否发生转移,如果发     |
|   |                         |    |    | 生转移,就将 pc 设置为  |
|   |                         |    |    | 跳转地址           |
| 6 | branch_target_address_i | 32 | 输入 | 指令转移目标地址       |
| 7 | stall                   | 6  | 输入 | 是否暂停流水线(由 ctrl |
|   |                         |    |    | 发出信号决定)        |

代码部分,其中重要的 PC 转移与 PC 自增。

#### 模块: PC

```
1. always @ (posedge clk) begin
           if (ce == `ChipDisable) begin
 2.
 3.
                 pc <= 32' h00000000;
           end else begin
 4.
                 if(flush == 1'b1) begin
                        pc <= new_pc;</pre>
 6.
                 end else if(stall[0] == `NoStop) begin
 7.
                        if(branch_flag_i == `Branch) begin
 8.
 9.
                               pc <= branch_target_address_i;</pre>
10.
                        end else begin
                              pc <= pc + 4' h4;
11.
12.
                        end
13.
                 end
14.
           end
15. end
```

# 2.4.2 锁存 if\_id 模块

if\_id 模块负责锁存 PC 与 inst\_rom 中的指令信号,同时接收控制信号,通过控制输出数据控制 id 模块的进行。

| 序号 | 接口名     | 宽度(bit) | 输入/输出 | 作用       |
|----|---------|---------|-------|----------|
| 1  | rst     | 1       | 输入    | 复位信号     |
| 2  | clk     | 1       | 输入    | 时钟信号     |
| 3  | if_inst | 32      | 输入    | 取指阶段的指令  |
| 5  | id_inst | 32      | 输出    | 指令送入译码阶段 |

表 5 if\_id 接口描述

| 5 | if_pc | 32 | 输入 | 取指阶段的地址  |
|---|-------|----|----|----------|
| 6 | id_pc | 32 | 输出 | 地址送入译码阶段 |
| 7 | stall | 6  | 输入 | 流水线是否暂停  |

代码部分,重要的是PC锁存与id控制数据。

#### 模块: if id

```
1. always @ (posedge clk) begin
         if (rst == `RstEnable) begin
 2.
                   id pc <= `ZeroWord;</pre>
 3.
                   id inst <= `ZeroWord;</pre>
 4.
         end else if(flush == 1'b1) begin
 5.
 6.
                   id pc <= `ZeroWord;
 7.
                   id inst <= `ZeroWord;
         end else if(stall[1] == `Stop && stall[2] == `NoStop) begin
 8.
                   id_pc <= `ZeroWord;</pre>
 9.
10.
                   id inst <= `ZeroWord;</pre>
11.
         end else if(stall[1] == `NoStop) begin
12.
                   id_pc <= if_pc;
13.
                   id_inst <= if_inst;</pre>
14.
         end
15. end
```

# 2.4.3 译码 id 模块

ID 模块的作用是对指令进行译码,ID 模块可以将指令种类以及子种类译码出来,并通过指令种类和子种类,进一步译码出访存地址,读写寄存器地址,立即数等。在实验课的基础上,ID 模块还实现了延迟槽的功能,通过设计延迟槽,CPU可以处理转移指令。同时,如果为条件转移指令,那么在 ID 模块就要进行条件判断,并将跳转到的地址通过 branch\_target\_address 接口传给 PC 模块,如果此转移指令需要保存地址,可以通过 ID 模块的 link addr o 模块传给后面的模块。。

其中 id 模块由于去操作数需解决数据相关问题的冲突,主要为 RAM,可以使用数据旁路处理大部分指令相关,但是 LOAD/STORE 指令结果计数的特殊性,可以采用指令暂停结束数据相关冲突。

| 序号 | 接口名    | 宽度 | 输入/输出 | 作用      |
|----|--------|----|-------|---------|
| 1  | rst    | 1  | 输入    | 复位信号    |
| 2  | inst_i | 32 | 输入    | 译码阶段的指令 |

表 6 id 接口描述

| 3                                                  | reg1_data_i                                                                                                                                     | 32                                                | 输入                                                       | 从 regfile 读入寄存器数据 1                                                                                                                          |
|----------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------|----------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------|
| 4                                                  | reg2_data_i                                                                                                                                     | 32                                                | 输入                                                       | 从 regfile 读入寄存器数据 2                                                                                                                          |
| 5                                                  | aluop_o                                                                                                                                         | 4                                                 | 输出                                                       | 译码阶段运算类型                                                                                                                                     |
| 6                                                  | reg1_o                                                                                                                                          | 32                                                | 输出                                                       | 译码阶段源操作数 1                                                                                                                                   |
| 7                                                  | reg2_o                                                                                                                                          | 32                                                | 输出                                                       | 译码阶段源操作数 2                                                                                                                                   |
| 8                                                  | wd_o                                                                                                                                            | 5                                                 | 输出                                                       | 目的寄存器地址                                                                                                                                      |
| 9                                                  | wreg_o                                                                                                                                          | 1                                                 | 输出                                                       | 是否要写入目的寄存器                                                                                                                                   |
| 10                                                 | reg2_addr_o                                                                                                                                     | 5                                                 | 输出                                                       | regfile 第二个寄存器地址                                                                                                                             |
| 11                                                 | reg2_read_o                                                                                                                                     | 1                                                 | 输出                                                       | regfile 第二个寄存器读使能信号                                                                                                                          |
| 12                                                 | reg1_addr_o                                                                                                                                     | 5                                                 | 输出                                                       | regfile 第一个寄存器地址                                                                                                                             |
| 13                                                 | reg1_read_o                                                                                                                                     | 1                                                 | 输出                                                       | regfile 第一个寄存器读使能信号                                                                                                                          |
| 14                                                 | inst_o                                                                                                                                          | 32                                                | 输出                                                       | 指令输出端口,用于 alu 计算访存地址                                                                                                                         |
|                                                    |                                                                                                                                                 |                                                   |                                                          | mem_addr_o                                                                                                                                   |
|                                                    |                                                                                                                                                 | 控制相关                                              | 失——延迟槽相关                                                 | 接口                                                                                                                                           |
| 15                                                 |                                                                                                                                                 | 1                                                 | 输入                                                       |                                                                                                                                              |
| 15                                                 | is_in_delayslot_i                                                                                                                               | 1                                                 | 1                                                        | 当前处于译码阶段的指令是否在延迟槽                                                                                                                            |
| 16                                                 | next_inst_in_delayslot_o                                                                                                                        | 1                                                 | 输出                                                       | <b>三</b>                                                                                                                                     |
|                                                    |                                                                                                                                                 |                                                   |                                                          |                                                                                                                                              |
| 16                                                 | next_inst_in_delayslot_o                                                                                                                        | 1                                                 | 输出                                                       | 下一条进入译码阶段的指令是否在延迟槽                                                                                                                           |
| 16                                                 | next_inst_in_delayslot_o branch_flag_o                                                                                                          | 1                                                 | 输出                                                       | 下一条进入译码阶段的指令是否在延迟槽是否发生转移                                                                                                                     |
| 16<br>17<br>18                                     | next_inst_in_delayslot_o branch_flag_o branch_target_address_o                                                                                  | 1 1 32                                            | 输出<br>输出                                                 | 下一条进入译码阶段的指令是否在延迟槽 是否发生转移 转移到的目标地址                                                                                                           |
| 16<br>17<br>18<br>19                               | next_inst_in_delayslot_o branch_flag_o branch_target_address_o link_addr_o                                                                      | 1<br>1<br>32<br>32<br>1                           | 输出<br>输出<br>输出<br>输出                                     | 下一条进入译码阶段的指令是否在延迟槽<br>是否发生转移<br>转移到的目标地址<br>转移指令保存的返回地址                                                                                      |
| 16<br>17<br>18<br>19                               | next_inst_in_delayslot_o branch_flag_o branch_target_address_o link_addr_o                                                                      | 1<br>1<br>32<br>32<br>1                           | 输出<br>输出<br>输出<br>输出<br>输出                               | 下一条进入译码阶段的指令是否在延迟槽<br>是否发生转移<br>转移到的目标地址<br>转移指令保存的返回地址                                                                                      |
| 16<br>17<br>18<br>19<br>20                         | next_inst_in_delayslot_o branch_flag_o branch_target_address_o link_addr_o is_in_delayslot_o                                                    | 1<br>1<br>32<br>32<br>32<br>1                     | 输出<br>输出<br>输出<br>输出<br>输出                               | 下一条进入译码阶段的指令是否在延迟槽<br>是否发生转移<br>转移到的目标地址<br>转移指令保存的返回地址<br>当前处于译码阶段的指令是否在延迟槽                                                                 |
| 16<br>17<br>18<br>19<br>20                         | next_inst_in_delayslot_o  branch_flag_o  branch_target_address_o  link_addr_o  is_in_delayslot_o  ex_waddr_i                                    | 1<br>1<br>32<br>32<br>32<br>1<br>数                | 输出<br>输出<br>输出<br>输出<br>输出<br>输出                         | 下一条进入译码阶段的指令是否在延迟槽<br>是否发生转移<br>转移到的目标地址<br>转移指令保存的返回地址<br>当前处于译码阶段的指令是否在延迟槽<br>执行阶段指令写入寄存器地址                                                |
| 16<br>17<br>18<br>19<br>20<br>21<br>22             | next_inst_in_delayslot_o  branch_flag_o  branch_target_address_o  link_addr_o  is_in_delayslot_o  ex_waddr_i  ex_wreg_i                         | 1<br>1<br>32<br>32<br>1<br>数<br>5                 | 输出<br>输出<br>输出<br>输出<br>输出<br>输出<br><b>据相关解决接口</b><br>输入 | 下一条进入译码阶段的指令是否在延迟槽<br>是否发生转移<br>转移到的目标地址<br>转移指令保存的返回地址<br>当前处于译码阶段的指令是否在延迟槽<br>执行阶段指令写入寄存器地址<br>执行阶段指令是否写寄存器                                |
| 16<br>17<br>18<br>19<br>20<br>21<br>22<br>23       | next_inst_in_delayslot_o  branch_flag_o  branch_target_address_o  link_addr_o  is_in_delayslot_o  ex_waddr_i  ex_wreg_i  ex_wdata_i             | 1<br>1<br>32<br>32<br>1<br>数<br>5<br>1<br>32      | 输出<br>输出<br>输出<br>输出<br>输出<br><b>据相关解决接口</b><br>输入<br>输入 | 下一条进入译码阶段的指令是否在延迟槽<br>是否发生转移<br>转移到的目标地址<br>转移指令保存的返回地址<br>当前处于译码阶段的指令是否在延迟槽<br>执行阶段指令写入寄存器地址<br>执行阶段指令是否写寄存器<br>执行阶段写入寄存器数据                 |
| 16<br>17<br>18<br>19<br>20<br>21<br>22<br>23<br>24 | next_inst_in_delayslot_o  branch_flag_o  branch_target_address_o  link_addr_o  is_in_delayslot_o  ex_waddr_i  ex_wreg_i  ex_wdata_i  mem_wreg_i | 1<br>1<br>32<br>32<br>1<br>数<br>5<br>1<br>32<br>1 | 输出<br>输出<br>输出<br>输出<br>输出<br><b>据相关解决接口</b><br>输入<br>输入 | 下一条进入译码阶段的指令是否在延迟槽<br>是否发生转移<br>转移到的目标地址<br>转移指令保存的返回地址<br>当前处于译码阶段的指令是否在延迟槽<br>执行阶段指令写入寄存器地址<br>执行阶段指令是否写寄存器<br>执行阶段写入寄存器数据<br>访存阶段指令是否写寄存器 |

代码部分,主要分为译码、数据旁路(数据相关处理)、指令暂停 load/store 指令数据相关控制。

# 模块: 指令译码(部分)

- 1. always @ (\*) begin
- 2. if (rst == `RstEnable) begin
- 3. .....
- 4. end else begin
- 5. .....
- 6. case (op)

```
7.
            `EXE_SPECIAL_INST:
                                         begin
 8.
               case (op2)
 9.
                   5'b00000:
                                       begin
10.
                      case (op3)
11.
                          `EXE_OR:
                                        begin
12.
                              wreg_o <= `WriteEnable;</pre>
                                                            aluop_o <= `EXE_OR_OP;</pre>
13.
                              alusel_o <= `EXE_RES_LOGIC;
                                                                   reg1_read_o <=
1'b1;
        reg2_read_o <= 1'b1;
14.
                             instvalid <= `InstValid;</pre>
15.
                          end
16.
                          `EXE_AND: begin
17.
                             wreg_o <= `WriteEnable;</pre>
                                                            aluop_o <= `EXE_AND_OP;</pre>
18.
                              alusel_o <= `EXE_RES_LOGIC; reg1_read_o <=
1'b1; reg2_read_o <= 1'b1;
19.
                             instvalid <= `InstValid;</pre>
20.
                          end
21.
                          `EXE_XOR: begin
22.
                              wreg_o <= `WriteEnable;</pre>
                                                            aluop_o <= `EXE_XOR_OP;</pre>
23.
                              alusel_o <= `EXE_RES_LOGIC;</pre>
                                                                   reg1_read_o <=
        reg2_read_o <= 1'b1;
1'b1;
24.
                              instvalid <= `InstValid;</pre>
25.
                          end
26.
                          . . . . . .
27.
                      endcase
28.
                   end
29.
               endcase
30.
           end
31.
        endcase
32.
        end
33. end
```

# 数据旁路解决相邻 4 条数据的 RAW 的问题

#### 模块:数据旁路

```
1. always @ (*) begin
2.
                stallreq_for_regl_loadrelate <= `NoStop;</pre>
3.
          if(rst == `RstEnable) begin
4.
                reg1 o <= `ZeroWord;
          end else if(pre_inst_is_load == 1'b1 && ex_wd_i == reg1_addr_o
5.
                                                && reg1 read o == 1'b1) begin
6.
7.
                stallreq_for_regl_loadrelate <=
Stop;
8.
          end else if((regl_read_o == 1'b1) && (ex_wreg_i == 1'b1)
```

```
9.
                                                   && (ex wd i = reg1 \text{ addr o})
begin
10.
                  regl_o <= ex_wdata_i;</pre>
           end else if((reg1_read_o == 1'b1) && (mem_wreg_i == 1'b1)
11.
                                                   && (mem_wd_i == regl_addr_o))
12.
begin
13.
                  regl_o <= mem_wdata_i;
14.
           end else if (regl_read_o == 1'bl) begin
15.
                  regl_o <= regl_data_i;</pre>
16.
           end else if (reg1 read o == 1'b0) begin
                  reg1_o \le imm;
17.
18.
           end else begin
                  reg1_o <= `ZeroWord;</pre>
19.
20.
           end
21. end
```

指令暂停计数解决 4 条数据的 RAW 的问题。如果 alu 判断时 LOAD 指令时,将信号传入 ID 模块中,ID 模块输出控制信号 stallreq。

#### 模块: 指令暂停

```
1. assign pre_inst_is_load = ((ex_aluop_i == `EXE_LB_OP) ||
2.
                              (ex aluop i == `EXE LBU OP) | |
3.
                              (ex_aluop_i == EXE_LH_OP)
                              (ex aluop i == EXE LHU OP) | |
4.
                              (ex_aluop_i == `EXE_LW_OP) \mid \mid
5.
                              (ex aluop i == `EXE LWR OP) | |
6.
7.
                              (ex_aluop_i == `EXE_LWL_OP) | |
8.
                              (ex_aluop_i == `EXE_LL_OP) | |
                              (ex_aluop_i = `EXE_SC_OP)) ? 1'b1 : 1'b0;
9.
10. assign stallreq = stallreq for reg1 loadrelate
stallreq_for_reg2_loadrelate;
```

#### 2.4.4 锁存 id\_ex 模块

id\_ex 仅用锁存数据,模块负责锁存 id 的数据信号,同时接收控制信号,通过控制输出数据控制 id 模块的进行。

| 序号 | 接口名      | 宽度(bit) | 输入/输出 | 作用   |
|----|----------|---------|-------|------|
| 1  | rst      | 1       | 输入    | 复位信号 |
| 2  | clk      | 1       | 输入    | 时钟信号 |
| 3  | id_aluop | 6       | 输入    | 运算类型 |

表 7 id\_ex 接口描述

|    | I                        |           |    |            |
|----|--------------------------|-----------|----|------------|
| 4  | id_reg1                  | 32        | 输入 | 写寄存器1数据    |
| 5  | id_reg2                  | 32        | 输入 | 写寄存器 2 数据  |
| 6  | id_wd                    | 5         | 输入 | 写寄存器地址     |
| 7  | id_wreg                  | 1         | 输入 | 是否写寄存器     |
| 8  | ex_aluop                 | 6         | 输出 | 运算类型       |
| 9  | ex_reg1                  | 32        | 输出 | 写寄存器1数据    |
| 10 | ex_reg2                  | 32        | 输出 | 写寄存器 2 数据  |
| 11 | ex_wd                    | 5         | 输出 | 写寄存器地址     |
| 12 | ex_wreg                  | 1         | 输出 | 是否写寄存器     |
| 13 | id_inst                  | 32        | 输入 | 当前指令       |
| 14 | ex_inst                  | 32        | 输出 | 当前指令       |
|    | 分支跳                      | 转——延迟槽相关接 |    |            |
| 15 | id_link_address          | 32        | 输入 | 返回地址       |
| 16 | id_is_in_delayslot       | 1         | 输入 | 当前指令是否在延迟槽 |
| 17 | next_inst_in_delayslot_i | 1         | 输入 | 下条指令是否在延迟槽 |
| 18 | ex_link_address          | 32        | 输出 | 返回地址       |
| 19 | ex_is_in_delayslot       | 1         | 输出 | 当前指令是否在延迟槽 |
| 20 | is_in_delayslot_o        | 1         | 输出 | 下条指令是否在延迟槽 |

代码部分,重要的是 id 锁存与 ex 控制数据。

#### 模块:id ex

```
1. else if(stall[2] == `NoStop) begin
 2.
           ex_aluop <= id_aluop;</pre>
 3.
           ex_aluse1 <= id_aluse1;</pre>
 4.
           ex_reg1 <= id_reg1;</pre>
 5.
           ex_reg2 <= id_reg2;</pre>
 6.
           ex_wd \le id_wd;
 7.
           ex_wreg <= id_wreg;</pre>
 8.
           ex_link_address <= id_link_address;</pre>
 9.
           ex_is_in_delayslot <= id_is_in_delayslot;</pre>
10.
           is_in_delayslot_o <= next_inst_in_delayslot_i;</pre>
11.
           ex_inst<=id_inst;</pre>
12.
           ex_excepttype <= id_excepttype;</pre>
13.
           ex_current_inst_address <= id_current_inst_address;</pre>
14. end
```

# 2.4.5 运算 alu 模块

alu 模块是 CPU 流水线的执行阶段,它的主要功能是完成指令的算术运算、

逻辑操作、乘法/除法、地址计算等,并将结果传递给下一流水线阶段(MEM 阶段)。这是流水线执行的核心计算部分。

- 1. 依据输入的运算子类型进行运算,并将相应的结果保存在暂时的符号中, 主要有逻辑运算,算术运算,移动,跳转等类型。
- 2. 给出最终的运算结果,包括是否要写目的寄存器 wreg\_o、 要写的目的寄存器地址 wd\_o、 要写入的数据 wdata\_o。
- 3. LOAD/STORE 指令在 alu 模块中需计算写入地址 mem\_addr\_o 与写入的 初始数据 reg2 o。
- 4. 在计算 DIV 与 MUL 等需多周期计算指令时,需要输出信号,进行指令暂停。

表 8 运算器 alu 接口描述表

|    | NO COPPER DIO DE TENCO |         |       |               |  |  |
|----|------------------------|---------|-------|---------------|--|--|
| 序号 | 接口名                    | 宽度(bit) | 输入/输出 | 作用            |  |  |
| 1  | rst                    | 1       | 输入    | 复位信号          |  |  |
| 2  | alu_control            | 12      | 输入    | 运算类型          |  |  |
| 3  | alu_src1               | 32      | 输入    | 操作数 1         |  |  |
| 4  | alu_src2               | 32      | 输入    | 操作数 2         |  |  |
| 5  | alu_result             | 32      | 输出    | 运算结果          |  |  |
| 6  | wd_i                   | 5       | 输入    | 写入寄存器地址       |  |  |
| 7  | wreg_i                 | 1       | 输入    | 是否写入寄存器       |  |  |
| 8  | wd_o                   | 5       | 输出    | 写入寄存器地址       |  |  |
| 9  | wreg_o                 | 1       | 输出    | 是否写入寄存器       |  |  |
| 10 | inst_i                 | 32      | 输入    | 当前指令          |  |  |
| 11 | aluop_o                | 6       | 输出    | 运算类型          |  |  |
| 12 | mem_addr_o             | 32      | 输出    | 访存地址          |  |  |
| 13 | reg2_o                 | 32      | 输出    | 存入存储器的数       |  |  |
| 14 | stallreq               | 1       | 输出    | 流水线暂停请求->ctrl |  |  |
|    |                        | 延迟槽相关接口 |       |               |  |  |
| 15 | link_address_i         |         | 输入    | 转移指令保存的返回地址   |  |  |
| 16 | is_in_delayslot_i      | 1       | 输入    | 当前指令是否在延迟槽    |  |  |
|    | 乘法相关接口                 |         |       |               |  |  |
| 17 | mul_result_i           | 64      | 输入    | 乘法运算结果        |  |  |
| 18 | mul_ready_i            | 1       | 输入    | 乘法器是否运算完毕     |  |  |
| 19 | mul_opdata1_o          | 32      | 输出    | 被乘数           |  |  |
|    |                        |         |       |               |  |  |

| 20     | mul_opdata2_o | 32         | 输出 | 乘数           |  |  |
|--------|---------------|------------|----|--------------|--|--|
| 21     | mul_start_o   | 1          | 输出 | 启动乘法器        |  |  |
| 22     | signed_mul_o  | 1          | 输出 | 有无符号         |  |  |
| 除法相关接口 |               |            |    |              |  |  |
| 23     | div_result_i  | 64         | 输入 | 除法运算结果       |  |  |
| 24     | div_ready_i   | 1          | 输入 | 除法器是否运算完毕    |  |  |
| 25     | div_opdata1_o | 32         | 输出 | 被除数          |  |  |
| 26     | div_opdata2_o | 32         | 输出 | 除数           |  |  |
| 27     | div_start_o   | 1          | 输出 | 启动除法器        |  |  |
| 28     | signed_div_o  | 1          | 输出 | 有无符号         |  |  |
|        | 乘             | 商寄存器数据相关的接 | 美口 |              |  |  |
| 29     | hi_i          | 32         | 输入 | HI 寄存器内容     |  |  |
| 30     | lo_i          | 32         | 输入 | LO 寄存器内容     |  |  |
| 31     | wb_hi_i       | 32         | 输入 | 回写时是否要写 HI   |  |  |
| 32     | wb_lo_i       | 32         | 输入 | 回写时是否要写 LO   |  |  |
| 33     | wb_whilo_i    | 1          | 输入 | 回写时是否写 HI/LO |  |  |
| 34     | mem_hi_i      | 32         | 输入 | 访存时是否要写 HI   |  |  |
| 35     | mem_lo_i      | 32         | 输入 | 访存时是否要写 LO   |  |  |
| 36     | mem_whilo_i   | 1          | 输入 | 访存时是否写 HI/LO |  |  |
| 37     | hi_o          | 32         | 输出 | 执行阶段写入 HI 的值 |  |  |
| 38     | lo_o          | 32         | 输出 | 执行阶段写入 LO 的值 |  |  |
|        |               |            |    |              |  |  |

代码部分,核心为 alu 算术逻辑运算、地址计算、指令暂停控制。

#### 模块: alu 算术逻辑计算

```
1. always@(*) begin
          wd_o \le wd_i;
          if(((aluop_i == `EXE_ADD_OP) || (aluop_i == `EXE_ADDI_OP) ||
3.
                 (aluop_i == `EXE_SUB_OP)) \&\& (ov_sum == 1'b1)) begin
4.
                 wreg_o <= `WriteDisable;</pre>
5.
                 ovassert <= 1;
6.
7.
          end else begin
8.
                 wreg_o <= wreg_i;</pre>
9.
                 ovassert <= 0;
10.
          end
11.
          case (alusel_i)
12.
                 `EXE_RES_LOGIC: begin
13.
                        wdata_o <= logicout;</pre>
```

```
14.
                   end
15.
                   `EXE RES SHIFT:begin
16.
                         wdata_o<=shiftres;</pre>
17.
                   end
18.
                          `EXE_RES_MOVE:
                                                    begin
19.
                         wdata o <= moveres;</pre>
20.
                   end
21.
                   `EXE_RES_ARITHMETIC: begin
22.
                          wdata_o<= arithmeticres;</pre>
23.
                   end
                   `EXE_RES_MUL: begin
24.
25.
                         wdata o<=mulres[31:0];</pre>
26.
                   end
27.
                   `EXE RES JUMP BRANCH: begin
28.
                          wdata_o<= link_address_i;</pre>
29.
                   end
30.
                   default: begin
31.
                         wdata o<= ZeroWord;
32.
                   end
33.
            endcase
34. end
```

#### 地址计算与写入初始值

#### 模块: 地址计算

```
1. assign mem_addr_o= reg1_i+ {{16{inst_i[15]}}},inst_i[15:0]};
2. assign reg2_o= reg2_i;
```

#### 除法等多周期指令,进行指令暂停控制

# 模块: 指令暂停(除法)

```
1. always@(*) begin
 2.
        stallreq=stallreq_for_madd_msub||stallreq_for_div;
 3. end
 4. //DIV、DIVU 指令
 5. always @ (*) begin
 6.
       if(rst == `RstEnable) begin
 7.
 8.
       end else begin
 9.
           stallreq_for_div <= `NoStop;
10.
           div_opdata1_o <= `ZeroWord;
11.
           div_opdata2_o <= `ZeroWord;</pre>
12.
           div_start_o <= `DivStop;</pre>
```

```
13.
            signed_div_o \ll 1'b0;
14.
            case (aluop_i)
15.
               `EXE_DIV_OP:
                                       begin
                   if(div_ready_i == `DivResultNotReady) begin
16.
17.
                   div_opdata1_o <= reg1_i;
18.
                       div_opdata2_o <= reg2_i;
19.
                       div_start_o <= `DivStart;</pre>
20.
                       signed_div_o <= 1'b1;
21.
                       stallreq_for_div <= `Stop;
22.
                   end else if(div_ready_i == `DivResultReady) begin
23.
                   div_opdata1_o <= reg1_i;
24.
                       div_opdata2_o <= reg2_i;
25.
                       div_start_o <= `DivStop;</pre>
26.
                       signed_div_o <= 1'b1;
27.
                       stallreq_for_div <= `NoStop;
28.
                   end else begin
29.
                   div_opdata1_o <= `ZeroWord;</pre>
30.
                       div_opdata2_o <= `ZeroWord;</pre>
31.
                       div_start_o <= `DivStop;</pre>
32.
                       signed_div_o <= 1'b0;
33.
                       stallreq_for_div <= `NoStop;
34.
                   end
35.
               end
36.
            endcase
37.
        end
38. end
```

#### 2.4.6 锁存 ex mem 模块

EX\_MEM 模块是处理器流水线中的一个阶段寄存器,用于连接执行阶段(EX)和访存阶段(MEM)。其主要作用是保存从 EX 阶段传递过来的数据和控制信号,以便在访存阶段使用。作为流水线寄存器,EX\_MEM 模块的设计确保了流水线的同步性和数据的准确传递。

| 序号 | 接口名      | 宽度(bit) | 输入/输出 | 作用      |
|----|----------|---------|-------|---------|
| 1  | rst      | 1       | 输入    | 复位信号    |
| 2  | clk      | 1       | 输入    | 时钟信号    |
| 3  | ex_wd    | 5       | 输入    | 写入寄存器地址 |
| 4  | ex_wreg  | 1       | 输入    | 是否写入寄存器 |
| 5  | ex_wdata | 32      | 输入    | 写入寄存器数据 |
| 6  | mem_wd   | 5       | 输出    | 写入寄存器地址 |

| 7  | mem_wreg     | 1              | 输出 | 是否写入寄存器        |
|----|--------------|----------------|----|----------------|
| 8  | mem_wdata    | 32             | 输出 | 写入寄存器数据        |
| 9  | stall        | 6              | 输入 | 流水线暂停          |
|    | le           | oad/store 相关接口 | 1  |                |
| 10 | ex_aluop     | 6              | 输入 | 运算类型           |
| 11 | ex_mem_addr  | 32             | 输入 | 访存地址           |
| 12 | ex_reg2      | 32             | 输入 | 放入存储器的数据       |
| 13 | mem_aluop    | 6              | 输出 | 运算类型           |
| 14 | mem_mem_addr | 32             | 输出 | 访存地址           |
| 15 | mem_reg2     | 32             | 输出 | 放入存储器的数据       |
|    | 5            | 移动指令相关接口       |    |                |
| 16 | ex_hi        | 32             | 输入 | 执行阶段写入 HI 的值   |
| 17 | ex_lo        | 32             | 输入 | 执行阶段写入 LO 的值   |
| 18 | ex_whilo     | 1              | 输入 | 执行阶段是否要写 HI/LO |
| 19 | mem_hi       | 32             | 输出 | 执行阶段写入 HI 的值   |
| 20 | mem_lo       | 32             | 输出 | 执行阶段写入 LO 的值   |
| 21 | mem_whilo    | 1              | 输出 | 执行阶段是否要写 HI/LO |

# 关键代码

#### 模块: ex mem 接口

- 1.  $mem_wd \le ex_wd$ ;
- 2. mem\_wreg <= ex\_wreg;</pre>
- 3. mem\_wdata <= ex\_wdata;</pre>
- 4. mem\_hi <= ex\_hi;
- 5. mem\_lo <= ex\_lo;
- 6. mem whilo <= ex whilo;
- 7. hilo\_o <= {`ZeroWord, `ZeroWord};
- 8. cnt\_o <= 2'b00;
- 9. mem\_aluop <= ex\_aluop;
- 10. mem\_mem\_addr <= ex\_mem\_addr;</pre>
- 11. mem\_reg2 <= ex\_reg2;

#### 2.4.7 寻址 mem 模块

MEM 模块是处理器流水线中的访存阶段模块,主要负责执行指令涉及的访存操作,同时处理其他非访存相关的数据传递任务综合结果,主要流程如下。

- a) 接收来自 EX 模块的运算结果、访存地址和控制信号。
- b) 根据控制信号决定是否进行数据存储器的读写操作。

- c) 对于读操作,将数据从 data\_ram 中取出;对于写操作,将数据写入指定地址。
- d) 将访存结果或运算结果传递至写回阶段,同时处理可能的异常或中断。
- e) 统计异常信息,传输值 CP0\_reg 与 ctrl 中

表 9 mem 接口描述

| 序号 | 接口名             | 宽度(bit)    | 输入/输出 | 作用              |  |  |  |
|----|-----------------|------------|-------|-----------------|--|--|--|
| 1  | rst             | 1          | 输入    | 复位信号            |  |  |  |
| 2  | wd_i            | 12         | 输入    | 写入寄存器地址         |  |  |  |
| 3  | wreg_i          | 1          | 输入    | 是否写入寄存器         |  |  |  |
| 4  | wdata_i         | 32         | 输入    | 写入寄存器数据         |  |  |  |
| 5  | wd_o            | 32         | 输出    | 写入寄存器地址         |  |  |  |
| 6  | wreg_o          | 1          | 输出    | 是否写入寄存器         |  |  |  |
| 7  | wdata_o         | 32         | 输出    | 写入寄存器数据         |  |  |  |
|    | load/store 相关接口 |            |       |                 |  |  |  |
| 8  | aluop_i         | 6          | 输入    | 运算类型            |  |  |  |
| 9  | mem_addr_i      | 32         | 输入    | 访存地址            |  |  |  |
| 10 | reg2_i          | 32         | 输入    | 送入存储器的数         |  |  |  |
|    |                 | RAM 相关接口   |       |                 |  |  |  |
| 11 | mem_data_i      | 32         | 输入    | 来自 RAM 的读取数据    |  |  |  |
| 12 | mem_addr_o      | 32         | 输出    | 写入 RAM 的地址      |  |  |  |
| 13 | mem_we_o        | 1          | 输出    | RAM 读还是写 1写 0 读 |  |  |  |
| 14 | mem_sel_o       | 4          | 输出    | 字节选择信号          |  |  |  |
| 15 | mem_data_o      | 32         | 输出    | 存入 RAM 数据       |  |  |  |
| 16 | mem_ce_o        | 1          | 输出    | 使能信号            |  |  |  |
|    |                 | HI/LO 相关接口 |       |                 |  |  |  |
| 17 | hi_i            | 32         | 输入    | HI 寄存器内容        |  |  |  |
| 18 | lo_i            | 32         | 输入    | LO 寄存器内容        |  |  |  |
| 19 | hi_o            | 32         | 输出    | 执行阶段写入 HI 的值    |  |  |  |
| 20 | lo_o            | 32         | 输出    | 执行阶段写入 LO 的值    |  |  |  |
| 21 | whilo_o         | 1          | 输出    | 执行阶段是否要写 HI/LO  |  |  |  |

取数指令(LW)代码部分

模块: 取数指令(LW)

1. EXE\_LW\_OP: begin

2. mem\_addr\_o <= mem\_addr\_i;

# 存数指令(SW)部分

#### 模块: 存数指令(SW)

```
1. `EXE_SW_OP: begin
2. mem_addr_o <= mem_addr_i;
3. mem_we <= `WriteEnable;
4. mem_data_o <= reg2_i;
5. mem_sel_o <= 4' b1111;
6. mem_ce_o <= `ChipEnable;
7. end
```

# 2.4.8 锁存 mem\_wb 模块

mem\_wb 模块是处理器流水线中的访存到写回(Memory to Write Back)阶段的流水线寄存器。它的主要作用是从访存阶段 (MEM) 接收数据,并将其保存和传递到写回阶段 (WB)。这个模块在流水线设计中起着承上启下的作用,确保数据正确、有序地流向下一阶段。

| 表  | 10 | mem | wh | 模块   |
|----|----|-----|----|------|
| ~~ | TO |     | W  | コスクし |

| 序号 | 接口名        | 宽度(bit)    | 输入/输出 | 作用           |
|----|------------|------------|-------|--------------|
| 1  | rst        | 1          | 输入    | 复位信号         |
| 2  | clk        | 1          | 输入    | 时钟信号         |
| 3  | stall      | 6          | 输入    | 流水线暂停        |
| 4  | mem_hi     | 32         | 输入    | 访存时是否要写 HI   |
| 5  | mem_lo     | 32         | 输入    | 访存时是否要写 LO   |
| 6  | mem_whilo  | 1          | 输入    | 访存时是否写 HI/LO |
| 7  | wb_hi      | 32         | 输出    | 回写时是否要写 HI   |
| 8  | wb_lo      | 32         | 输出    | 回写时是否要写 LO   |
| 9  | wb_whilo 1 |            | 输出    | 回写时是否写 HI/LO |
|    | 数据相        | 相关解决方案相关接口 | 1     |              |
| 10 | mem_wd     | 5          | 输入    | 写入寄存器地址      |
| 11 | mem_wreg   | 1          | 输入    | 是否写入寄存器      |
| 12 | mem_wdata  | 32         | 输入    | 写入寄存器数据      |
| 13 | wb_wd      | 5          | 输出    | 写入寄存器地址      |

| 14 | wb_wreg  | 1  | 输出 | 是否写入寄存器 |
|----|----------|----|----|---------|
| 15 | wb_wdata | 32 | 输出 | 写入寄存器数据 |

#### 关键代码实现如下:

#### Mem wb 模块

- 1. wb wd  $\leq$  mem wd;
- 2. wb\_wreg <= mem\_wreg;
- 3. wb wdata <= mem wdata;
- 4. wb hi <= mem hi;
- 5. wb 1o <= mem 1o;
- 6. wb\_whilo <= mem\_whilo;

# 2.4.9 寄存器 regfile 模块

regfile 模块是 CPU 的寄存器堆,包含 32 个 32 位通用寄存器,支持两个寄存器的并发读操作和一个寄存器的同步写操作。

- 1. 定义寄存器数组:采用二维向量实现,数组大小为 32×32 位,表示 32 个 32 位寄存器。
- 2. 写寄存器操作:
  - a) 在复位信号无效 (rst==0) 且写使能信号有效 (we==1),同时写入目标 寄存器地址不为 0 时,将输入数据写入指定寄存器。
  - b) 写操作为同步写,即在时钟信号上升沿时完成。
- 3. 第一个读寄存器端口:
  - a) 复位信号有效时,输出固定为 0。
  - b) 复位信号无效时,读取 \$0 时输出为 0。
  - c) 若读取目标寄存器与写入目标寄存器地址相同,直接输出待写入数据 (写后读冲突解决)。
  - d) 其他情况下,从寄存器数组中读取对应地址的数据。
  - e) 若读端口不可用,输出固定为 0。
- 4. 第二个读寄存器端口: 与第一个读端口逻辑相同, 复用同样的判断流程。

# 表 11 regfile 接口描述

| 序号 | 接口名 | 宽度(bit) | 输入/输出 | 作用   |
|----|-----|---------|-------|------|
| 1  | rst | 1       | 输入    | 复位信号 |
| 2  | clk | 1       | 输入    | 时钟信号 |

| 3  | re1    | 1  | 输入 | 读使能信号1       |
|----|--------|----|----|--------------|
| 4  | raddr1 | 5  | 输入 | 读取的寄存器地址 1   |
| 5  | re2    | 1  | 输入 | 读使能信号2       |
| 6  | raddr2 | 5  | 输入 | 读取的寄存器地址 2   |
| 7  | we     | 1  | 输入 | 写使能信号        |
| 8  | waddr  | 5  | 输入 | 写入的寄存器地址     |
| 9  | wdata  | 32 | 输入 | 写入的数据        |
| 10 | rdata1 | 32 | 输出 | 读出的 32 位数据 1 |
| 11 | rdata2 | 32 | 输出 | 读出的 32 位数据 2 |

#### 关键代码如下:

#### 模块: regfile

```
1. always @ (*) begin
          if(rst == `RstEnable) begin
                      rdata1 <= `ZeroWord;
3.
          end else if(raddr1 == `RegNumLog2'h0) begin
4.
                rdata1 <= `ZeroWord;
5.
          end else if((raddr1 == waddr) && (we == `WriteEnable)
6.
                            && (re1 == `ReadEnable)) begin
7.
8.
                rdata1 <= wdata;
          end else if (rel == `ReadEnable) begin
9.
                rdata1 <= regs[raddr1];
10.
          end else begin
11.
12.
                rdata1 <= `ZeroWord;
13.
          end
14. end
```

# 2.4.10 控制 ctrl 模块

ctrl 模块是流水线 CPU 的控制中心,用于管理流水线的状态,控制流水线暂停(stall)、清空(flush),以及处理异常和中断信号。它在确保数据流正确性、处理异常以及优化指令执行过程中起着关键作用。

- 1. 根据来自各阶段的暂停请求信号(如 stallreq\_from\_id, stallreq\_from\_ex), 决定是否需要暂停流水线的部分或全部阶段。
- 2. 通过生成 stall 信号,指示流水线中的每个阶段是继续工作还是保持当前 状态.

| 序号 | 接口名              | 宽度 (bit) | 输入/输出 | 作用          |
|----|------------------|----------|-------|-------------|
| 1  | rst              | 1        | 输入    | 复位信号        |
| 2  | stallreq_from_id | 1        | 输入    | 译码阶段流水线暂停请求 |
| 3  | stallreq_from_ex | 1        | 输入    | 执行阶段流水线暂停请求 |
| 4  | stall            | 6        | 输出    | 流水线暂停信号     |

表 12 ctrl 模块接口描述

关键代码如下:

#### 模块: ctrl

```
1. always @ (*) begin
          if(rst == `RstEnable) begin
 2.
                 stall <= 6'b000000;
 3.
 4.
          end else if(stallreq_from_ex == `Stop) begin
                 stall <= 6'b001111;
 5.
          end else if(stallreq_from_id == `Stop) begin
 6.
 7.
                 stall <= 6'b000111;
                 flush <= 1'b0;
 8.
                 stall <= 6'b000000;
 9.
10.
                new_pc <= `ZeroWord;</pre>
                   //if
11.
          end
                 //always
12. end
```

# 2.4.11 乘商 hilo 寄存器

hilo 模块是处理器中用于保存乘法和除法操作结果的特殊寄存器单元。该模块包含两个寄存器,分别为 HI 和 LO,通常用于存储乘法结果的高 32 位和低 32 位,或者除法操作的余数和商。hilo 模块在流水线中用于实现算术指令的结果传递。

| 序号 | 接口名  | 宽度(bit) | 输入/输出 | 作用       |
|----|------|---------|-------|----------|
| 1  | rst  | 1       | 输入    | 复位信号     |
| 2  | clk  | 1       | 输入    | 时钟信号     |
| 3  | we   | 1       | 输入    | 写使能信号    |
| 4  | hi_i | 32      | 输入    | 输入的 HI 值 |
| 5  | lo_i | 32      | 输入    | 输入的 LO 值 |
| 6  | hi_o | 32      | 输入    | 输出的 HI 值 |
| 7  | lo_o | 32      | 输出    | 输出的 LO 值 |

表 13 hilo 接口描述

关键代码如下:

#### 模块: hilo 寄存器

```
1. always@(posedge clk) begin
2.
         if(rst==`RstEnable) begin
               hi o<= ZeroWord;
3.
4.
               lo_o<=`ZeroWord;
         end else if ( we==`WriteEnable) begin
5.
6.
               hi_o<= hi_i;
               lo_o<= lo_i;
7.
8.
         end
9. end
```

#### 2.4.12 inst\_rom 模块

inst\_rom 模块是一个指令存储器 (Instruction ROM),用于存储处理器运行所需的指令。它作为处理器指令取指阶段 (IF) 的输入源,在处理器启动或运行时提供指令数据。只提供读端口,没有写入端口

- 1. 当 ce 为无效时,输出空指令 (NOP 或 ZeroWord),表示当前没有指令被读取。
- 2. 根据 addr 从指令存储器中取出对应的指令数据。

序号 输入/输出 接口名 宽度(bit) 作用 1 输入 使能信号 ce 2 addr 32 输入 要读取的指令地址 32 输出 读出的指令 inst

表 14 inst\_rom 模块接口描述

#### 关键代码如下:

#### 模块: inst rom 模块

```
    initial begin
    $readmemh("inst_rom.data", regs);
    end
    always@(*)begin
    if(ce==0) inst<=31'h0;</li>
    else inst<=regs[addr[31:2]];</li>
    end
```

#### 2.4.13 数据存储 data\_ram 模块

在设计中使用 4x8 位存储器代替一个 32 位存储器,是一种灵活且资源高效的 实现方式

- 1. 地址 addr 被分为两部分:
  - a) addr[DataMemNumLog2+1:2]: 用于计算行号,确定访问哪一行。
  - b) sel: 用于计算列号,选择当前哪个存储器(0-3)。

#### 2. 读写操作:

- a) 从 4 个 8 位存储器中,由 sel 信号选择读写的 8 位存储器。
- b) 将读取的字节按照 sel 选择方法拼接,组成一个完整的 32 位数据输出。
- c) 写入时,按照 sel 选择的 8 位存储器将 mem 中拼接的原始数据写入。

| 序号 | 接口名    | 宽度(bit) | 输入/输出 | 作用     |
|----|--------|---------|-------|--------|
| 1  | ce     | 1       | 输入    | 使能信号   |
| 2  | clk    | 1       | 输入    | 时钟信号   |
| 3  | data_i | 32      | 输入    | 要写入的数据 |
| 4  | addr   | 32      | 输入    | 要读取的地址 |
| 5  | we     | 1       | 输入    | 是否是写操作 |
| 6  | sel    | 4       | 输入    | 字节选择信号 |
| 7  | data o | 32      | 输出    | 读出的数据  |

表 15 data\_ram 接口描述

# 关键代码如下:

#### 模块: 写入存储器

```
1. always @ (posedge clk) begin
2.
          if (ce == `ChipDisable) begin
                //根据片选信号 sel,将数据写存储器芯片
3.
          end else if(we == `WriteEnable) begin
4.
                       if (sel[3] = 1'bl) begin
5.
                       data mem3[addr[`DataMemNumLog2+1:2]] <= data i[31:24];</pre>
6.
7.
                end
8.
                       if (sel[2] = 1'b1) begin
9.
                       data mem2[addr[`DataMemNumLog2+1:2]] <= data i[23:16];</pre>
10.
                end
                if (sel[1] == 1'b1) begin
11.
12.
                       data mem1[addr[`DataMemNumLog2+1:2]] <= data i[15:8];</pre>
13.
                end
                       if (sel[0] == 1'bl) begin
14.
15.
                       data mem0[addr[`DataMemNumLog2+1:2]] <= data i[7:0];</pre>
16.
                end
17.
          end
```

18. end

#### 2.5 总结

在设计与优化 MIPS 五级流水线的过程中,数据相关、控制相关与结构相关 是性能瓶颈的核心挑战。以下是针对这三类相关性问题的解决思路与实现方法:

#### 2.5.1 数据相关

流水线数据相关又分为三种情况: RAW、WAR、WAW。

对于五级流水 CPU 来说,只有在流水线回写阶段才会写寄存器,因此不存在 WAW 相关。又因为只能在流水线译码阶段读寄存器、回写阶段写寄存器,不存在 WAR 相关。所以五级流水 CPU 只存在 RAW 相关,RAW 相关又有三种情况:

- 1. 相邻指令间存在数据相关。
- 2. 相隔 1 条指令的指令间存在数据相关。
- 3. 相隔 2 条指令的指令间存在数据相关。

# 2.5.1.1 数据旁路(前推)

实现 ALU 结果的快速转发,将 EX/MEM 和 MEM/WB 阶段的结果直接回送给 ID 或 EX 阶段,减少数据等待周期。具体实现时,通过比较目标寄存器地址和源寄存器地址,选择性转发。如图中所示



图 22 数据前推解决相邻指令数据相关问题

同时,在回写阶段会发生第三种数据相关情况,在寄存器设计避免读写冲突时候已经间接解决回写时候访存问题,此时将写入数据直接传入读取数据,即可解决读写冲突与数据相关问题。

#### 2.5.1.2 指令暂停

对于 LOAD 指令,指令结果在访存时候才可以获得,此时,相邻的一条指令已进入运算阶段,此时使用数据旁路已经来不及将数据传入源操作数中,所以当进入 LOAD 指令时,需暂停下一条指令的执行。



图 23 LOAD 指令数据相关时指令暂停

当检测到 LOAD 指令时,暂停流水线以下行为: PC (程序计数器) 保持当前值,阻止取指 ID/EX 流水寄存器保持不变,防止错误指令流入执行阶段。插入一个 NOP (无操作指令) 以延迟后续指令执行,等待加载数据写回。

经过一个周期后,LOAD 指令的数据写回寄存器,后续指令可以正常使用该数据。

#### 2.5.2 控制相关

控制相关(Control Hazard)指由于分支指令或跳转指令的目标地址在流水线运行过程中无法及时确定,导致指令流水线中断或延迟的问题。例如,在跳转指令执行前,处理器无法提前知道下一条需要执行的指令地址。

使用延迟槽解决控制相关,通过在跳转指令后插入可执行的指令,将跳转目标计算和更新的延迟周期转化为有意义的执行周期。

| 1.  |     | bne | \$1, \$0, s2  |     | #如果\$1 和\$0 不相等则跳转到 s2 |
|-----|-----|-----|---------------|-----|------------------------|
| 2.  |     | nop |               | #2c |                        |
| 3.  |     | lui | \$1,0xf760    |     |                        |
| 4.  |     | lui | \$2,0x1234    |     |                        |
| 5.  | s2: |     |               |     |                        |
| 6.  |     | nop |               |     |                        |
| 7.  |     | nop |               | #3c |                        |
| 8.  |     | beq | \$2, \$1, s1  |     | #如果\$2 和\$1 相等则跳转到 s1  |
| 9.  |     | nop |               |     |                        |
| 10. |     | slt | \$9, \$1, \$2 |     |                        |

如上述代码中所示, bne \$1,\$0,s2 后的 nop 指令为延迟槽指令, 在后续的仿真中我们可以看到,即使发生了转移, 转移指令 bne 后的延迟槽指令仍然执行, 这是一种为减少气泡、提高效率而进行的控制冒险。

这种方法在早期处理器中有效减少了流水线停顿,提高了指令执行效率。不过, 这种方法需要采用编译器优化,选择合适的指令加入在延迟槽中。

## 2.5.3 结构相关

结构冲突(Structural Hazard)指由于硬件资源不足,导致多条指令在同一时钟周期内无法同时访问同一资源。例如,在单存储器架构中,取指(IF 阶段)和数据访问(MEM 阶段)需要同时访问存储器,导致冲突。

此次设计的 CPU 采用哈佛结构,可以有效地避免结构相关的冲突问题。

- 1. 独立的指令存储器和数据存储器:指令存储器仅用于存储和读取指令,而数据存储器仅用于存储和访问数据。
- 2. 独立的总线:两套存储器分别配有独立的读写通路,可并行访问,无需排队。

将取指与访存的使用的存储器结构分为两个存储器,实现取指和数据访存的 并行操作,提升流水线性能,同时加快了数据读写的速度。

## 【系统测试】

## 1. 数字跑表系统测试

## 1.1 数字跑表的功能仿真

下面对数字跑表的仿真波形图进行分析。根据功能,数字跑表外连接口为 reset, start\_stop 信号,所以在仿真测试中,将测试 reset 置位功能, start\_stop 暂停与开始功能

#### 1.1.1 reset 置位

当 reset 按键 按下后,数字跑表的计时信号需要置为 0,包括 百分秒、秒、和 分钟 的计时信号。仿真波形图如图中所示。



图 24 数字跑表 reset 按键仿真波形

当 reset key 信号出现一个上升沿(仿真 reset 按键按下)时,时钟信号复位。

- 1. 百分秒 dms, 原数据 10, 复位为 0;
- 2. 秒 sec, 原数据 0, 复位为 0;
- 3. 分钟 min, 原数据 0, 复位为 0;

## 1.1.2 start\_stop 暂停按键

按下 start\_stop 按键时,计时器从当前时间开始计时。初始状态下,计时从零开始。再次按下 start\_stop 按键时,计时器暂停计时,保持当前时间值不变。暂停期间显示模块显示静止时间。仿真波形图如图中所示。



图 25 start\_stop 按键暂停

当此时状态为运行状态时,start\_stop 信号出现一个上升沿(仿真 reset 按键按下)时,时钟信号暂停。

- 1. 百分秒 dms, 原数据 11, 后续暂停为 11;
- 2. 秒 sec, 原数据 0, 后续暂停为 0;
- 3. 分钟 min, 原数据 0, 后续暂停为 0;

#### 1.1.1 start stop 开始按键

按下 start\_stop 按键时,计时器从当前时间开始计时。初始状态下,计时从零开始。再次按下 start\_stop 按键时,计时器暂停计时,保持当前时间值不变。暂停期间显示模块显示静止时间。仿真波形图如图中所示。



图 26 start\_stop 开始按键

- 1. 百分秒 dms, 原数据 11, 后续继续计数为 12;
- 2. 秒 sec, 原数据 0, 后续继续计数;
- 3. 分钟 min, 原数据 0, 后续继续计数.

## 1.2 数字跑表的 RTL 级逻辑电路



图 27 数字跑表的 RTL 级逻辑电路

## 2. 五级流水系统测试

## 2.1 五级流水 CPU 的功能仿真

下面将以课设文件的 func\_test1 进行仿真测试。

表 16 func\_test1 汇编指令与十六进制机器指令

汇编程序

对应机器指令

|      | .org 0x0                    |                             |                      |  |  |  |  |
|------|-----------------------------|-----------------------------|----------------------|--|--|--|--|
|      | t noat                      |                             |                      |  |  |  |  |
|      | t noreorder                 |                             |                      |  |  |  |  |
| _    | obal _start                 |                             |                      |  |  |  |  |
| _st  | art:                        |                             |                      |  |  |  |  |
|      | lui \$1,0x1234              | #\$1=0x12340000             | 3c011234             |  |  |  |  |
|      | lui \$2,0x5678              | #\$2=0x56780000             | 3c025678             |  |  |  |  |
|      | nop                         |                             | 00000000             |  |  |  |  |
|      | nop #c                      |                             | 00000000             |  |  |  |  |
| s1:  |                             |                             |                      |  |  |  |  |
|      | add \$3, \$1, \$2           | #\$3=0x68ac0000             | 00221820             |  |  |  |  |
|      | sub \$4, \$1, \$2           | #\$4=0xbbbc0000             | 00222022             |  |  |  |  |
|      | or \$5, \$1, \$2            | #\$5=0x567c0000             | 00222825             |  |  |  |  |
|      | and \$6, \$1, \$2 #1c       | #\$6=0x12300000             | 00223024             |  |  |  |  |
|      | xor \$7, \$1, \$2           | #\$7=0x444c0000             | 00223826             |  |  |  |  |
|      | nor \$8, \$1, \$2           | #\$8=0xa983ffff             | 00224027             |  |  |  |  |
|      | bne \$1, \$0, s2            | #如果\$1 和\$0 不相等则跳转到 s2      | 14200003             |  |  |  |  |
|      | nop #2c                     |                             | 00000000             |  |  |  |  |
|      | lui \$1,0xf760              |                             | 3c01f760             |  |  |  |  |
| 0    | lui \$2,0x1234              |                             | 3c021234             |  |  |  |  |
| s2:  |                             |                             | 0000000              |  |  |  |  |
|      | nop                         |                             | 00000000             |  |  |  |  |
|      | nop #3c<br>beq \$2, \$1, s1 | #如果\$2 和\$1 相等则跳转到 s1       | 00000000<br>1041fff3 |  |  |  |  |
|      | _                           | #如木。27年17日等则於42到81          | 00000000             |  |  |  |  |
|      | nop<br>s1t \$9, \$1, \$2    | #\$9 =0x00000001            | 00000000<br>0022482a |  |  |  |  |
|      | sltu \$10, \$1, \$2 #4c     | \$10=0x00000001             | 0022482a             |  |  |  |  |
|      | s11 \$11, \$1, 2            | #\$11=0x48d00000            | 00225026             |  |  |  |  |
|      | sr1 \$12, \$1, 16           | #\$12=0x00001234            | 00015880             |  |  |  |  |
|      | sra \$13, \$1, 2            | #\$13=0x048d0000            | 00016483             |  |  |  |  |
|      | addu \$14, \$1, \$2 #5c     | \$14=0x68ac0000             | 00227021             |  |  |  |  |
|      | addiu \$15, \$1, 0x2020     | #\$15=0x12342020            | 242f2020             |  |  |  |  |
|      | subu \$16, \$1, \$2         | #\$16=0xbbbc0000            | 00228023             |  |  |  |  |
|      | sltu \$17, \$1, \$2         | #\$17=0x00000001            | 0022882b             |  |  |  |  |
|      | sw \$14, 0x8 (\$0) #6c      | #将\$14 的值 (0x68ac0000) 存入物理 | ac0e0008             |  |  |  |  |
| 抽扯为( | 0x00000008 的字               | [[]] (Modecooo) [[] (Myze   | acocooo              |  |  |  |  |
| , C  | 1w \$18, 0x8 (\$0)          | #\$18=0x68ac0000            | 8c120008             |  |  |  |  |
|      | jal 0x80                    | #\$31=0x0000007c            | 8c000020             |  |  |  |  |
|      | nop                         | ,                           | 00000000             |  |  |  |  |
|      | addiu \$1, \$0, 0x2020      | #\$1=0x00002020             | 24012020             |  |  |  |  |
|      |                             | #80 \$2=0x00002010          | 24022010             |  |  |  |  |
|      | addiu \$3, \$0, 0x00a0      | #\$3=0x000000a0             | 240300a0             |  |  |  |  |
|      |                             | ·                           |                      |  |  |  |  |

| nop                  |                  | 00000000 |
|----------------------|------------------|----------|
| nop                  |                  | 00000000 |
| jr \$3 #90           | #跳转到\$3 所指位置     | 00600008 |
| nop                  |                  | 00000000 |
| add \$3, \$1, \$2    |                  | 00221820 |
| sub \$4, \$1, \$2    |                  | 00222022 |
| or \$5, \$1, \$2 #a0 | #jr target 0xa0  | 00222825 |
| lui \$31,0x0101      | #\$31=0x01010000 | 3c1f0101 |
| finish:              |                  |          |
| nop                  |                  | 00000000 |
| nop                  |                  | 00000000 |
|                      |                  |          |

首先,我们预先观察五级流水仿真的整体情况以及指令运行的结果,指令结果 最终运算结果保存在5号与31号寄存器中;



图 28 Func\_test1 指令运算结果



图 29 五级流水仿真波形图

下面对 func\_test1 中指令的仿真波形图进行分析。根据功能,指令可以分为以下五类:算术运算指令、立即数指令、访存指令、转移指令 和 延迟槽指令。以下将针对这五种类型分别进行分析:

## 2.1.1 算术运算指令 add \$3,\$1,\$2:

分析涉及基本的算术操作(如加法、减法等)对寄存器的影响,重点观察寄存器内容变化以及计算结果是否符合预期。

指令含义: 将寄存器 \$1 和 \$2 的值相加,并将结果存入寄存器 \$3。仿真波形如下:



图 30 算术指令仿真波形图

- 1. IF 操作: 取指令 add \$3,\$1,\$2 (00221820)。结果: 指令从指令存储器中加载到流水线。
- 2. ID 操作:解析指令,读取 \$1=0x12340000 和 \$2=0x56780000。结果:生成控制信号,准备操作数。
- 3. EX 操作: ALU 执行加法 \$3 = \$1 + \$2 = 0x68AC0000。结果: 计算结果 0x68AC0000 写入流水线寄存器。
- 4. MEM 操作:访存阶段,无内存操作。结果:结果保持,直接进入写回阶段。
- 5. WB 操作:将结果 0x68AC0000 写入寄存器 \$3。结果:寄存器 \$3 = 0x68AC0000。

#### 2.1.2 立即数指令 lui \$1,0x1234

针对操作数包含立即数的指令,分析立即数在指令执行过程中是否被正确加载,寄存器结果是否符合指令定义。

指令含义: 将立即数 0x1234 加载到寄存器 \$1 的高 16 位,而低 16 位清零。 仿真结果如下:



图 31 立即数指令仿真波形图

- 1. IF(取指阶段)。从指令存储器(inst\_rom)中取出指令 3c011234PC(程序计数器)增加 4,以准备取下一条指令。
- 2. ID(指令译码阶段)
  - a) 对指令进行译码,识别为 lui 指令。
  - b) 解析操作码,提取目标寄存器 \$1 和立即数 0x1234。
  - c) 控制信号生成:准备后续流水级所需的信号,如写寄存器使能、ALU 操作类型等。
- 3. EX(执行阶段)。ALU 将立即数 0x1234 左移 16 位,形成 0x12340000。ALU 结果准备写入目标寄存器。
- 4. MEM(访存阶段)。此指令无需访问数据存储器,因此该阶段被跳过或直接通过。
- 5. WB (写回阶段)。将 EX 阶段计算的结果 0x12340000 写入寄存器 \$1。

#### 2.1.3 访存指令 sw \$14,0x8(\$0)

主要关注对存储器的访问操作,分析数据存取的正确性,例如加载指令(Load)和存储指令(Store)对内存和寄存器的影响。

指令含义: 将\$14 的值(0x68ac0000)存入物理地址为 0x00000008 的字。仿真波形图如下:



图 32 访存指令仿真波形图

- 1. IF(取指阶段): 从指令内存中取出指令 ac0e0008。获取当前 PC 指向的指令。
- 2. ID (指令解码阶段):
  - a) 解码指令并读取寄存器 \$0 和 \$14 的值: \$0 = 0x00000000, \$14 = 0x68ac0000。
  - b) 计算目标地址: 0x00000000 + 0x8 = 0x8。
  - c) 将目标地址和要存储的数据传递到 EX 阶段。
- 3. EX (执行阶段):
  - a) 地址计算已在 ID 阶段完成,传递数据到 MEM 阶段。
- 4. **MEM**(访存阶段):
  - a) 存储数据 0x68ac0000 到地址 0x8,按照大端格式拆分并写入内存: 0x68 存储到地址 0x8。0xac 存储到地址 0x9。0x00 存储到地址 0xa。0x00 存储到地址 0xb。
- 5. WB (写回阶段): sw 指令没有写回寄存器,只进行内存写操作,因此 WB 阶段不涉及任何数据写回

## 2.1.4 转移指令 bne \$1,\$0,s2 及延迟槽分析

对条件跳转(Branch)和无条件跳转(Jump)指令进行分析,验证程序计数器(PC)是否按照预期发生了跳转。

指令含义: bne \$1, \$0, s2, 它表示如果 \$1 不等于 \$0, 则跳转到地址 s2, 仿真波形图如下:



图 33 跳转指令与延迟槽指令分析

#### 1. 指令的五级流水顺序分析:

- a) IF (取指阶段): 取指令 14200003, 对应十六进制 14200003。PC 指向当前指令的地址(假设为 PC)。
- b) ID (指令解码阶段): 解码指令 bne, 并读取 \$1 和 \$0 寄存器的值: \$1 = 0x12340000, \$0 = 0x000000000 比较 \$1 和 \$0 的值: \$1!=\$0, 因此条件 满足, 跳转成立。计算跳转地址: s2 = 0x00000038。
- c) EX (执行阶段): bne 指令的比较操作已经在 ID 阶段完成, 跳转地址已 计算出。在 EX 阶段, bne 指令将跳转地址传递到 MEM 阶段。
- d) MEM(访存阶段): bne 指令在 MEM 阶段并不涉及内存读取或写入操作, 只是继续传递跳转信息。因此,在 MEM 阶段,跳转目标地址 0x00000038 被传递到 WB 阶段。延迟槽指令 nop 也会被执行,但它并不影响跳转。
- e) WB (写回阶段): bne 指令本身没有数据写回操作,因此 WB 阶段无操作。

2. 延迟槽指令: 延迟槽指令: nop,即无操作,它在跳转指令后立即执行,用来消耗流水线中的周期,避免跳转时的流水线冲突。信号 ex\_is\_in\_delayslot\_i为高电平,表示此时正在执行的指令 nop 为延迟槽指令。

可以看到信号 ex\_aluop\_i=0x7c, ex\_aluop\_i=0x2,即延迟槽指令 nop 的运算类型。由此可见,即使发生了转移,转移指令 bne 后的延迟槽指令仍然执行,这是一种为减少气泡、提高效率而进行的控制冒险。

## 2.1.5 Func\_test2 仿真结果展示

我们预先观察五级流水仿真的整体情况以及指令运行的结果,指令结果最终运算结果保存在 18 号与 19 号寄存器中,以及乘商 hi、lo 寄存器中。



图 34 Func\_test2 指令仿真波形图



图 35 Func\_test2 中 18、19、hi、lo 寄存器仿真结果

四种指令的波形在 Func\_test1 中完成分析,指令的仿真波形图可以参考 Func test1 中的指令分析结果。

#### 2.1.5.1 除法指令 div \$zero,\$3,\$1

下面介绍一条新的指令种类,除法指令 div、divu,这种指令在执行过程中会暂停数据的执行,本次采用恢复余数法, div 指令会占用 32 个时钟周期,在运算阶

段中中断其余指令的取指、译码、执行。

图 36 div 指令执行仿真波形

- 1. 取指(IF)。从指令存储器中取出 div \$zero, \$3, \$1 指令,将其送入流水线, PC 增加 4,为下一条指令做好准备。
- 译码(ID)。解析指令为 MIPS 的整型除法操作。从寄存器文件中读取操作数: \$3=0xFFFFBBBC(有符号值为 -17636)。\$1=0x00001234(有符号值为 4660)。
- 3. 执行(EX)。
  - a) 其余指令暂停 32 个时钟周期:
  - b) 在执行阶段,进行有符号除法运算: 商: -17636 ÷ 4660 = -4。余数: -17636 % 4660 = -2596。
  - 4. 访存(MEM)无访存操作,此阶段直接将数据通过流水线传递到写回阶段。
- 5. 写回(WB)将计算的商和余数分别写入特殊寄存器: lo=0xFFFFFFC(-4 的二进制表示)。hi=0xFFFFF5BC(-2596 的二进制表示)。

## 2.2 五级流水 CPU 的 RTL 级逻辑电路



图 37 上层 RTL 级电路



图 38 详细 RTL 级电路

## 【总结】

在设计与实现五级流水 CPU 和数字跑表的过程中,我们结合了数字电路设计和计算机体系结构的核心理念,完成了一次从理论到实践的完整探索。

## 1. 数字跑表

数字跑表作为一种功能简单但逻辑复杂的计数器电路,实现了秒表计时和多功能控制。设计中通过状态机控制了计时开始、暂停、复位等功能,计数器模块则实现了从秒到毫秒的精确计时。核心亮点包括:

状态机设计:采用有限状态机(FSM)设计,简化了复杂逻辑的实现,通过状态转移控制计数器的启动和复位,确保了逻辑的稳定性。

模块化实现: 计时模块和显示模块独立设计,通过分频技术实现时间单位的精确划分,并通过七段数码管驱动模块实现人性化的时间显示.

#### 2. 五级流水 CPU

五级流水 CPU 的设计围绕取指 (IF)、译码 (ID)、执行 (EX)、访存 (MEM)、写回 (WB) 五个阶段展开。在设计中,我们重点解决了三类流水线相关问题:

数据相关:通过数据前推和指令暂停等策略有效解决了数据冒险。例如,对于 LOAD 指令的相关问题,采用暂停流水线的方法,确保下一条指令获取正确的数据。

控制相关:通过引入延迟槽和分支预测优化了跳转指令的执行效率。延迟槽技术延缓跳转指令的执行,使其执行期间的控制信号保持稳定,从而消除了控制冒险

对流水线的影响。

结构相关:采用哈佛结构的指令存储器和数据存储器分离设计,彻底消除了访 存阶段的结构冲突,提高了流水线的吞吐率。

整个 CPU 的模块化设计,包括寄存器堆(regfile)、ALU、控制模块(ctrl)、乘商寄存器(hilo)等子模块的协作,使指令执行的每个阶段都实现了高效和稳定。通过仿真与调试,我们验证了诸如算术运算指令、访存指令、分支跳转指令在五级流水中的正确性和性能表现。

本次设计不仅帮助我们深入理解了计算机体系结构与数字电路的设计原理,还培养了我们在复杂系统中发现问题、分析问题、解决问题的能力。从 CPU 流水线的冒险解决到跑表状态机的精确控制,每一步都离不开模块化的设计思维和严谨的逻辑验证。这种实践经验为后续深入研究嵌入式系统和数字电路打下了坚实的基础,同时也展现了数字逻辑设计的艺术与科学结合的魅力。

## 【心得体会】

在完成五级流水 CPU 和数字跑表的设计与实现过程中,我深刻体会到了将计算机电路设计与计算机组成原理的核心理念以及它们在实际工程应用中的意义。 这次实践不仅帮助我掌握了技术细节,更让我在理论联系实际的过程中收获了成长。

五级流水 CPU 的设计是一个非常经典但也充满挑战的任务。从理论上看,流水线的分阶段执行提高了指令执行的吞吐量,但在实际实现中,各阶段之间的协调与资源冲突的解决却需要非常精细的设计。例如:

数据相关:数据冒险是流水线中最常见的问题之一。为了避免后续指令使用未更新的数据,我们引入了数据前推和指令暂停机制。这让我认识到,虽然硬件资源可以通过设计扩展,但调度策略的优化是提高效率的关键所在。

控制相关:跳转指令和分支指令的执行对流水线造成的控制冒险问题,通过延迟槽的设计得到了有效解决。在仿真的过程中,我意识到延迟槽虽然在实现上比较复杂,但它能极大提高流水线的连续性,这种取舍体现了设计中的工程智慧。

结构相关:采用哈佛结构解决了指令存储器与数据存储器的冲突问题。这一设计让我深刻体会到,硬件结构上的创新往往能从根本上解决性能瓶颈。

通过模块化的设计思路,我构建了寄存器堆、ALU、控制模块等多个子模块, 并通过信号的传递与组合,实现了复杂功能的流水线执行。这种自下而上的设计方 法让我更加理解了复杂系统的分解与集成过程。

数字跑表的设计虽然功能相对简单,但对状态机的理解和应用起到了很好的补充作用。通过有限状态机(FSM)控制计时功能,我掌握了如何在时序逻辑中对状态进行切换和维持。同时,七段数码管的驱动设计让我感受到,从原理到实际硬件展示是一个非常令人兴奋的过程。

从书本知识到硬件实现的过程是理论和实践不断碰撞的过程。设计中遇到的问题往往无法通过理论直接解决,需要通过仿真和调试一步步优化。例如,在解决LOAD指令的数据冒险问题时,通过反复验证前推和暂停的时序条件,我加深了对流水线控制逻辑的理解。

同时,数字跑表的实现让我对状态机的逻辑设计有了更深入的认识。起初状态切换存在卡顿问题,通过优化状态转移条件和调整时钟频率,最终实现了稳定的计时功能。这种从问题出发,寻找解决方案并验证效果的过程,让我体会到设计逻辑电路时的成就感.

在实现的过程中,我深刻认识到软硬件结合的重要性。例如,CPU 的设计既依赖硬件逻辑的实现,也需要理解汇编语言和指令集的特点,才能设计出高效的流水线架构。而跑表设计则是硬件逻辑和驱动显示的结合,从时间分频到数码管显示都体现了软硬件协同的思想。

这次实践让我深刻认识到,CPU 电路设计不仅是技术的体现,更是思维方式和创新能力的综合反映。从解决 CPU 流水线的冒险问题到设计稳定的数字跑表,我对计算机体系结构有了更全面的理解,也更加坚定了在计算机电路设计与计算机组成原理领域深入学习的信心。

# 【参考文献(资料)】

- [1] 汪文祥,邢金璋.CPU 设计实战.机械工业出版社.2021.
- [2] 雷思磊.自己动手写 CPU.电子工业出版社.2014.
- [3] 高小鹏,计算机组成与实现,高等教育出版社,2018
- [4] 袁静波等,《计算机组成与结构》,机械工业出版社,2011

- [5] 王爱英、《计算机组成与结构》,清华大学出版社,2013
- [6] 白中英,《计算机组成原理》,科学出版社,2008