# UNIVERSIDAD DE EL SALVADOR EDUCACIÓN A DISTANCIA



#### SISTEMAS DIGITALES I SDU115

#### **UNIDAD III**

CIRCUITOS COMBINACIONALES DE MEDIANA ESCALA DE INTEGRACIÓN - MSI

#### SISTEMAS DIGITALES I SDU115

Multiplexores y demultiplexores.

# **Objetivos de Unidad**

Implementar sistemas digitales combinacionales, de mediana complejidad utilizando bloques lógicos funcionales de mediana escala de integración (MSI).

#### Agenda

✓ Multiplexores construcción y operación

✓ Multiplexores Aplicaciones.

✓ Demultiplexores construcción y operación

#### **OBJETIVO**

Identificar la estructura y función lógica de los Multiplexores y demultiplexores, por medio de las compuertas que los forman, así como, la conexión en cascada y la implementación de funciones lógicas usando multiplexores.

#### Multiplexores

Se conocen también como Selectores de Datos

Tienen "2<sup>N</sup>" entradas de datos de "B" bits, 1 salida de B bits, y "N" variables de entrada de selección.

En las variables de selección se escribe el número de la entrada que se elige para que aparezca en la salida.



#### Multiplexores

El multiplexor de 2 a 1, de la figura anterior se construye en forma digital así:



#### Multiplexor de 4 a 1

Se presenta un multiplexor de 4 a 1:



$$Z = \overline{S_1} \cdot \overline{S_0} \cdot I_0 + \overline{S_1} \cdot S_0 \cdot I_1 + S_1 \cdot \overline{S_0} \cdot I_2 + S_1 \cdot S_0 \cdot I_3$$

# Multiplexor de 8 a 1



# Multiplexor de 2 fuentes de 4 bits c/f



### Multiplexores en cascada

Multiplexor de 8 a 1, hecho con Multiplexores de 2 a 1.



#### Multiplexores en cascada

Multiplexor de 16 a 1, hecho con Multiplexores de 8 a 1.



### Multiplexor de 8 a 1, trabajando de 4 a 1

#### Tres formas posibles



| Α | В | С | Υ  |
|---|---|---|----|
| 0 | 0 | 0 | D0 |
| 0 | 1 | 0 | D2 |
| 1 | 0 | 0 | D4 |
| 1 | 1 | 0 | D6 |
| А | В | С | Υ  |
| 1 | 0 | 0 | D4 |
| 1 | 0 | 1 | D5 |
| 1 | 1 | 0 | D6 |
| 1 | 1 | 1 | D7 |
| Α | В | С | Υ  |
| 0 | 0 | 0 | D0 |
| 0 | 1 | 1 | D3 |
| 1 | 0 | 0 | D4 |
| 1 | 1 | 1 | D7 |

### Funciones lógicas con Multiplexores

a) Variables de entrada de la función lógica, igual a las variables de selección del multiplexor.

| С      | В | Α      | Z       |
|--------|---|--------|---------|
| 0      | 0 | 0      | 0       |
| 0<br>0 | 0 | 1      | 0       |
| 0      | 1 | 0      | 1       |
| 0      | 1 | 0<br>1 | 0       |
| 0<br>1 | 0 | 0      | 0       |
| 1      | 0 | 1      | 0 0 0 1 |
| 1      | 1 | 0      | 0       |
| 1      | 1 | 1      | 1       |



### Funciones lógicas con Multiplexores

b) Variables de entrada de la función lógica, mayor a las variables de selección del multiplexor.



#### Demultiplexores

Se conocen también como Distribuidores de Datos

Tienen "2<sup>N</sup>" salidas de datos de "B" bits, 1 entrada de B bits, y "N" variables de entrada de selección.

En las variables de selección se escribe el número de la salida que se elige para que aparezca lo que hay en la entrada.



# Demultiplexores de 1 a 2 y de 1 a 4

| S | I | $O_1$ | $O_0$ |
|---|---|-------|-------|
| 0 | 0 | 0     | 0     |
| 0 | 1 | 0     | 1     |
| 1 | 0 | 0     | 0     |
| 1 | 1 | 1     | 0     |



| $O_1$      | = | S      | • | I |
|------------|---|--------|---|---|
| $\sim_{1}$ |   | $\sim$ |   | - |

$$O_0 = \overline{S} \cdot I$$



$$O_0 = \overline{S_1} \cdot \overline{S_0} \cdot I$$

$$O_1 = \overline{S_1} \cdot S_0 \cdot I$$

$$O_2 = S_1 \cdot \overline{S_0} \cdot I$$

$$O_3 = S_1 \cdot S_0 \cdot I$$

# Demultiplexor de 1 a 4

| $S_1$ | $S_0$ | $O_3$ | $O_2$ | $O_1$ | $O_0$ |
|-------|-------|-------|-------|-------|-------|
| 0     | 0     | 0     | 0     | 0     | I     |
| 0     | 1     | 0     | 0     | I     | 0     |
| 1     | 0     | 0     | I     | 0     | 0     |
| 1     | 1     | I     | 0     | 0     | 0     |

$$O_0 = \overline{S_1} \cdot \overline{S_0} \cdot I$$

$$O_1 = \overline{S_1} \cdot S_0 \cdot I$$

$$O_2 = S_1 \cdot \overline{S_0} \cdot I$$

$$O_3 = S_1 \cdot S_0 \cdot I$$



### Circuitos integrados de Demultiplexores



# HASTA LA PROXIMA