# 上海大学 计算机学院 《数字逻辑实验》报告三

| 姓名 | 冯新元        | 学号 _ | 18120232 |    |
|----|------------|------|----------|----|
| 时间 | 2019/10/17 | 机位   | 指导教师     | 何冰 |

| 实验名称:                  | 组合电路 2 |
|------------------------|--------|
| ~ ~ <del>~</del> ~ ~ · |        |

#### 一、实验目的

- 1、设计8421码到余3码的转换电路
- 2、设计 2421 码到 grav 码的转换电路

### 二、实验原理

简单门电路可以实现所有电路所需的功能,列出真值表利用卡诺图化简成逻辑表达式形式可以快速地得到逻辑电路电路所需要实现的功能。对应逻辑表达式画出电路图,利用电路仿真软件检验功能后下载到 FPGA 中可以实现在逻辑电路箱中模拟逻辑电路功能,减少使用大量实体元件和导线,使电路更加清晰。

# 三、实验内容

1. 实验任务一: 用 Quartus II 设计 8421 码到余 3 码的转换电路, 并下载到 FPGA 中测试

#### (1) 实验步骤

- 1. 在 Quartus II 中选用基本门电路器件,构成一个 8421 码到余 3 码的转换电路逻辑图。
- 2. 使用模拟工具进行模拟验证,并通过验证。
- 3. 定义 FPGA 的 IO 引脚功能。
- 4. 下载设计的电路到 FPGA。
- 5. 用开关和发光二极管测试 FPGA 的功能。

#### (2) 实验现象



下图为三种测试情况,上端 LED 数字显示为 8421BCD 码对应十进制,下

端 LED 为余三码,从左到右依次是高位到低位。



## (3) 数据记录、分析与处理 真值表

| A | В | С | D | ЕЗ | E2 | E1 | E0 |
|---|---|---|---|----|----|----|----|
| 0 | 0 | 0 | 0 | 0  | 0  | 1  | 1  |
| 0 | 0 | 0 | 1 | 0  | 1  | 0  | 0  |
| 0 | 0 | 1 | 0 | 0  | 1  | 0  | 1  |
| 0 | 0 | 1 | 1 | 0  | 1  | 1  | 0  |
| 0 | 1 | 0 | 0 | 0  | 1  | 1  | 1  |
| 0 | 1 | 0 | 1 | 1  | 0  | 0  | 0  |
| 0 | 1 | 1 | 0 | 1  | 0  | 0  | 1  |
| 0 | 1 | 1 | 1 | 1  | 0  | 1  | 0  |
| 1 | 0 | 0 | 0 | 1  | 0  | 1  | 1  |
| 1 | 0 | 0 | 1 | 1  | 1  | 0  | 0  |

测试 8421BCD 码的十种输入对应的输出的余三码皆符合真值表,电路设计符合实验设计要求。

#### (4) 实验结论

测试 8421BCD 码的十种输入对应的输出的余三码皆符合真值表,电路设计符合实验设计要求。

# 2. 实验任务二: 用 Quartus II 设计 2421 码到 gray 码的转换电路,并下载到 FPGA 中测试

#### (1) 实验步骤

- 1. 在 Quartus II 中选用基本门电路器件,构成一个 2421 码到 gray 码的转换电路逻辑图。
  - 2. 使用模拟工具进行模拟验证,并通过验证。
  - 3. 定义 FPGA 的 IO 引脚功能。
  - 4. 下载设计的电路到 FPGA。
  - 5. 用开关和发光二极管测试 FPGA 的功能。

#### (2) 实验现象





下图为三种测试情况,上端 LED 数字显示为 2421 码,下端 LED 为 Gray

#### 码,从左到右依次是高位到低位。



#### (3) 数据记录、分析与处理

#### 真值表

| <u> </u> | 12 | 13 | I4 | 十进 | G1 | G2 | G3 | G4 |
|----------|----|----|----|----|----|----|----|----|
|          |    |    |    | 制值 |    |    |    |    |
| 0        | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  |
| 0        | 0  | 0  | 1  | 1  | 0  | 0  | 0  | 1  |
| 0        | 0  | 1  | 0  | 2  | 0  | 0  | 1  | 1  |
| 0        | 0  | 1  | 1  | 3  | 0  | 0  | 1  | 0  |
| 0        | 1  | 0  | 0  | 4  | 0  | 1  | 1  | 0  |
| 0        | 1  | 0  | 1  | 5  | 0  | 1  | 1  | 1  |
| 0        | 1  | 1  | 0  | 6  | 0  | 1  | 0  | 1  |
| 0        | 1  | 1  | 1  | 7  | 0  | 1  | 0  | 0  |
| 1        | 0  | 0  | 0  | 2  | 0  | 0  | 1  | 1  |
| 1        | 0  | 0  | 1  | 3  | 0  | 0  | 1  | 0  |
| 1        | 0  | 1  | 0  | 4  | 0  | 1  | 1  | 0  |
| 1        | 0  | 1  | 1  | 5  | 0  | 1  | 1  | 1  |
| 1        | 1  | 0  | 0  | 6  | 0  | 1  | 0  | 1  |
| 1        | 1  | 0  | 1  | 7  | 0  | 1  | 0  | 0  |
| 1        | 1  | 1  | 0  | 8  | 1  | 1  | 0  | 0  |
| 1        | 1  | 1  | 1  | 9  | 1  | 1  | 0  | 1  |

测试 2421 码的 16 种输入对应的输出的 Gray 码皆符合真值表,电路设计符合实验设计要求。

#### (4) 实验结论

测试 2421 码的 16 种输入对应的输出的 Gray 码皆符合真值表, 电路设计符合实验设计要求。

# 四、建议和体会

利用真值表和卡诺图可以辅助设计电路, 节约时间。

# 附录: 预习报告

| 画出集催失<br>A B C D<br>0 0 0 0<br>0 0 0 1<br>0 0 1 0<br>0 1 0 0<br>0 1 1 0<br>0 1 1 0<br>1 1 0 0 1 | C1D; 稿出在 E3, E2, E1, E6    E3   F2   E1, E6    O               O             O |         | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$ |
|-------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------|---------|-------------------------------------------------------|
| E3 = A · BC · BD                                                                                |                                                                                | 1 ' ' ' | 8 1100                                                |

