## 任务1. 基本RS触发器测试

- 用74LS00芯片分别构成基本RS触发器和钟控RS触发器,并分别测试其功能。
  - 分别在文件夹基本RS与钟控RS之中
  - 钟控RS时,当输入I为11时,会出现Q与-Q并非相反的情况,这是 因为钟控RS在I为11时,电路状态不确定

## 任务2.JK、D触发器测试一

- 按照<数字逻辑实验指导书>p.实验-48的要求测试74LS112的异步置位和 复位功能。用开关作为CP输入,测试JK触发器的外部逻辑功能。
  - 在文件夹JK中
  - 74LS112为两块<mark>下降沿</mark>JK触发器,11为翻转,00为保持
- 用74LS112实现T触发器和D触发器,并分别测试其外部逻辑功能。
  - 在文件夹<mark>74LS112 T D</mark>中
  - 由于是下降沿触发器,正好周期重合。
  - 验证T触发器:某个T与上一个的Q取异或,其结果为这个的Q
  - 验证D触发器:每一组里的D与Q都相同



## 任务3.JK、D触发器测试二

- 用Quartus II中的软件仿真操作,仿真JK触发器的外部功能。分析仿真 波形来研究JK触发器的逻辑功能。
  - 在文件夹**JK**中
  - 修改CP的count的Timing值。
- 设计用D触发器实现JK触发器的原理图,通过软件模拟后,下载到FPGA上进行硬件测试。
  - 在文件夹<mark>D\_JK</mark>中
  - 这里的D触发器为<mark>上升沿</mark>

如果还有各种触发器之间的转换,直接看数字逻辑PPT