

# Benemérita Universidad Autónoma de Puebla

Facultad de Ciencias de la Electrónica

#### Microcontroladores

Materia

#### Práctica No. 3

# Camarillo Bautista Alfredo, González Escalona Miguel Ángel, Lázaro Bonilla Ramiro, López Arce Roberto

Integrantes del equipo

Ingeniería en mecatrónica

Carrera

Ricardo Álvarez González

Docente

08 de marzo de 2020, Primavera 2021

Fecha de entrega

# Contenido

| Marco teórico       | 3  |
|---------------------|----|
| Desarrollo práctico | 10 |
| Cálculos            | 13 |
| Simulación          | 14 |
| Conclusiones        | 15 |
| Bibliografía        | 15 |

### Marco teórico

El pic 18f4550 es un microcontrolador de 8 bits de la empresa Microchip. Este microcontrolador cuenta con una gran cantidad de memoria RAM, diferentes módulos de comunicación, una gran cantidad de pines de entrada y salida y algunas otras grandes cualidades. Algunas de sus características son:

- 40 pines tipo DIP
- Interfaz USB 2.0 de alta velocidad, EEPROM 256 bytes
- Memoria RAM 2048 bytes, EEPROM 256 bytes
- Memoria de programa (memoria flash) 32 kb
- Voltaje de operación 2 a 5.5 V
- Frecuencia máxima 48 MHz
- 35 pines de entrada / salida

Las instrucciones utilizadas en la práctica se enlistarán y explicarán a continuación.

| Instrucción | Sintaxis            | Operación                                                                                                                                 | Palabras y Ciclos     | Descripción                                                                                                                                                                                                                             |
|-------------|---------------------|-------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Bcf         | [label] BCF f,b[,a] | 0 -> f <b></b>                                                                                                                            | 1 palabra<br>1 ciclo  | El bit 'b' en el registro 'f' es limpiado. Si 'a' es 0, el Access bank será seleccionado, sobre escribiendo el valor de BSR. Si 'a' es 1, entonces el banco será seleccionado según el valor de BSR (default).                          |
| Bra         | [label] BRA n       | (PC) + 2 +<br>2n -> PC                                                                                                                    | 1 palabra<br>2 ciclos | Suma el complemento a 2 '2n' al pc                                                                                                                                                                                                      |
| Bsf         | [label] BSF f,b[a]  | 1 -> f <b></b>                                                                                                                            | 1 palabra<br>1 ciclo  | El bit 'b' en el registro 'f' es colocado. Si 'a' es 0 el Access bank será seleccionado, sobre escribiendo el valor de BSR. Si 'a' es 1, entonces el banco será seleccionado según el valor de BSR (default).                           |
| Btg         | [label] BTG f,b[,a] | ¬(f <b>) -&gt;<br/>f<b></b></b>                                                                                                           | 1 palabra<br>1 ciclo  | El bit 'b' en la memoria de datos localizada en 'f' se invierte. Si 'a' es 0, el banco de acceso será seleccionado, sobre escribiendo el valor de BSR. Si 'a' = 1, entonces el banco será seleccionado según el valor de BSR (default). |
| Retfie      | [label] RETFIE [s]  | (TOS) → PC,  I → GIEGIBH or PEIE/GIEL,  I s = I = (TOS) → W,  (VS) → W,  (STATUS) → STATUS,  (STATUS) → BR  POLATU, POLATH are unchanged. | 1 palabra<br>2 ciclos | Regresa de la interrupción. El stack se llena y la cima del stack (TOS) se carga dentro de la PC. Las interrupciones son habilitadas estableciendo el bit                                                                               |

|        |                             |                                                                                                                                                                                            |                        | de habilitación de interrupción global de prioridad alta o baja.                                                                                                                                |
|--------|-----------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Btfss  | [label] BTFSS<br>f,b[,a]    | Skip if (f <b>) = 1</b>                                                                                                                                                                    | 0 palabras<br>0 ciclos | Si el bit 'b' en el registro 'f' es 1, entonces la siguiente instrucción es omitida. Si el bit 'b' es 1, entonces la siguiente instrucción traída durante la instrucción ejecutada actualmente. |
| Call   | [label] CALL k[,s]          | $\begin{aligned} &(PC) + 4 \rightarrow TOS, \\ &k \rightarrow PC < 20:1>, \\ &if s = 1 \\ &(W) \rightarrow WS, \\ &(STATUS) \rightarrow STATUSS, \\ &(BSR) \rightarrow BSRS \end{aligned}$ | 0 palabras<br>0 ciclos | Es un llamado de subrutina de un rango de memoria de 2 Mbytes.                                                                                                                                  |
| Clrf   | [label] CLRF f[,a]          | 00h -> f<br>1->Z                                                                                                                                                                           | 1 palabra<br>1 ciclo   | Limpia el contenido de un registro especificado.                                                                                                                                                |
| Decfsz | [label] DECFSZ<br>f[,d[,a]] | (f) - 1 -><br>dest, skip if<br>result = 0                                                                                                                                                  | 0 palabras<br>0 ciclos | Decrementa un valor al registro seleccionado, salta si es 0                                                                                                                                     |
| Movlw  | [label] MOVLW k             | K -> W                                                                                                                                                                                     | 1 palabra<br>1 ciclo   | Mueve el valor literal de K al working register                                                                                                                                                 |
| Movwf  | [label] MOVWF<br>f[,a]      | W -> f                                                                                                                                                                                     | 0 palabras<br>0 ciclos | Mueve el valor de W al registro seleccionado                                                                                                                                                    |
| Nop    | [label] NOP                 | Ninguna<br>operación                                                                                                                                                                       | 1 palabra<br>1 ciclo   | Ocupa simplemente el tiempo de 1 palabra y 1 ciclo                                                                                                                                              |
| Return | [label] RETURN [s]          | (TOS) → PC,<br>If s = 1<br>(WS) → W,<br>(STATUSS) → STATUS,<br>(BSRS) → BSR,<br>PCLATU, PCLATH are unchanged                                                                               | 0 palabras<br>0 ciclos | Regresa de la subrutina                                                                                                                                                                         |
| RIncf  | [label] RLNCF<br>f[,d[,a]   | (f <n>) -&gt;<br/>dest <n+1><br/>(f&lt;7&gt;) -&gt;<br/>dest&lt;0&gt;</n+1></n>                                                                                                            | N, Z                   | El contenido del registro f rota<br>un bit hacia la izquierda                                                                                                                                   |
| Rrncf  | [label] RRNCF<br>f[,d[,a]   | (f <n>) -&gt;<br/>dest <n-1><br/>(f&lt;0&gt;) -&gt;<br/>dest&lt;7&gt;</n-1></n>                                                                                                            | N, Z                   | El contenido del registro f rota<br>un bit hacia la derecha                                                                                                                                     |

#### Directivas utilizadas

< label > EQU < value > (equate): La directiva de ensamblador EQU simplemente equipara un nombre simbólico a un valor numérico.

*ORG <value>* (origin): La directiva *ORIGIN* le dice al ensamblador donde cargar instrucciones y datos dentro de la memoria.

#### CBLOCK [expr]

Label [:increment] [,label [:increment]]

Endc: Define una lista de símbolos secuenciales nombrados. La lista de nombres termina cuando la directiva *endc* es encontrada.

Para dispositivos **PIC18**, sólo números pares en *expr* son permitidos.

# Common Cathode God a b God a

#### Display de 7 segmentos

Imagen 1. Display de 7 segmentos de cátodo común (izquierda) y ánodo común (derecha).

El display de 7 segmentos es un dispositivo opto – electrónico que permite visualizar números del 0 al 9. Existen dos tipos de display, de cátodo común y de ánodo común. Especificaciones:

Voltaje: 3 VCDAmperaje: 10 mA

Número de segmentos: 7

Cátodo comúnColor del LED: Rojo

- Posiciones de los pines con respecto al punto: Vertical

Dimensiones: 1.8 cm x 0.9 cm x 0.4 cm

Un display de este tipo está compuesto por siete u ocho leds de diferentes formas especiales y dispuestos sobre una base de manera que puedan representarse todos los símbolos numéricos y algunas letras. Los primeros siete segmentos son los encargados de formar el símbolo y con el octavo podemos encender y apagar el punto decimal. Cada uno de los segmentos que forman la pantalla están marcados con siete primeras letras del alfabeto ('a' – 'g').

En los tipos de ánodo común, todos los ánodos de los segmentos están unidos internamente a una patilla común que debe ser conectada a potencial positivo (nivel '1'). El encendido de cada segmento individual se realiza aplicando potencial negativo (nivel '0') por la patilla correspondiente a través de una resistencia que límite el paso de la corriente.

En los de tipo de cátodo común, todos los cátodos de los segmentos están unidos internamente a una patilla común que debe ser conectada a potencial negativo (nivel '0'). El encendido de cada

segmento individual se realiza aplicando potencial positivo (nivel '1') por la patilla correspondiente a través de una resistencia que limite el paso de la corriente.

INTOIF: INTO External Interrupt Flag bit

1 = La interrupción externa de INTO ocurre (debe ser 'cleared' en el software)

0 = La interrupción externa de INTO no ocurre

Bits de control para la configuración del puerto A/D

|                 |      |      | _    |     |     | 2)                 | (2                 | 2)                 |     |     |     |     |     |
|-----------------|------|------|------|-----|-----|--------------------|--------------------|--------------------|-----|-----|-----|-----|-----|
| PCFG3:<br>PCFG0 | AN12 | AN11 | AN10 | AN9 | AN8 | AN7 <sup>(2)</sup> | AN6 <sup>(2)</sup> | AN5 <sup>(2)</sup> | AN4 | AN3 | AN2 | AN1 | ANO |
| 0000(1)         | Α    | Α    | Α    | Α   | Α   | Α                  | Α                  | Α                  | Α   | Α   | Α   | Α   | Α   |
| 0001            | Α    | Α    | Α    | Α   | Α   | Α                  | Α                  | Α                  | Α   | Α   | Α   | Α   | Α   |
| 0010            | Α    | Α    | Α    | Α   | Α   | Α                  | Α                  | Α                  | Α   | Α   | Α   | Α   | Α   |
| 0011            | D    | Α    | Α    | Α   | Α   | Α                  | Α                  | Α                  | Α   | Α   | Α   | Α   | Α   |
| 0100            | D    | D    | Α    | Α   | Α   | Α                  | Α                  | Α                  | Α   | Α   | Α   | Α   | Α   |
| 0101            | D    | D    | D    | Α   | Α   | Α                  | Α                  | Α                  | Α   | Α   | Α   | Α   | Α   |
| 0110            | D    | D    | D    | D   | Α   | Α                  | Α                  | Α                  | Α   | Α   | Α   | Α   | Α   |
| 0111(1)         | D    | D    | D    | D   | D   | Α                  | Α                  | Α                  | Α   | Α   | Α   | Α   | Α   |
| 1000            | D    | D    | D    | D   | D   | D                  | Α                  | Α                  | Α   | Α   | Α   | Α   | Α   |
| 1001            | D    | D    | D    | D   | D   | D                  | D                  | Α                  | Α   | Α   | Α   | Α   | Α   |
| 1010            | D    | D    | D    | D   | D   | D                  | D                  | D                  | Α   | Α   | Α   | Α   | Α   |
| 1011            | D    | D    | D    | D   | D   | D                  | D                  | D                  | D   | Α   | Α   | Α   | Α   |
| 1100            | D    | D    | D    | D   | D   | D                  | D                  | D                  | D   | D   | Α   | Α   | Α   |
| 1101            | D    | D    | D    | D   | D   | D                  | D                  | D                  | D   | D   | D   | Α   | Α   |
| 1110            | D    | D    | D    | D   | D   | D                  | D                  | D                  | D   | D   | D   | D   | Α   |

A = Analog input

1111

D = Digital I/O

Imagen 2. Bits de control para la configuración del puerto A/D.

Configuración del puerto D como salida

|       | 7      | 6      | 5      | 4      | 3      | 2      | 1      | 0      |
|-------|--------|--------|--------|--------|--------|--------|--------|--------|
| TRISD | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |
| PORTD | Salida |

Timer 0

El módulo del TimerO incorpora las siguientes características:

- Operación seleccionable por software como temporizador o contador, ambos en modo de 8 bits o 16 bits.
- Registros para lectura y escritura.
- Prescaler programable por software de 8 bits.
- Fuente seleccionable de reloj (interna o externa).
- Selección de borde para reloj externo.
- Interrupción en desbordamiento.

El registro TOCON controla todos los aspectos de las operaciones del módulo, incluyendo la selección de prescala. En ambos sirve de lectura y escritura.

Un diagrama de bloques simplificado del módulo del timer0 en su modalidad de 8 bits y 16 bits se muestra en las imágenes siguientes.



Imagen 3. Timer0 en su modalidad de 8 bits (Figure 11-1) y en su modalidad de 16 bits (Figure 11-2)

T0: Control de registro del Timer0

| R/W-1                                                                      | R/W-1                                              | R/W-1                                                  | R/W-1         | R/W-1            | R/W-1            | R/W-1           | R/W-1      |  |  |
|----------------------------------------------------------------------------|----------------------------------------------------|--------------------------------------------------------|---------------|------------------|------------------|-----------------|------------|--|--|
| TMR0ON                                                                     | T08BIT                                             | T0CS                                                   | T0SE          | PSA              | T0PS2            | T0PS1           | T0PS0      |  |  |
| it 7                                                                       |                                                    |                                                        | '             |                  |                  |                 | bit 0      |  |  |
|                                                                            |                                                    |                                                        |               |                  |                  |                 |            |  |  |
| .egend:                                                                    |                                                    |                                                        |               |                  |                  |                 |            |  |  |
| R = Readable bi                                                            | -                                                  | W = Writable                                           |               | '0' = Bit is cle | mented bit, read |                 |            |  |  |
| n = Value at PO                                                            | JK .                                               | '1' = Bit is set                                       |               | U = Bit is cie   | ared             | x = Bit is unkr | iown       |  |  |
|                                                                            | Im                                                 | agen 4. Func                                           | ionalidad a   | le los bits del  | registro TOC     | CON             |            |  |  |
| bit 7                                                                      | TMR0                                               | ON: Timer0 C                                           | n/Off Contro  | ol bit           |                  |                 |            |  |  |
|                                                                            |                                                    | nables Timer0                                          |               |                  |                  |                 |            |  |  |
|                                                                            |                                                    | ops Timer0                                             |               |                  |                  |                 |            |  |  |
| bit 6                                                                      | T08BIT: Timer0 8-Bit/16-Bit Control bit            |                                                        |               |                  |                  |                 |            |  |  |
|                                                                            |                                                    |                                                        |               | 3-bit timer/cour |                  |                 |            |  |  |
| 12.5                                                                       | 0 = Timer0 is configured as a 16-bit timer/counter |                                                        |               |                  |                  |                 |            |  |  |
| bit 5                                                                      | T0CS: Timer0 Clock Source Select bit               |                                                        |               |                  |                  |                 |            |  |  |
| 1 = Transition on T0CKI pin<br>0 = Internal instruction cycle clock (CLKO) |                                                    |                                                        |               |                  |                  |                 |            |  |  |
| bit 4                                                                      | T0SE: Timer0 Source Edge Select bit                |                                                        |               |                  |                  |                 |            |  |  |
| 1 = Increment on high-to-low transition on T0CKI pin                       |                                                    |                                                        |               |                  |                  |                 |            |  |  |
|                                                                            |                                                    | 0 = Increment on low-to-high transition on T0CKI pin   |               |                  |                  |                 |            |  |  |
| bit 3                                                                      | PSA:                                               | Timer0 Presca                                          | aler Assignm  | ent bit          |                  |                 |            |  |  |
| 1 = Tlmer0 prescaler is NOT assigned. Timer0 clock input bypasses presc    |                                                    |                                                        |               | caler.           |                  |                 |            |  |  |
|                                                                            | 0 = Tir                                            | mer0 prescale                                          | r is assigned | d. Timer0 cloc   | k input comes    | from prescale   | er output. |  |  |
| bit 2-0                                                                    | T0PS2                                              | 2:T0PS0: Time                                          | er0 Prescale  | r Select bits    |                  |                 |            |  |  |
|                                                                            |                                                    | 1:256 Presca                                           |               |                  |                  |                 |            |  |  |
|                                                                            |                                                    | 1:128 Presca                                           |               |                  |                  |                 |            |  |  |
|                                                                            |                                                    | 1:64 Presca                                            |               |                  |                  |                 |            |  |  |
|                                                                            |                                                    | 100 = 1:32 Prescale value<br>011 = 1:16 Prescale value |               |                  |                  |                 |            |  |  |
|                                                                            | 010 =                                              |                                                        | le value      |                  |                  |                 |            |  |  |
|                                                                            | 001 =                                              | 1:4 Presca                                             | le value      |                  |                  |                 |            |  |  |

Imagen 5. Función de acuerdo con los estados de los bits del registro TOCON

000 = 1:2 Prescale value

#### Operación del timer0

El TimerO puede operar ya sea como temporizador o como contador, para seleccionar alguna de estas opciones se tiene que limpiar el bit TOCS (es decir, el bit 5 del registro TOCON). En el modo temporizador, el modulo incrementa en cada reloj por defecto a no ser que un valor de prescaler diferente sea seleccionado. Si el registro TMRO está escrito, el incremento es inhibido para los dos siguientes ciclos de instrucción. El usuario puede solucionar esto escribiendo un valor ajustado para el registro del TMRO.

El modo contador es seleccionado al establecer el bit TOCS en 1. En modo contador, el timerO incrementa ya sea en cada flanco de subida o bajada del pin RA4/TOCKI. El incremento en el flanco es determinado por el bit de selección de flanco de fuente del TimerO, TOSE (es decir, el bit 4 del registro TOCON); limpiando este bit se selecciona el flanco de subida.

Una señal externa de reloj puede ser usada para manejar el TimerO; como sea, se deben conocer ciertos requisitos para asegurarse que la señal externa de reloj esté sincronizada con la fase interna del reloj (Tosc). Existe un retraso entre la sincronización y el comienzo en el incremento el temporizador/contador.

#### Prescaler

Un contador de 8 bits está disponible como un prescaler para el modulo del TimerO. El prescaler no está directamente establecido para escribirse o leerse; su valor se establece por el PSA y TOPS2: los bits de TOPSO (TOCON<3:0>) los cuales determinan la asignación del prescaler.

#### Interrupción del Timer0

La interrupción del TMRO se genera cuando se desbordan los registros del TMRO desde FFh hasta 00h en la modalidad de 8 bits, o desde FFFFh hasta 0000h en modalidad de 16 bits. Este desbordamiento establece el bit de bandera del TMROIF. La interrupción puede ser enmascarada limpiando el bit TMROIE (el bit 5 del registro INTCON). Antes de rehabilitar la interrupción, el bit TMROIF debe ser limpiado en el software mediante una rutina de servicio de interrupción.

Desde que el Timer0 se apaga en el modo espera, la interrupción del TMRO no puede despertar al procesador de ese modo.

# Desarrollo práctico

Para la práctica realizada se utilizaron los siguientes materiales a enlistar.

| Cantidad | Concepto                            |
|----------|-------------------------------------|
| 1        | Pic 18F4550                         |
| 1        | Laptop                              |
| 1        | Display de 7 segmentos cátodo común |
| 8        | Resistencias de 330 Ohms            |
| 1        | Software MPLAB v8.92                |
| 1        | Datasheet del PIC 18F4550           |
| 1        | Push button                         |
| 1        | Resistencia de 10k                  |



Imagen 6. Circuito montado para la práctica

Se hicieron modificaciones con respecto a la práctica anterior. La primera modificación por mencionar es que las variables definidas disminuyeron a solamente una, la cuál es flags.

```
;Definiciones de variables

cblock 0x0

flags
endc

Imagen 7. Variables definidas
```

En el inicio del programa principal, se establecen algunas funciones como la frecuencia del oscilador interno (4 MHz, cabe recordar que el valor por default es '100', pero para establecer una frecuencia de 4 MHz el valor del registro OSCCON debe ser '110').

Después, se configura mediante el registro ADCON1 los pines de puerto a digitales con el valor 0x0F (1111)<sub>2</sub>.

Para configurar el puerto D como salida, es necesario limpiar el registro de dirección de datos TRISD, lo que configurará sus pines como salidas.

Se deben configurar las interrupciones externas INTO y TMRO estableciendo el valor 0xBO en el registro INTCON (1011 0000)<sub>2</sub>, cabe recordar que los bits que se habilitan son: GIE/GIEH (Global Interrupt Enable Bit), TMROIE (TMRO Overflow Interrupt Enable Bit) e INTOIE (INTO External Interrupt Enable Bit).

También tendremos que modificar el valor del registro TOCON, el cuál nos servirá para poder trabajar con el temporizador de 16 bits, para esto se establece un valor de 0x95 (1001 0101)<sub>2</sub>. Los bits que se habilitan en el registro TOCON son: TMROON (TimerO on/off control bit), TOSE (TimerO Source Edge Select Bit) y para los bits 2-0 del registro TOCON representa los bits de selección del preescaler, '101' será un valor de preescala de 1:64.

Para establecer un tiempo de 1000 ms (1 segundo), el valor de precarga previamente calculado mediante las ecuaciones dadas en los apuntes deberá ser cargado a los registros TMROH (TimerO Register High Byte) y TMROL (TimerO Register Low Byte), donde se utilizó en la modalidad de 16 bits (FFFFh -> 0000h), así que el valor que se asignará será 0xC2 al registro TMROH y 0xF7 al registro TMROL, todo esto mediante las instrucciones *movlw* y *movwf*.

```
;Inicio del programa principal
inicio bsf
              OSCCON, IRCF2, 0
       bsf
               OSCCON, IRCF1, 0
               OSCCON, IRCFO, 0
                                       ; 110, Oscilador interno a 4 MHz
       movlw 0x0F
       movwf ADCON1, 0
                                       ; Puertos digitales
       clrf
               PORTD, 0
                                       ; Puerto D configurado como salida
       clrf
               TRISD, 0
       movlw
               0xB0
       movwf
               INTCON, 0
                                       ; Configuramos interrupciones externa INTO y TMRO
               0x95
       movlw
       movwf
               TOCON
                                       ; Timer 16 bits, preescaler *64
               0xE1
       movlw
       movwf
               TMROH, 0
       movlw
               0x7C
               TMR0L, 0
       movwf
                                       ; Valor de precarga para 500ms a 4 MHz, preescaler 64
                       Imagen 8. Instrucciones para configurar el PIC18
```

Para la secuencia de los números mostrados en el display, se debe cargar previamente los valores para mostrar la numeración desde el 0 hasta F en sistema hexadecimal. Para las subrutinas esp0, esp1, ..., espf se utiliza un código similar en estas. Lo primero que realiza es verificar que el bit de interrupción este encendido mediante la instrucción **btfss** (bit test F skip if set), si está encendido entonces se saltará a la instrucción donde se apaga el bit de interrupción con la instrucción **bcf** (bit clear f). Hay que recordar que el bit 0 del registro *flags* se pone en 1 para cuando el timer haya contado un segundo, por lo que de acuerdo con la subrutina esp0, esp1, ..., espf si aún no ha pasado ese segundo no podrá saltarse el retorno a la misma subrutina y no podrá avanzar a la siguiente instrucción, la cual apaga el bit de interrupción y después verifica el bit de 1 del registro *flags*, que se encarga de monitorear la interrupción mediante la interrupción de alta prioridad que se activa cuando se presiona el switch, la cuál si es 1 saltará la instrucción "**bra** f" y empezará el conteo ascendente, de lo contrario será un conteo descendente.

```
0xC0
        movlw
                                         ; Código del cero
cero
                PORTD, 0
        movwf
                                        ; ;pasaron 500 ms?
esp0
       btfss flags, 0
        bra
               esp0
        bcf
                flags, 0
        btfss
                flags, 1, 0
                                        ; verifica dirección de conteo
        bra f
       movlw
                0xF9
                                         ; Código del uno
uno
                PORTD, 0
        movwf
       btfss flags, 0
                                        ; ;pasaron 500 ms?
esp1
              esp1
        bra
               flags, 0
        bcf
                flags, 1, 0
                                        ; verifica dirección de conteo
        btfss
        bra
                cero
          Imagen 9. Código para la secuencia de conteo ascendente/descendente
```

Hay que aclarar que la subrutina para la secuencia del display que muestra F16 se tiene que hacer el llamado a dos subrutinas, la de "E" y la de "cero", esto debido a que si el bit de interrupción está encendido entonces continuará con el conteo ascendente y se irá directamente a "cero", de lo contrario retrocederá hacia "E".

```
movlw
                0x8E
                                         ; Código del F
        movwf PORTD, 0
espf
        btfss
              flags, 0
                                         ; ;pasaron 500 ms?
        bra
                espf
               flags, 0
        btfss flags, 1, 0
                                        ; verifica dirección de conteo
        bra
                е
        bra
                cero
                    Imagen 10. Código de la subrutina para F16
```

Para la subrutina de servicio de interrupción *RSI* en la dirección 0x08 lo primero que se hace es verificar si el bit *TMR0IF* del registro *INTCON* está encendido (hay que recordar que este bit cuando está encendido incida que se ha desbordado, si está apagado es lo contrario), esto quiere decir que

una vez que el timer0 haya registrado un segundo dicho bit estará encendido. Si el bit *TMROIF* no está encendido, se verificará si el bit *INTOIF* (el bit de bandera de interrupción externa) está encendido, si lo está los bits del registro *flags* serán cambiados de valor mediante la instrucción *btg* (bit toggle), de lo contrario se regresará al programa principal después de la interrupción.

Si el bit *TMROIF* está encendido, se apagará mediante la instrucción **bcf** (bit clear f) y después se le asignará a los registros *TMROH* y *TMROL* el valor de precarga previamente calculado (en este caso 0xC2 y 0xF7) para después apagar el bit 0 del registro *flags* y regresar de la interrupción.

```
btfss INTCON, TMR0IF
      bra
            SINT0
      bcf
            INTCON, TMR0IF
      movlw
           0xC2
            TMROH, 0
      movwf
      movlw
            0xF7
                            ; valor de precarga para 1000 ms a 4 MHz preescaler 64 ; monitor interrupción del timer 0 \,
      movwf
            TMR0L, 0
      bsf
            flags, 0
      retfie
           INTCON, INTOIF
SINTO bcf
                              ; apaga bit de bandera
            flags, 1
                                ; bit monitor de interrupción
      btq
      retfie
```

Imagen 11. Rutina de servicio de interrupción

#### Cálculos

Los cálculos realizados en esta práctica fueron hechos para calcular el valor del timer y el valor de precarga.

$$Valor\ del\ timer = \frac{Temporizaci\'on}{4 \times T_{osc} \times Valor\_preescaler} = \frac{1000\ ms}{4 \times 0.25\ \mu seg\ \times 64} = 15625$$
 
$$Valor\ de\ precarga = 65536 - 15625 = 49911$$

Este valor decimal lo tendremos que cargar a los registros del timer de 16 bits, por lo que será necesario convertirlo a hexadecimal, lo que es equivalente a 0xC2F7.

## Simulación



Imagen 12. Valor A<sub>16</sub> mostrado en el display de la simulación en Proteus



#### Conclusiones

Con el desarrollo de la práctica utilizando el TimerO del PIC 18F4550 podemos observar que, a diferencia de las herramientas utilizadas en prácticas anteriores, el uso de los timers dentro del PIC son de gran beneficio ya que el tiempo es más exacto, así que puede usarse para algún proceso que requiera usar el valor del tiempo como parámetro. Siempre es necesario revisar la hoja de datos de nuestro PIC para consultar el manejo adecuado de los bits y nuestra implementación sea correcta, de esa forma obtendremos los resultados esperados.

Link del vídeo: https://youtu.be/CzSeiOWViwU

## Bibliografía

Microchip PIC18F Instruction Set. (2021). Retrieved 9 February 2021, from <a href="http://technology.niagarac.on.ca/staff/mboldin/18F">http://technology.niagarac.on.ca/staff/mboldin/18F</a> Instruction Set/

(2021). Retrieved 23 February 2021, from <a href="http://ww1.microchip.com/downloads/en/devicedoc/33014j.pdf">http://ww1.microchip.com/downloads/en/devicedoc/33014j.pdf</a>