

UE A211 : Systèmes Embarqués I

Professeur: COSTA EMILE

## RAPPORT DE LABORATOIRE

**Etudiants: KORKUT CANER** 

TP5 A - Le bus  $I^2C$ 

# Table des matières

| 1 | Objectif du TP                                                        | 2              |
|---|-----------------------------------------------------------------------|----------------|
| 2 | Introduction                                                          | 3              |
| 3 | Schéma de principe                                                    | 5              |
| 4 | Algorigramme                                                          | 6              |
| 5 | Code source                                                           | 7              |
| 6 | Analyse du projet6.1 Analyse du code source6.2 Analyse des trames I²C | 12<br>12<br>13 |
| 7 | Conclusion                                                            | 14             |
| A | Datasheet PIC18F45K22                                                 | 15             |
| В | Datasheet NM24C08                                                     | 16             |
| C | Bibliographie                                                         | 17             |

## 1 Objectif du TP



Lors de cette séance, nous avons été amenés à manipuler le mode de communication  $I^2C$ . Pour ce faire nous avons introduit les concepts de base qui composent cette norme avant de réaliser un projet associé à cette dérnière.

On nous demande de : réaliser un programme permettant d'envoyer les valeurs de l'ADC dans une  $E^2PROM^1$  et d'ensuite y accéder par le biais du bus  $I^2C$ . L'envoi des données du  $\mu C$  vers l' $E^2PROM$  se fait suite à l'appui sur le  $Bouton\ 1$ , tandis que le  $Bouton\ 2$  permet d'interrompre cet envoi. L'envoi des données pourra être interrompu à tout moment par ce dernier.

Un troisième bouton *Bouton 3* permet quant à lui de charger les valeurs présentes dans  $1'E^2PROM$  et ce depuis l'adresse 0 à la dernière valeur enregistrée. Pendant l'opération de chargement, on nous demande également d'envoyer la trame reçue vers un afficheur LCD **ET** vers une interface de communication *UART*. A noter que l'envoi et la lecture depuis  $1'E^2PROM$  ne peuvent aller que jusqu'à l'adresse 100 ou encore 0x64. Pendant toutes ces opérations, le mode dans lequel nous nous trouvons devra être spécifié de la sorte sur le LCD:

- Attente
- Start
- Stop
- Dumping

<sup>1.</sup> **NM24C08**: Il s'agit d'une mémoire non volatile avec bus de communication  $I^2C$ 

### 2 Introduction

Comme dans tout protocole structuré, la communication  $I^2C$  comprend des définitions des niveaux électriques haut et bas, des conditions de changement d'états, des conditions de départ START et d'arrêt STOP, des procédures d'acquittement, d'arbitrage, etc.

Dans cette section nous reverrons les fondements du mode de communication  $I^2C$  sans réellement entrer dans les détails. Nous présenterons brièvement le protocole de communication et les spécifités matérielles. Dans la suite du travail, nous analyserons également une trame  $I^2C$  afin de faire le lien entre la théorie et la pratique et de nous initaliser à la notion de *debugging*.

### Un peu de théorie

Le mode de communication  $I^2C$  a été mis en place pour la première fois par *Philips Semiconductors*. Il s'agit d'un moyen permettant de relier différents circuits à un microprocesseur par le biais seuelement de 3 fils : **SDA**, **SCL**, et **GND**.

### Cactéristiques applicatives du mode I<sup>2</sup>C

Ce mode de communication possède 3 modes de fonctionnement : le **standard-mode** (100*kbps*), le **fast-mode** (400*kbps*), et **high-speed mode** (3,2*Mbps*). Nous nous focaliserons ici sur le *standard-mode* qu'on a utilisé. En ce qui concerne les spécificités de la couche *applicative* de cette communication, on peut noter les éléments suivants :

- Une adresse par périphérique
- Bus multi-maître : plus d'un maître peut tenter de commander le bus.
- Bus série (8bits) bidirectionnel
- Deux lignes de communication SDA et SCL + une masse.

### Cactéristiques du protocole $I^2C$

**Principe :** Au repos : les lignes *SDA* et *SCL* sont au niveau **haut**. On ne peut les forcer qu'au niveau bas. Ainsi, lorsque le maître souhaite transmettre

un message, voici les opérations qui ont lieu:

- 1. Il transmet le bit de poids fort D7 sur SDA
- 2. Il valide la donnée en appliquant un niveau  $\mathbf{haut}$  sur SCL
- 3. Lorsque *SCL* retombe au niveau bas, il poursuit avec *D*6, jusqu'au dernier octet
- 4. Il envoie le bit *ACK* en scrutant l'état réel de SDA
- 5. L'esclave impose un état bas pour signaler que la transmission s'est déroulée correctement
- 6. Il (le maître) voit le niveau bas et peut passer à la suite

# 3 Schéma de principe

Le schéma de principe ainsi que la simulation ont été réalisés sur Proteus. Voici les composants utilisés :

- PIC18F45K22;
- 3 Boutons poussoir avec résistances  $1k\Omega$ ;
- 1 Potentiomètre 1kΩ;
- 1 LCD 16x2;
- Alimentation 5V;
- Masse;
- 1 Debugger *I*<sup>2</sup>*C*;
- 1 COMPIM (RS232);
- $1 E^2 PROM NM24C08$ .



FIGURE 1 – Schéma de principe sur Proteus

## 4 Algorigramme

Toujours en partant du travail précédent, nous avons restructuré notre algorigramme afin qu'il réponde au programme à coder. Afin de ne pas surcharger le rapport, nous ne présenterons ici que les nouvelles fonctions créées.



FIGURE 2 – Algorigramme du programme principal

### **5** Code source

```
// Constantes
2 #define EEPROMLWR
                          0xA0
3 #define EEPROM_RD
                          0xA1
4 #define SOT 2
5 #define EOT 3
6 #define LF 10
7 #define CR 13
9 // Connexions du module LCD
sbit LCD_RS at RB4_bit;
sbit LCD_EN at RB5_bit;
sbit LCD_D4 at RB0_bit;
sbit LCD_D5 at RB1_bit;
14 sbit LCD_D6 at RB2_bit;
sbit LCD_D7 at RB3_bit;
sbit LCD_RS_Direction at TRISB4_bit;
sbit LCD_EN_Direction at TRISB5_bit;
sbit LCD_D4_Direction at TRISB0_bit;
20 sbit LCD_D5_Direction at TRISB1_bit;
sbit LCD_D6_Direction at TRISB2_bit;
sbit LCD_D7_Direction at TRISB3_bit;
 // Fin des connexions du module LCD
25 unsigned short index = 0;
unsigned short last_index = 0;
unsigned short dump_index = 1;
 // Lecture de l'etat des boutons
30 bit old_state_1;
31 bit old_state_2;
32 bit old_state_3;
33 bit start_flag;
34 bit dump_flag;
35
36 char content_adc[16];
 char pot_val;
38
39 // Fonction d'ecriture d'un octet dans l'Eeprom
40 void WriteToEEprom(unsigned short Address, unsigned short Data) {
     I2C1_Start();
```

```
I2C1_Wr (EEPROM_WR);
43
      I2C1_Wr(Address);
      I2C1_Wr(Data);
44
      I2C1_Stop();
45
46
  // Fonction de lecture d'un octet de l'Eeprom
48
  unsigned short ReadFromEEprom(unsigned short Address) {
    unsigned short temp;
50
    I2C1_Start();
51
    I2C1_Wr (EEPROM_WR);
52
    I2C1_Wr(Address);
53
    I2C1_Repeated_Start();
54
    I2C1_Wr(EEPROM_RD);
55
    temp = I2C1_Rd(0u);
    I2C1_Stop();
57
    return temp;
58
59
  void update_values(){
61
      if (Button(&PORTD, 0, 1, 1)){
62
         old_state_1 = 1;
63
64
        if (Button(&PORTD, 0, 1, 0 ) && old_state_1) {
           start_flag = 1;
66
           old_state_1 = 0;
        }
68
69
      if (Button(&PORTD, 1, 1, 1)){
70
         old_state_2 = 1;
71
72
         if (Button(&PORTD, 1, 1, 0 ) && old_state_2) {
           start_flag = 0;
           LCD_Out(2,6,"Stop
                                       ");
75
           old_state_2 = 0;
76
      }
77
78
      if (Button(&PORTD, 2, 1, 1)){
79
         old_state_3 = 1;
80
         if (Button(&PORTD, 2, 1, 0 ) && old_state_3) {
82
           dump_flag = 1;
83
           old_state_3 = 0;
```

```
86
  /*Envoi de l'ADC dans l'E2PROM
  selon la sequence demandee*/
  void adc2eeprom(){
      unsigned int adc;
91
      while(start_flag && index <= 100 && (last_index!=index)){</pre>
      adc = ADC_Read(0);
93
      WriteToEEprom(index, adc);
      Delay_10ms();
95
       update_values();
      LCD_Out(2,6,"Start
                                    ");
       last_index = index ;
98
      }
100
101
  // Envoi des donn es dans l'UART1
  void send_values(char val_to_send){
       UART1_Write(SOT);
104
       UART1_Write_Text(val_to_send);
105
      UART1_Write(EOT);
106
      UART1_Write(LF);
      UART1_Write(CR);
108
109
110
  // Reinitalise l'adresse de chargement de l'E2PROM
111
  void reset_if_last_pos(){
         if (dump_index == index){
113
            dump_flag = 0;
114
            dump_index = 0;
115
         dump_index++;
117
118
119
  /*Charge les donnees depuis l'EEPROM
120
   selon la s quence demand e*/
  void dump_from_eeprom(){
       while (dump_flag && !start_flag){
         char content_eeprom[16];
         unsigned int eeprom_val;
125
         eeprom_val = ReadFromEEprom(dump_index);
126
         sprintf(content_eeprom,"Data: %u",eeprom_val);
127
```

```
send_values(content_eeprom);
128
         LCD_Out(1,1,content_eeprom);
129
         LCD_Out(2,6,"Dumping...
                                        ");
130
         reset_if_last_pos();
       }
133
134
  // Routine d'interruption
  void Interrupt(){
136
     if (TMR0IF_bit){
137
       TMR0IF_bit = 0;
138
       TMR0H = 0x0B;
139
       TMR0L = 0xDC;
140
       if (start_flag){
141
          index++;
143
144
145
146
  // Message d'initialisation du LCD
147
  void LCD_init_message(){
148
     Lcd_Cmd(_LCD_CLEAR);
     Lcd_Cmd(_LCD_CURSOR_OFF);
150
     Lcd_Out(1,1,"Initialisation...");
151
     Delay_ms (1000);
152
     Lcd_Cmd(_LCD_CLEAR);
153
     Lcd_Out(2,1,"Mode: Attente");
154
155
156
  // Sequence d'initalisation
157
  void init(){
     // Selection des ports analogiques
159
    ANSELA = 0b00000001;
160
     ANSELB = 0;
161
    ANSELD = 0;
162
     ANSELC = 0;
163
164
     // Desactive les comparateurs
165
     C1ON_bit = 0;
166
     C2ON_bit = 0;
168
     // Initialise les entrees et sorties
169
     TRISD = 0b00000111;
```

```
TRISA = 0b00000001;
171
172
     TRISB = 0;
173
     // Initialise les flag
174
     start_flag = 0;
175
     dump_flag = 0;
176
     old_state_1 = 0;
177
     old_state_2 = 0;
178
179
     // TimerO interruption
180
     TOCON = 0x85;
181
     TMROH = 0x0B;
182
     TMR0L = 0xDC;
183
     GIE_bit = 1;
184
     TMR0IE_bit
                  = 1;
185
186
     /*Initialise les objets lies
187
     au bibliotheques utilisees*/
188
     ADC_Init();
189
190
     UART1_Init (9600);
     Lcd_Init();
191
     I2C1_Init(100000); // initalise le I2C
192
     Delay_100ms();
193
     LCD_init_message();
194
195
196
  //Fonction principale
197
  void main(){
198
       init();
199
     //Programme principal
200
     for (;;) {
201
       update_values();
202
       adc2eeprom();
203
       dump_from_eeprom();
204
205
206 }
```

## 6 Analyse du projet

### 6.1 Analyse du code source

Cette section sera consacrée à l'analyse du code et plus précisément aux fonctions void adc2eeprom et void dump\_from\_eeprom() puisque ce sont majoritairement elles qui sont venues s'ajouter au programme précédent.

```
/*Envoi de l'ADC dans l'E2PROM
selon la sequence demandee*/
void adc2eeprom() {
    unsigned int adc;
    while(start_flag && index <= 100 && (last_index!=index)) {
        adc = ADC_Read(0);
        WriteToEEprom(index, adc);
        Delay_10ms();
        update_values();
        LCD_Out(2,6,"Start ");
        last_index = index;
    }
}</pre>
```

On peut remarquer que la sous-routine associée à cette fonction est exécutée si le flag start\_flag est à l'état haut, et ce jusqu'à ce que index ait pour valeur 100. La condition last\_index ! = index permet à l'interruption de prendre la main sur le déroulement normal du programme. Une fois dans la sous-routine, on lit successivement la valeur de l'*ADC*, on l'envoie directement vers l'*E*<sup>2</sup>*PROM* à l'aide de la fonction WriteToEEprom(index, adc). Cette dernière sera expliquée plus bas. Après avoir effectué cette opération on met à jour l'état des flag à l'aide de la fonction update\_values(). On affiche ensuite le message START avant d'assigner la valeur actuelle de index à last\_index.

On peut maintenant analyser la fonction void dump\_from\_eeprom():

```
/*Charge les donnees depuis l'EEPROM
selon la s quence demand e*/
void dump_from_eeprom() {
    while (dump_flag && ! start_flag) {
        char content_eeprom[16];
        unsigned int eeprom_val;
        eeprom_val = ReadFromEEprom(dump_index);
        sprintf(content_eeprom,"Data: %u",eeprom_val);
```

```
send_values(content_eeprom);
LCD_Out(1,1,content_eeprom);
LCD_Out(2,6,"Dumping...");
reset_if_last_pos();
}
```

La sous-routine associée est également effectuée suite à la mise à l'état haut des flags dump\_flag et start\_flag. On lit la donnée présente dans l'E²PROM pour ensuite l'envoyer sur le LCD et l'UART comme demandé dans l'énoncé. Pendant cette opération, on affiche le message *Dumping...* sur le LCD et on met le flag dump\_flag à l'état bas si ce dernier atteint la position de index, à savoir la dernière adresse utilisée dans l'E²PROM.

## **6.2** Analyse des trames $I^2C$

Dans cette section nous analyserons les trames que nous nous attendons à rencontrer lors d'une opération de *sniffing*. Le logiciel PROTEUS disposant d'un **debugger**  $I^2C$ , nous avons pu l'exploiter pendant cette opération :



FIGURE 3 – Debugger  $I^2C$  de PROTEUS

Il est trivial de faire une analogie directe entre les trames de la figure 3 et notre programme. On voit le présence de bits de START et STOP suivis de 3 données hexadécimales de 8 bits. Voyons de plus près ces valeurs :

- A0: signifie qu'on souhaite *écrire* une donnée <sup>2</sup>
- **03** : signifie qu'on souhaite manipuler la 3<sup>ème</sup> adresse
- **29** : indique la donnée à écrire

Ces valeurs sont toute suivies du flag *ACK* qui permet, comme expliqué dans l' et dans la datasheet de l'annexe A, d'acquitter l'envoi de la trame par le maître pour que cette dernière puisse être traitée par le récepteur. Pour une question de clareté, nous avons utilisé un code couleur et repris le programme ci-dessous :

FIGURE 4 – Encapsulation des données selon le protocole  $I^2C$ 

### 7 Conclusion

Cette séance nous a permis de nous familiariser avec le mode de communication  $I^2C$  depuis la couche phyisque à la couche applicative. Nous y avons mis en place ce mode de communication, analysé les trames, envoyé et reçu des données et enfin, nous avons traité les données acquises avant de les communiquer à l'opérateur par l'intermédiaire d'un écran LCD.

Nous retenons de cette séance qu'il est indispensable de connaître le mode de fonctionnement du protocole utilisé lors d'une communication. En effet, ayant précédemment mis en oeuvre une communication *UART*, nous constatons que les mécanismes ne sont pas les mêmes au niveau de leurs caractéristiques et leur mise en oeuvre.

<sup>2.</sup> Voir annexe B

### A Datasheet PIC18F45K22

# PIC18(L)F2X/4XK22

#### 15.6 I<sup>2</sup>C Master Mode

Master mode is enabled by setting and clearing the appropriate SSPxM bits in the SSPxCON1 register and by setting the SSPxEN bit. In Master mode, the SCLx and SDAx lines are set as inputs and are manipulated by the MSSPx hardware.

Master mode of operation is supported by interrupt generation on the detection of the Start and Stop conditions. The Stop (P) and Start (S) bits are cleared from a Reset or when the MSSPx module is disabled. Control of the I<sup>2</sup>C bus may be taken when the P bit is set, or the bus is Idle.

In Firmware Controlled Master mode, user code conducts all I<sup>2</sup>C bus operations based on Start and Stop bit condition detection. Start and Stop condition detection is the only active circuitry in this mode. All other communication is done by the user software directly manipulating the SDAx and SCLx lines.

The following events will cause the SSPx Interrupt Flag bit, SSPxIF, to be set (SSPx interrupt, if enabled):

- · Start condition detected
- · Stop condition detected
- Data transfer byte transmitted/received
- · Acknowledge transmitted/received
- · Repeated Start generated
  - Note 1: The MSSPx module, when configured in I<sup>2</sup>C Master mode, does not allow queueing of events. For instance, the user is not allowed to initiate a Start condition and immediately write the SSPxBUF register to initiate transmission before the Start condition is complete. In this case, the SSPxBUF will not be written to and the WCOL bit will be set, indicating that a write to the SSPxBUF did not occur
    - 2: When in Master mode, Start/Stop detection is masked and an interrupt is generated when the SEN/PEN bit is cleared and the generation is complete.

#### 15.6.1 I<sup>2</sup>C MASTER MODE OPERATION

The master device generates all of the serial clock pulses and the Start and Stop conditions. A transfer is ended with a Stop condition or with a Repeated Start condition. Since the Repeated Start condition is also the beginning of the next serial transfer, the I<sup>2</sup>C bus will not be released.

In Master Transmitter mode, serial data is output through SDAx, while SCLx outputs the serial clock. The first byte transmitted contains the slave address of the receiving device (7 bits) and the Read/Write (R/W) bit. In this case, the R/W bit will be logic '0'. Serial data is transmitted eight bits at a time. After each byte is transmitted, an Acknowledge bit is received. Start and Stop conditions are output to indicate the beginning and the end of a serial transfer.

In Master Receive mode, the first byte transmitted contains the slave address of the transmitting device (7 bits) and the R/W bit. In this case, the R/W bit will be logic '1'. Thus, the first byte transmitted is a 7-bit slave address followed by a '1' to indicate the receive bit. Serial data is received via SDAx, while SCLx outputs the serial clock. Serial data is received eight bits at a time. After each byte is received, an Acknowledge bit is transmitted. Start and Stop conditions indicate the beginning and end of transmission.

A Baud Rate Generator is used to set the clock frequency output on SCLx. See Section 15.7 "Baud Rate Generator" for more detail.

### B Datasheet NM24C08

#### Device Operation Inputs (A0, A1, A2)

Device address pins A0, A1, and A2 are connected to  $V_{CC}$  or  $V_{SS}$  to configure the EEPROM chip address. Table 1 shows the active pins.

#### Table 1.

| Device     | A0 | <b>A1</b> | A2  | Effects of Addresses       |
|------------|----|-----------|-----|----------------------------|
| NM24C08/09 | X  | Х         | ADR | 21 = 2; 2*x (4x2K)** = 16K |

<sup>\*</sup> Max # of devices on bus

The maximum density addressable using the three pin configuration of the  $I^2C$  protocol is 16K. Any combination of densities can be used up to this limit.

#### Background Information (I<sup>2</sup>C Bus)

As mentioned, the I<sup>2</sup>C bus allows synchronous bidirectional communication between Transmitter/Receiver using the SCL (clock) and SDA (Data I/O) lines. All communication must be started with a valid START condition, concluded with a STOP condition and acknowledged by the Receiver with an ACKNOWL-EDGE condition.

As shown below, the EEPROMs on the I<sup>2</sup>C bus may be configured in any manner required, the total memory addressed can not exceed 16k (16,384 bits). EEPROM memory address programming is controlled by 2 methods:

- Hardware configuring the A0, A1, and A2 pins (Device Address pins) with pull-up or pull-down to V<sub>CC</sub> or V<sub>SS</sub>. All unused pins must be grounded (tied to V<sub>SS</sub>).
- Software addressing the required PAGE BLOCK within the device memory array (as sent in the Slave Address string).

For devices with densities greater than 16K, a different protocol, extended I<sup>2</sup>C protocol, is used. Refer to NM24C32 datasheet (for example) for additional details.

Addressing an EEPROM memory location involves sending a command string with the following information: [DEVICE TYPE]-[DEVICE ADDRESS]-[PAGE BLOCK ADDRESS]-[BYTE ADDRESS]

| DEFINITIONS |                                                                                                              |  |  |  |
|-------------|--------------------------------------------------------------------------------------------------------------|--|--|--|
| WORD        | 8 bits (byte) of data                                                                                        |  |  |  |
| PAGE        | 16 sequential addresses (one byte each) that may be programmed during a 'Page Write' programming cycle       |  |  |  |
| PAGE BLOCK  | 2048 (2K) bits organized into 16 pages of addressable memory. (8 bits) x (16 bytes) x (16 pages) = 2048 bits |  |  |  |
| MASTER      | Any I <sup>2</sup> C device CONTROLLING the<br>transfer of data (such as a                                   |  |  |  |

#### **Pin Descriptions**

#### Serial Clock (SCL)

The SCL input is used to clock all data into and out of the device.

#### Serial Data (SDA)

SDA is a bidirectional pin used to transfer data into and out of the device. It is an open drain output and may be wire—ORed with any number of open drain or open collector outputs.

#### WP Write Protection (NM24C09 Only)

If tied to  $V_{CC}$ , PROGRAM operations onto the upper half of the memory will not be executed. READ operations are possible. If tied to  $V_{SS}$ , normal operation is enabled, READ/WRITE over the entire memory is possible.

This feature allows the user to assign the upper half of the memory as ROM which can be protected against accidental programming. When write is disabled, slave address and word address will be acknowledged but data will not be acknowledged.

#### **Device Operation**

The NM24C08/09 supports a bidirectional bus oriented protocol. The protocol defines any device that sends data onto the bus as a transmitter and the receiving device as the receiver. The device controlling the transfer is the master and the device that is controlled is the slave. The master will always initiate data transfers and provide the clock for both transmit and receive operations. Therefore, the NM24C08/09 will be considered a slave in all applications.

### **Clock and Data Conventions**

Data states on the SDA line can change only during SCL LOW. SDA state changes during SCL HIGH are reserved for indicating start and stop conditions. Refer to *Figure 2* and *Figure 3* on next page.

### **Start Condition**

All commands are preceded by the start condition, which is a HIGH to LOW transition of SDA when SCL is HIGH. The NM24C08/09 continuously monitors the SDA and SCL lines for the start condition and will not respond to any command until this condition has been met.

### **Stop Condition**

All communications are terminated by a stop condition, which is a LOW to HIGH transition of SDA when SCL is HIGH. The stop condition is also used by the NM24C08/09 to place the device in the standby power mode.

### Write Cycle Timing

### Acknowledge

<sup>\*\*</sup> Number of page blocks per density

# C Bibliographie

— https://bit.ly/2wPhn0m
— https://bit.ly/2Jm0Y6H
— https://bit.ly/33WVUPD
— https://bit.ly/2UpYc70
— https://bit.ly/2JkXjGu
— https://bit.ly/341VMyE
— https://bit.ly/39q1v2k
— https://bit.ly/2xygVnX