# Práctica 2: Lógica Digital - Secuenciales Parte 2

Primer Cuatrimestre 2024

Sistemas Digitales DC - UBA

# Introducción

# Sobre la clase de hoy

Hoy vamos a ver los principios de diseño, práctica y ejemplos de circuitos secuenciales, la estructura de la clase va ser la siguiente:

- Repaso de circuitos combinatorios
- Retroalimentación y cambio de modelo
- Circuitos secuenciales asincrónicos
- Circuitos secuenciales sincrónicos
- Latchs Flip-flops, registros y memorias
- Máquinas de estado

# Sobre la clase de hoy

Hoy vamos a ver los principios de diseño, práctica y ejemplos de circuitos secuenciales, la estructura de la clase va ser la siguiente:

- Repaso de circuitos combinatorios
- Retroalimentación y cambio de modelo
- Circuitos secuenciales asincrónicos
- Circuitos secuenciales sincrónicos
- Latchs Flip-flops, registros y memorias
- Máquinas de estado

## Sobre la clase de hoy

Hoy vamos a ver los principios de diseño, práctica y ejemplos de circuitos secuenciales, la estructura de la clase va ser la siguiente:

- Repaso de circuitos combinatorios
- Retroalimentación y cambio de modelo
- Circuitos secuenciales asincrónicos
- Circuitos secuenciales sincrónicos
- Latchs Flip-flops, registros y memorias
- Máquinas de estado

# Latchs - Flip-flops

Son circuitos que permiten trabar o asegurar el valor de su salida

Son circuitos que permiten trabar o asegurar el valor de su salida

 Permiten el cambio de sus salidas según el nivel de las entradas.

Son circuitos que permiten trabar o asegurar el valor de su salida

- Permiten el cambio de sus salidas según el nivel de las entradas.
- Utilizan realimentación

Son circuitos que permiten trabar o asegurar el valor de su salida

- Permiten el cambio de sus salidas según el nivel de las entradas.
- Utilizan realimentación

## Ejemplo:



## Analicemos el ejemplo anterior:

Latch RS implementado con NOR:

| 5 | R | Q | $\overline{Q}$ |
|---|---|---|----------------|
| 1 | 0 |   |                |
| 0 | 1 |   |                |
| 0 | 0 |   |                |
| 1 | 1 |   |                |

## Analicemos el ejemplo anterior:

Latch RS implementado con NOR:

| S | R | Q | $\overline{Q}$ |
|---|---|---|----------------|
| 1 | 0 |   | 0              |
| 0 | 1 |   |                |
| 0 | 0 |   |                |
| 1 | 1 |   |                |

## Analicemos el ejemplo anterior:

Latch RS implementado con NOR:

| S | R | Q | $\overline{Q}$ |
|---|---|---|----------------|
| 1 | 0 | 1 | 0              |
| 0 | 1 |   |                |
| 0 | 0 |   |                |
| 1 | 1 |   |                |

## Analicemos el ejemplo anterior:

Latch RS implementado con NOR:

| S | R | Q | $\overline{Q}$ |
|---|---|---|----------------|
| 1 | 0 | 1 | 0              |
| 0 | 1 | 0 | 1              |
| 0 | 0 |   |                |
| 1 | 1 |   |                |

## Analicemos el ejemplo anterior:

Latch RS implementado con NOR:

| S | R | Q  | $\overline{Q}$    |
|---|---|----|-------------------|
| 1 | 0 | 1  | 0                 |
| 0 | 1 | 0  | 1                 |
| 0 | 0 | Q* | $\overline{Q}*$ 1 |
| 1 | 1 |    |                   |

 $<sup>{}^1</sup>Q*$  o  $\overline{Q}*$  refiere al *estado* anterior de la salida

## Analicemos el ejemplo anterior:

Latch RS implementado con NOR:

| S | R | Q  | $\overline{Q}$      |
|---|---|----|---------------------|
| 1 | 0 | 1  | 0                   |
| 0 | 1 | 0  | 1                   |
| 0 | 0 | Q* | $\overline{Q}*^{1}$ |
| 1 | 1 | 0  | 0                   |

 $<sup>{}^1</sup>Q*$  o  $\overline{Q}*$  refiere al *estado* anterior de la salida

## Analicemos el ejemplo anterior:

Latch RS implementado con NOR:

Con S, R = (1, 1):

| S | R | Q  | $\overline{Q}$      |
|---|---|----|---------------------|
| 1 | 0 | 1  | 0                   |
| 0 | 1 | 0  | 1                   |
| 0 | 0 | Q* | $\overline{Q}*^{1}$ |
| 1 | 1 | 0  | 0                   |

 $Q* o \overline{Q}*$  refiere al *estado* anterior de la salida

## Analicemos el ejemplo anterior:

Latch RS implementado con NOR:

Tabla de verdad:

| 5 | R | Q  | $\overline{Q}$      |
|---|---|----|---------------------|
| 1 | 0 | 1  | 0                   |
| 0 | 1 | 0  | 1                   |
| 0 | 0 | Q* | $\overline{Q}*^{1}$ |
| 1 | 1 | 0  | 0                   |

Con 
$$S, R = (1, 1)$$
:

• El valor de las salidas es inconsistente con la especificación

 $<sup>{}^1</sup>Q*$  o  $\overline{Q}*$  refiere al *estado* anterior de la salida

## Analicemos el ejemplo anterior:

Latch RS implementado con NOR:

| 5 | R | Q  | $\overline{Q}$      |
|---|---|----|---------------------|
| 1 | 0 | 1  | 0                   |
| 0 | 1 | 0  | 1                   |
| 0 | 0 | Q* | $\overline{Q}*^{1}$ |
| 1 | 1 | 0  | 0                   |

Con 
$$S, R = (1, 1)$$
:

- El valor de las salidas es inconsistente con la especificación
- El valor de las salidas depende de la implementación. Tarea: implementar con NANDs

 $<sup>{}^{1}</sup>Q* \circ \overline{Q}*$  refiere al *estado* anterior de la salida

Tratemos de modificar el comportamiento para el caso cuando las entradas son (1,1):

#### Latch JK:



| J | K | Q | $\overline{Q}$ |
|---|---|---|----------------|
| 1 | 0 |   |                |
| 0 | 1 |   |                |
| 0 | 0 |   |                |
| 1 | 1 |   |                |

Tratemos de modificar el comportamiento para el caso cuando las entradas son (1,1):

#### Latch JK:



| J | K | Q | $\overline{Q}$ |
|---|---|---|----------------|
| 1 | 0 |   | 0              |
| 0 | 1 |   |                |
| 0 | 0 |   |                |
| 1 | 1 |   |                |

Tratemos de modificar el comportamiento para el caso cuando las entradas son (1,1):

#### Latch JK:



| J | K | Q | $\overline{Q}$ |
|---|---|---|----------------|
| 1 | 0 | 1 | 0              |
| 0 | 1 |   |                |
| 0 | 0 |   |                |
| 1 | 1 |   |                |

Tratemos de modificar el comportamiento para el caso cuando las entradas son (1,1):

#### Latch JK:



| J | K | Q | $\overline{Q}$ |
|---|---|---|----------------|
| 1 | 0 | 1 | 0              |
| 0 | 1 | 0 | 1              |
| 0 | 0 |   |                |
| 1 | 1 |   |                |

Tratemos de modificar el comportamiento para el caso cuando las entradas son (1,1):

#### Latch JK:



| J | K | Q  | $\overline{Q}$  |
|---|---|----|-----------------|
| 1 | 0 | 1  | 0               |
| 0 | 1 | 0  | 1               |
| 0 | 0 | Q* | $\overline{Q}*$ |
| 1 | 1 |    |                 |

Tratemos de modificar el comportamiento para el caso cuando las entradas son (1,1):

#### Latch JK:



| J | K | Q               | $\overline{Q}$  |
|---|---|-----------------|-----------------|
| 1 | 0 | 1               | 0               |
| 0 | 1 | 0               | 1               |
| 0 | 0 | Q*              | $\overline{Q}*$ |
| 1 | 1 | $\overline{Q}*$ | Q*              |

Tratemos de modificar el comportamiento para el caso cuando las entradas son (1,1):

#### Latch JK:



Tabla de verdad:

| J | K | Q               | $\overline{Q}$  |
|---|---|-----------------|-----------------|
| 1 | 0 | 1               | 0               |
| 0 | 1 | 0               | 1               |
| 0 | 0 | Q*              | $\overline{Q}*$ |
| 1 | 1 | $\overline{Q}*$ | Q*              |

Con S, R = (1, 1):

• El valor de las salidas está ahora definido.

Tratemos de modificar el comportamiento para el caso cuando las entradas son (1,1):

#### Latch JK:



| J | K | Q               | $\overline{Q}$  |
|---|---|-----------------|-----------------|
| 1 | 0 | 1               | 0               |
| 0 | 1 | 0               | 1               |
| 0 | 0 | Q*              | $\overline{Q}*$ |
| 1 | 1 | $\overline{Q}*$ | Q*              |

Con 
$$S, R = (1, 1)$$
:

- El valor de las salidas está ahora definido.
- El circuito oscila (estado inestable).

- Nos permite almacenar 1 bit
- Tiene una entrada de datos y una de control

#### Latch D:



| D | C | Q | $\overline{Q}$ |
|---|---|---|----------------|
| 1 | 0 |   |                |
| 0 | 1 |   |                |
| 0 | 0 |   |                |
| 1 | 1 |   |                |

- Nos permite almacenar 1 bit
- Tiene una entrada de datos y una de control

## Latch D:



| D | С | Q | $\overline{Q}$  |
|---|---|---|-----------------|
| 1 | 0 |   | $\overline{Q}*$ |
| 0 | 1 |   |                 |
| 0 | 0 |   |                 |
| 1 | 1 |   |                 |

- Nos permite almacenar 1 bit
- Tiene una entrada de datos y una de control

#### Latch D:



| D | C | Q  | $\overline{Q}$  |
|---|---|----|-----------------|
| 1 | 0 | Q* | $\overline{Q}*$ |
| 0 | 1 |    |                 |
| 0 | 0 |    |                 |
| 1 | 1 |    |                 |

- Nos permite almacenar 1 bit
- Tiene una entrada de datos y una de control

#### Latch D:



| D | C | Q  | $\overline{Q}$  |
|---|---|----|-----------------|
| 1 | 0 | Q* | $\overline{Q}*$ |
| 0 | 1 | 0  | 1               |
| 0 | 0 |    |                 |
| 1 | 1 |    |                 |

- Nos permite almacenar 1 bit
- Tiene una entrada de datos y una de control

#### Latch D:



| D | C | Q  | $\overline{Q}$  |
|---|---|----|-----------------|
| 1 | 0 | Q* | $\overline{Q}*$ |
| 0 | 1 | 0  | 1               |
| 0 | 0 | Q* | $\overline{Q}*$ |
| 1 | 1 |    |                 |

- Nos permite almacenar 1 bit
- Tiene una entrada de datos y una de control

#### Latch D:



| D | С | Q  | $\overline{Q}$  |
|---|---|----|-----------------|
| 1 | 0 | Q* | $\overline{Q}*$ |
| 0 | 1 | 0  | 1               |
| 0 | 0 | Q* | $\overline{Q}*$ |
| 1 | 1 | 1  | 0               |

- Nos permite almacenar 1 bit
- Tiene una entrada de datos y una de control

#### Latch D:



#### Tabla de verdad:

| D | С | Q  | $\overline{Q}$  |
|---|---|----|-----------------|
| 1 | 0 | Q* | $\overline{Q}*$ |
| 0 | 1 | 0  | 1               |
| 0 | 0 | Q* | $\overline{Q}*$ |
| 1 | 1 | 1  | 0               |

En este caso el circuito es estable en todos los estados. Sin embargo:

- Nos permite almacenar 1 bit
- Tiene una entrada de datos y una de control

#### Latch D:



#### Tabla de verdad:

| D | С | Q  | $\overline{Q}$  |
|---|---|----|-----------------|
| 1 | 0 | Q* | $\overline{Q}*$ |
| 0 | 1 | 0  | 1               |
| 0 | 0 | Q* | $\overline{Q}*$ |
| 1 | 1 | 1  | 0               |

En este caso el circuito es estable en todos los estados. Sin embargo:

• Los tiempos no se pueden predecir (dependen de *D*)

- Nos permite almacenar 1 bit
- Tiene una entrada de datos y una de control

#### Latch D:



#### Tabla de verdad:

| D | С | Q  | $\overline{Q}$  |
|---|---|----|-----------------|
| 1 | 0 | Q* | $\overline{Q}*$ |
| 0 | 1 | 0  | 1               |
| 0 | 0 | Q* | $\overline{Q}*$ |
| 1 | 1 | 1  | 0               |

En este caso el circuito es estable en todos los estados. Sin embargo:

- Los tiempos no se pueden predecir (dependen de D)
- Puede causar carreras si existe un lazo en el circuito externo.

#### Sincronizando...

Como vimos en la primer parte, nos interesa poder tener un control de los momentos de transición de estados  $\Rightarrow$  **CLOCK** 

#### Sincronizando...

Como vimos en la primer parte, nos interesa poder tener un control de los momentos de transición de estados  $\Rightarrow$  **CLOCK** Vimos también que ser reactivo al nivel de una señal no es conveniente  $\Rightarrow$  **Sensibilidad al flanco** 

#### Sincronizando...

Como vimos en la primer parte, nos interesa poder tener un control de los momentos de transición de estados  $\Rightarrow$  **CLOCK**Vimos también que ser reactivo al nivel de una señal no es conveniente  $\Rightarrow$  **Sensibilidad al flanco** 



#### Detector de flanco

Necesitamos un circuito que se comporte de la siguiente manera:



#### Detector de flanco

Necesitamos un circuito que se comporte de la siguiente manera:



Entonces, aprovechando los tiempos de propagación:



Ahora nuestro latch es sólo sensible a los flancos ascendentes de clock, entonces:

Lo podemos representar:

| D | clk         | $Q_{T+1}$ | $\overline{Q_{T+1}}$ |
|---|-------------|-----------|----------------------|
| 1 | 0           |           |                      |
| 0 | $1\uparrow$ |           |                      |
| 0 | 0           |           |                      |
| 1 | $1\uparrow$ |           |                      |

Ahora nuestro latch es sólo sensible a los flancos ascendentes de clock, entonces:

Lo podemos representar:

| D | clk         | $Q_{T+1}$ | $\overline{Q_{T+1}}$ |
|---|-------------|-----------|----------------------|
| 1 | 0           |           | $\overline{Q_T}$     |
| 0 | $1\uparrow$ |           |                      |
| 0 | 0           |           |                      |
| 1 | $1\uparrow$ |           |                      |

Ahora nuestro latch es sólo sensible a los flancos ascendentes de clock, entonces:

Lo podemos representar:

| D | clk         | $Q_{T+1}$ | $\overline{Q_{T+1}}$ |
|---|-------------|-----------|----------------------|
| 1 | 0           | $Q_T$     | $\overline{Q_T}$     |
| 0 | $1\uparrow$ |           |                      |
| 0 | 0           |           |                      |
| 1 | $1\uparrow$ |           |                      |

Ahora nuestro latch es sólo sensible a los flancos ascendentes de clock, entonces:

Lo podemos representar:

| D | clk         | $Q_{T+1}$ | $\overline{Q_{T+1}}$ |
|---|-------------|-----------|----------------------|
| 1 | 0           | $Q_T$     | $\overline{Q_T}$     |
| 0 | $1\uparrow$ | 0         | 1                    |
| 0 | 0           |           |                      |
| 1 | $1\uparrow$ |           |                      |

Ahora nuestro latch es sólo sensible a los flancos ascendentes de clock, entonces:

Lo podemos representar:

| D | clk         | $Q_{T+1}$ | $\overline{Q_{T+1}}$ |
|---|-------------|-----------|----------------------|
| 1 | 0           | $Q_T$     | $\overline{Q_T}$     |
| 0 | $1\uparrow$ | 0         | 1                    |
| 0 | 0           | $Q_T$     | $\overline{Q_T}$     |
| 1 | $1\uparrow$ |           |                      |

Ahora nuestro latch es sólo sensible a los flancos ascendentes de clock, entonces:

Lo podemos representar:

| D | clk         | $Q_{T+1}$ | $\overline{Q_{T+1}}$ |
|---|-------------|-----------|----------------------|
| 1 | 0           | $Q_T$     | $\overline{Q_T}$     |
| 0 | $1\uparrow$ | 0         | 1                    |
| 0 | 0           | $Q_T$     | $\overline{Q_T}$     |
| 1 | $1\uparrow$ | 1         | 0                    |

Ahora nuestro latch es sólo sensible a los flancos ascendentes de clock, entonces:

Lo podemos representar:

Tabla de verdad:

| D | clk         | $Q_{T+1}$ | $\overline{Q_{T+1}}$ |
|---|-------------|-----------|----------------------|
| 1 | 0           | $Q_T$     | $\overline{Q_T}$     |
| 0 | $1\uparrow$ | 0         | 1                    |
| 0 | 0           | $Q_T$     | $\overline{Q_T}$     |
| 1 | 1↑          | 1         | 0                    |

Siendo  $T = n.T_{clock}$  y  $T + 1 = (n + 1)T_{clock}$ , donde:

- T<sub>c</sub>lock es el período del clock (tiempo que dura un ciclo)
- *n* es una cierta cantidad de pulsos de clock

Ahora podemos entender bien las diferencias:



Volviendo al latch J-K, ahora con detección de flanco podemos obtener un comportamiento más *adecuado*:

Ahora lo podemos representar como:

| , | 17 |                          |                                      | _                                    |
|---|----|--------------------------|--------------------------------------|--------------------------------------|
| J | K  | CIK                      | $Q_{T+1}$                            | $\overline{Q}_{T+1}$                 |
| 1 | 0  | $1\uparrow$              |                                      |                                      |
| 0 | 1  | $1\uparrow$              |                                      |                                      |
| 0 | 0  | $1\uparrow$              |                                      |                                      |
| 1 | 1  | $1\uparrow$              |                                      |                                      |
| Х | X  | 0                        |                                      |                                      |
|   | 0  | 1 0<br>0 1<br>0 0<br>1 1 | 1 0 1↑<br>0 1 1↑<br>0 0 1↑<br>1 1 1↑ | 1 0 1↑<br>0 1 1↑<br>0 0 1↑<br>1 1 1↑ |

Volviendo al latch J-K, ahora con detección de flanco podemos obtener un comportamiento más *adecuado*:

Ahora lo podemos representar como:

| J | K | clk | $Q_{T+1}$ | $Q_{T+1}$ |
|---|---|-----|-----------|-----------|
| 1 | 0 | 1↑  |           | 0         |
| 0 | 1 | 1↑  |           |           |
| 0 | 0 | 1↑  |           |           |
| 1 | 1 | 1↑  |           |           |
| Χ | X | 0   |           |           |

Volviendo al latch J-K, ahora con detección de flanco podemos obtener un comportamiento más *adecuado*:

Ahora lo podemos representar como:

| J | K | clk         | $Q_{T+1}$ | $\overline{Q}_{T+1}$ |
|---|---|-------------|-----------|----------------------|
| 1 | 0 | 1↑          | 1         | 0                    |
| 0 | 1 | $1\uparrow$ |           |                      |
| 0 | 0 | $1\uparrow$ |           |                      |
| 1 | 1 | $1\uparrow$ |           |                      |
| X | X | 0           |           |                      |

Volviendo al latch J-K, ahora con detección de flanco podemos obtener un comportamiento más *adecuado*:

Ahora lo podemos representar como:

| J | K | clk         | $Q_{T+1}$ | $\overline{Q}_{T+1}$ |
|---|---|-------------|-----------|----------------------|
| 1 | 0 | 1↑          | 1         | 0                    |
| 0 | 1 | $1\uparrow$ | 0         | 1                    |
| 0 | 0 | $1\uparrow$ |           |                      |
| 1 | 1 | $1\uparrow$ |           |                      |
| Χ | X | 0           |           |                      |

Volviendo al latch J-K, ahora con detección de flanco podemos obtener un comportamiento más *adecuado*:

Ahora lo podemos representar como:

| J | K | clk         | $Q_{T+1}$ | $\overline{Q}_{T+1}$         |
|---|---|-------------|-----------|------------------------------|
| 1 | 0 | 1↑          | 1         | 0                            |
| 0 | 1 | 1↑          | 0         | 1                            |
| 0 | 0 | 1↑          | $Q_T$     | $\overline{Q}_{\mathcal{T}}$ |
| 1 | 1 | $1\uparrow$ |           |                              |
| Х | X | 0           |           |                              |

Volviendo al latch J-K, ahora con detección de flanco podemos obtener un comportamiento más *adecuado*:

Ahora lo podemos representar como:

ff\_jk.pdf

| J | K | clk         | $Q_{T+1}$        | $\overline{Q}_{T+1}$ |
|---|---|-------------|------------------|----------------------|
| 1 | 0 | 1↑          | 1                | 0                    |
| 0 | 1 | $1\uparrow$ | 0                | 1                    |
| 0 | 0 | $1\uparrow$ | $Q_T$            | $\overline{Q}_T$     |
| 1 | 1 | $1\uparrow$ | $\overline{Q}_T$ | $Q_T$                |
| Х | X | 0           |                  |                      |

Volviendo al latch J-K, ahora con detección de flanco podemos obtener un comportamiento más *adecuado*:

Ahora lo podemos representar como:

| J | K | clk         | $Q_{T+1}$        | $\overline{Q}_{T+1}$ |
|---|---|-------------|------------------|----------------------|
| 1 | 0 | 1↑          | 1                | 0                    |
| 0 | 1 | $1\uparrow$ | 0                | 1                    |
| 0 | 0 | $1\uparrow$ | $Q_T$            | $\overline{Q}_T$     |
| 1 | 1 | $1\uparrow$ | $\overline{Q}_T$ | $Q_T$                |
| Х | X | 0           | $\overline{Q}_T$ | $Q_T$                |

Volviendo al latch J-K, ahora con detección de flanco podemos obtener un comportamiento más *adecuado*:

Tabla de verdad:

Ahora lo podemos representar como:

Ahora en el caso crítico donde J, K = (1,1) la salida tiene un estado y un tiempo de cambio bien definido:

Se niega el valor anterior cada 1 colck

# Registros y memorias

#### Registros

Ya vimos como un FF D puede almacenar un bit... ¡pero sólo durante un clock!

#### Registros

Ya vimos como un FF D puede almacenar un bit... ¡pero sólo durante un clock!

 Debemos poder elegir con una entrada adicional de control por cuanto tiempo queremos almacenar ⇒ enable.

#### Registros

Ya vimos como un FF D puede almacenar un bit... ¡pero sólo durante un clock!

 Debemos poder elegir con una entrada adicional de control por cuanto tiempo queremos almacenar ⇒ enable.

#### ¡Sencillo!:



## Registro de N-bits

Podemos componer la solución anterior para poder almacenar N bits:



#### Componentes de Tres Estados



Hi-Z significa "alta impedancia", es decir, que tiene una resistencia alta al pasaje de corriente. Como consecuencia de esto, podemos considerar al pin C como desconectado del circuito.

## Componentes de Tres Estados

3state\_usage.pdf

**IMPORTANTE**: Sólo deben ser usados a la salida de componentes para permitirles conectarse a un medio compartido (bus).

a) Diseñar un registro de 3 *bits*. El mismo debe contar con 3 entradas  $e_0, \ldots, e_2$  para ingresar el dato a almacenar, 3 salidas  $s_0, \ldots, s_2$  para ver el dato almacenado y las señales de control CLK, RESET y WRITEENABLE.

- a) Diseñar un registro de 3 *bits*. El mismo debe contar con 3 entradas  $e_0, \ldots, e_2$  para ingresar el dato a almacenar, 3 salidas  $s_0, \ldots, s_2$  para ver el dato almacenado y las señales de control CLK, RESET y WRITEENABLE.
- b) Modificar el diseño anterior agregándole componentes de 3 estados para que sólo cuando se active la señal de control ENABLEOUT muestre el dato almacenado.

- a) Diseñar un registro de 3 *bits*. El mismo debe contar con 3 entradas  $e_0, \ldots, e_2$  para ingresar el dato a almacenar, 3 salidas  $s_0, \ldots, s_2$  para ver el dato almacenado y las señales de control CLK, RESET y WRITEENABLE.
- b) Modificar el diseño anterior agregándole componentes de 3
   estados para que sólo cuando se active la señal de control
   ENABLEOUT muestre el dato almacenado.
- c) Modificar nuevamente el diseño para que e<sub>i</sub> y s<sub>i</sub> estén conectadas entre sí al mismo tiempo teniendo en lugar de 3 entradas y 3 salidas, 3 entrada-salidas

## Solución - Ejercicio 0.a



# Solución - Ejercicio 0.b



# Solución - Ejercicio 0.c



a) Realizar el esquema de interconexión de n registros como el diseñado

- a) Realizar el esquema de interconexión de n registros como el diseñado
- b) Dar una secuencia de valores de las señales de control para que se copie el dato del R1 al R0

- a) Realizar el esquema de interconexión de n registros como el diseñado
- b) Dar una secuencia de valores de las señales de control para que se copie el dato del R1 al R0

- a) Realizar el esquema de interconexión de n registros como el diseñado
- b) Dar una secuencia de valores de las señales de control para que se copie el dato del R1 al R0



| Señales de control: |               |  |               |  |
|---------------------|---------------|--|---------------|--|
| R0                  | R1            |  | Rn            |  |
| WriteEnable-0       | WriteEnable-1 |  | WriteEnable-n |  |
| reset-0             | reset-1       |  | reset-n       |  |
| EnableOut-0         | EnableOut-1   |  | EnableOut-n   |  |
|                     |               |  |               |  |

- a) Realizar el esquema de interconexión de n registros como el diseñado
- b) Dar una secuencia de valores de las señales de control para que se copie el dato del R1 al R0



| Señales de control: |               |  |               |  |
|---------------------|---------------|--|---------------|--|
| R0                  | R1            |  | Rn            |  |
| WriteEnable-0       | WriteEnable-1 |  | WriteEnable-n |  |
| reset-0             | reset-1       |  | reset-n       |  |
| EnableOut-0         | EnableOut-1   |  | EnableOut-n   |  |

Inician todas las señales en 0. Luego se sigue la siguiente secuencia:

- EnableOut-1  $\leftarrow$  1
- WriteEnable-0  $\leftarrow$  1
- ...clk....
- WriteEnable-0 ← 0
- EnableOut-1  $\leftarrow$  0

# Memorias (intro)

**Conceptualmente** podemos pensar una memoria como M posiciones de almacenamiento de N bits cada una.

# Memorias (intro)

Conceptualmente podemos pensar una memoria como M posiciones de almacenamiento de N bits cada una. Debemos poder seleccionar a cuál gueremos acceder

### Memorias (intro)

**Conceptualmente** podemos pensar una memoria como M posiciones de almacenamiento de N bits cada una.

Debemos poder seleccionar a cuál queremos acceder



Conceptualmente podemos pensar a un secuencial como:



Conceptualmente podemos pensar a un secuencial como:



Compuesto por tres bloques principales:

Conceptualmente podemos pensar a un secuencial como:



Compuesto por tres bloques principales:

• Lógica de próximo estado:  $f(estado_{actual}, entradas)$ 

Conceptualmente podemos pensar a un secuencial como:



Compuesto por tres bloques principales:

- Lógica de próximo estado:  $f(estado_{actual}, entradas)$
- Registro (o memoria) de estado:  $f(estado_{próximo}, clk)$

Conceptualmente podemos pensar a un secuencial como:



Compuesto por tres bloques principales:

- Lógica de próximo estado:  $f(estado_{actual}, entradas)$
- Registro (o memoria) de estado:  $f(estado_{próximo}, clk)$
- **Lógica de salida**:  $f(estado_{actual}, entradas)$

 Los circuitos secuenciales pueden ser pensados formalmente como una Maquina de Estados Finitos o FSM

- Los circuitos secuenciales pueden ser pensados formalmente como una Maquina de Estados Finitos o FSM
- Las FSM son el siguiente nivel en cuanto a capacidad de computo luego de la lógica combinacional.

- Los circuitos secuenciales pueden ser pensados formalmente como una Maquina de Estados Finitos o FSM
- Las FSM son el siguiente nivel en cuanto a capacidad de computo luego de la lógica combinacional.

- Los circuitos secuenciales pueden ser pensados formalmente como una Maquina de Estados Finitos o FSM
- Las FSM son el siguiente nivel en cuanto a capacidad de computo luego de la lógica combinacional.

Una máquina de estados queda definida por:

- Los circuitos secuenciales pueden ser pensados formalmente como una Maquina de Estados Finitos o FSM
- Las FSM son el siguiente nivel en cuanto a capacidad de computo luego de la lógica combinacional.

Una máquina de estados queda definida por:

• Una lista de estados

- Los circuitos secuenciales pueden ser pensados formalmente como una Maquina de Estados Finitos o FSM
- Las FSM son el siguiente nivel en cuanto a capacidad de computo luego de la lógica combinacional.

Una máquina de estados queda definida por:

- Una lista de estados
- Un estado inicial

- Los circuitos secuenciales pueden ser pensados formalmente como una Maquina de Estados Finitos o FSM
- Las FSM son el siguiente nivel en cuanto a capacidad de computo luego de la lógica combinacional.

Una máquina de estados queda definida por:

- Una lista de estados
- Un estado inicial
- Una lista de funciones disparan las transiciones en función de las entradas

### Diagramas de estado



Todas las salidas en '0' salvo que se explicite lo contrario

Si la salida depende sólo del estado actual la llameremos como *FSM de Moore*:



Si la salida depende sólo del estado actual la llameremos como *FSM de Moore*:



#### Características:

 La salida siempre cambia un clock después que se dispara la condición de transición

Si la salida depende sólo del estado actual la llameremos como *FSM de Moore*:



- La salida siempre cambia un clock después que se dispara la condición de transición
- No produce glitches a la salida

Si la salida depende sólo del estado actual la llameremos como *FSM de Moore*:



- La salida siempre cambia un clock después que se dispara la condición de transición
- No produce glitches a la salida
- La cantidad de estados para reproducir cierto comportamiento puede ser más grande que con otro tipo de FSM.

Si la salida depende tanto del estado actual cómo de las entradas, la llameremos como *FSM de Mealy*:



Si la salida depende tanto del estado actual cómo de las entradas, la llameremos como *FSM de Mealy*:



#### Características:

 La salida puede cambiar dentro del mismo clock en que se dispara la condición de transición

Si la salida depende tanto del estado actual cómo de las entradas, la llameremos como *FSM de Mealy*:



- La salida puede cambiar dentro del mismo clock en que se dispara la condición de transición
- Produce glitches a la salida

Si la salida depende tanto del estado actual cómo de las entradas, la llameremos como *FSM de Mealy*:



- La salida puede cambiar dentro del mismo clock en que se dispara la condición de transición
- Produce glitches a la salida
- La cantidad de estados para reproducir cierto comportamiento generalmente es más chica que en *Moore*

Implementar una FSM en base a un registro de dos *bits* que siga los siguientes estados y que cada cambio se produzca al apretar un pulsador. Usando flip-flops D y compuertas básicas a elección.

Nos piden además que el componente a desarrollar cuente con una entrada de Reset.



| $Q_1(t)$ | $Q_0(t)$ | $Q_1(t+1)$ | $Q_0(t+1)$ |
|----------|----------|------------|------------|
| 0        | 1        |            |            |
| 0        | 0        |            |            |
| 1        | 0        |            |            |
| 1        | 1        |            |            |

| $Q_1(t)$ | $Q_0(t)$ | $Q_1(t+1)$ | $Q_0(t+1)$ |
|----------|----------|------------|------------|
| 0        | 1        | 0          | 0          |
| 0        | 0        |            |            |
| 1        | 0        |            |            |
| 1        | 1        |            |            |

| $Q_1(t)$ | $Q_0(t)$ | $Q_1(t+1)$ | $Q_0(t+1)$ |
|----------|----------|------------|------------|
| 0        | 1        | 0          | 0          |
| 0        | 0        | 1          | 0          |
| 1        | 0        |            |            |
| 1        | 1        |            |            |

| $Q_1(t)$ | $Q_0(t)$ | $Q_1(t+1)$ | $Q_0(t+1)$ |
|----------|----------|------------|------------|
| 0        | 1        | 0          | 0          |
| 0        | 0        | 1          | 0          |
| 1        | 0        | 1          | 1          |
| 1        | 1        |            |            |

| $Q_1(t)$ | $Q_0(t)$ | $Q_1(t+1)$ | $Q_0(t+1)$ |
|----------|----------|------------|------------|
| 0        | 1        | 0          | 0          |
| 0        | 0        | 1          | 0          |
| 1        | 0        | 1          | 1          |
| 1        | 1        | 0          | 0          |

En este caso, dado un estado t definido por el valor de  $Q_1$  y  $Q_0$  podemos ver cuáles serán los próximos valores a almacenar:

| $Q_1(t)$ | $Q_0(t)$ | $Q_1(t+1)$ | $Q_0(t+1)$ |
|----------|----------|------------|------------|
| 0        | 1        | 0          | 0          |
| 0        | 0        | 1          | 0          |
| 1        | 0        | 1          | 1          |
| 1        | 1        | 0          | 0          |

¿Qué valores deberían tener  $D_1$  y  $D_0$  para obtener los valores deseados en el tiempo t+1, es decir, de  $Q_1(t+1)$  y  $Q_0(t+1)$ ? Esto es, la **lógica de próximo estado** 

Usando que el flip-flop D define su próximo valor en referencia a lo que tiene en la entrada D, vemos que la suma de productos nos define los valores de D:

```
D_0 = D_1 = 0
```

$$D_0 = (Q_1.\bar{Q}_0)$$
  
 $D_1 =$ 
=

$$D_0 = (Q_1.\bar{Q}_0) D_1 = (\bar{Q}_1.\bar{Q}_0) + (Q_1.\bar{Q}_0) =$$

$$D_0 = (Q_1.\bar{Q}_0)$$

$$D_1 = (\bar{Q}_1.\bar{Q}_0) + (Q_1.\bar{Q}_0)$$

$$= (\bar{Q}_1 + Q_1).\bar{Q}_0$$

$$= 1.\bar{Q}_0$$

$$= \bar{Q}_0$$

Así se obtiene el siguiente circuito:

fsm\_A\_sol.pdf

## Ejercicio 2

Analizar los estados del siguiente componente:

jk\_sum.pdf

## Ejercicio 2

Analizar los estados del siguiente componente:

jk\_sum.pdf

#### Solución:

| $Q_1(t)$ | $Q_0(t)$ | $Q_1(t+1)$ | $Q_0(t+1)$ |
|----------|----------|------------|------------|
| 0        | 0        | 0          | 1          |
| 0        | 1        | 1          | 0          |
| 1        | 0        | 1          | 1          |
| 1        | 1        | 0          | 0          |

## Ejercicio 3

Implementar una FSM en base a ub registro de dos *bits* que siga los siguientes estados y que cada cambio se produzca al apretar un pulsador.

fsm\_B.pdf

Realizando un análisis análogo al del ejercicio anterior se obtiene:

| $Q_1(t)$ | $Q_0(t)$ | $Q_1(t+1)$ | $Q_0(t+1)$ |
|----------|----------|------------|------------|
| 0        | 0        | 0          | 1          |
| 0        | 1        | ?          | ?          |
| 1        | 0        | -          | -          |
| 1        | 1        | 0          | 1          |

Realizando un análisis análogo al del ejercicio anterior se obtiene:

| $Q_1(t)$ | $Q_0(t)$ | $Q_1(t+1)$ | $Q_0(t+1)$ |
|----------|----------|------------|------------|
| 0        | 0        | 0          | 1          |
| 0        | 1        | ?          | ?          |
| 1        | 0        | -          | -          |
| 1        | 1        | 0          | 1          |

Lo cual no parece funcionar, ya que para el 01 no se puede determinar si es 11 ó 00 y para 10 no hay definido un próximo estado.

En este caso, necesitamos introducir la lógica de salida.

¡No debemos confundir la etiqueta del estado con el valor de las salidas!

En este caso, necesitamos introducir la **lógica de salida**.

¡No debemos confundir la etiqueta del estado con el valor de las salidas!

$$S_1 = 00,$$
  $S_2 = 01,$   $S_3 = 10,$   $S_4 = 11$ 

En este caso, necesitamos introducir la **lógica de salida**.

¡No debemos confundir la etiqueta del estado con el valor de las salidas!

$$S_1 = 00,$$
  $S_2 = 01,$   $S_3 = 10,$   $S_4 = 11$ 

En este caso, necesitamos introducir la **lógica de salida**.

¡No debemos confundir la etiqueta del estado con el valor de las salidas!

$$S_1 = 00,$$
  $S_2 = 01,$   $S_3 = 10,$   $S_4 = 11$ 

En este caso, necesitamos introducir la **lógica de salida**.

¡No debemos confundir la etiqueta del estado con el valor de las salidas!

$$S_1 = 00,$$
  $S_2 = 01,$   $S_3 = 10,$   $S_4 = 11$ 

$$egin{array}{ccccccc} Q_1 & Q_0 
ightarrow o_1 & o_0 \ 0 & 0 
ightarrow 0 & 0 \ 0 & 1 
ightarrow 0 & 1 \ 1 & 0 
ightarrow 1 & 1 \ 1 & 1 
ightarrow \end{array}$$

En este caso, necesitamos introducir la **lógica de salida**.

¡No debemos confundir la etiqueta del estado con el valor de las salidas!

$$S_1 = 00,$$
  $S_2 = 01,$   $S_3 = 10,$   $S_4 = 11$ 

$$egin{array}{ccccccc} Q_1 & Q_0 
ightarrow o_1 & o_0 \ 0 & 0 
ightarrow 0 & 0 \ 0 & 1 
ightarrow 0 & 1 \ 1 & 0 
ightarrow 1 & 1 \ 1 & 1 
ightarrow 0 & 1 \end{array}$$

Con lo cual podemos decir que:

$$o_0 = Q_1 + Q_0$$
 por producto de sumas

$$\mathit{o}_1 = \mathit{Q}_1$$
 .  $ar{\mathit{Q}}_0$  por suma de productos

Con lo cual podemos decir que:

$$o_0 = Q_1 + Q_0$$
 por producto de sumas  $o_1 = Q_1$  .  $ar{Q}_0$  por suma de productos

 ${\tt fsm\_B\_sol.pdf}$ 

## Ejercicio 3- bis

Implementar una FSM en base a un registro de dos *bits* que siga los siguientes estados y que cada cambio se produzca al apretar un pulsador. Con el agregado de que tenga una entrada llamada NEG que genera los siguientes comportamientos:

fsm\_B.pdf

fsm\_B\_neg.pdf

Si NEG vale 0

Si NEG vale 1

En este caso transformamos la máquina en una FSM de Mealy:

fsm\_B\_bis\_sol.pdf

#### FSM Microprogramada

#### Ejercicio para pensar:

- Diseñar un circuito sincrónico con una entrada de un bit y una salida de un bit que detecte la ocurrencia de 4 bits en '1' a la entrada. El mismo pondrá un '1' en su salida durante un ciclo de reloj luego de contar cuatro '1's en su entrada. El ciclo se repite indefinidamente.
- Se puede utilizar un registro de 3 bits y una "Memoria" de 3 bits y 8 posiciones.
- ¿Cómo se cambiaría el comportamiento del circuito sin cambiar el hardware?

#### FSM Microprogramada

#### Resolución



- Estudiamos la realimentación en circuitos para mantener un dato en el tiempo y vimos implementaciones de latchs
- Estudiamos los problemas asociados a los tiempos de propagación de las señales
- Analizamos el uso de un clock para limitar la cantidad de estados, controlar las transiciones y evitar carreras
- Vimos algunas implementaciones de flip-flops, registros y memorias
- Estudiamos con cierta formalidad el comportamiento de circuitos secuenciales en general

- Estudiamos la realimentación en circuitos para mantener un dato en el tiempo y vimos implementaciones de latchs
- Estudiamos los problemas asociados a los tiempos de propagación de las señales
- Analizamos el uso de un clock para limitar la cantidad de estados, controlar las transiciones y evitar carreras
- Vimos algunas implementaciones de flip-flops, registros y memorias
- Estudiamos con cierta formalidad el comportamiento de circuitos secuenciales en general

- Estudiamos la realimentación en circuitos para mantener un dato en el tiempo y vimos implementaciones de latchs
- Estudiamos los problemas asociados a los tiempos de propagación de las señales
- Analizamos el uso de un clock para limitar la cantidad de estados, controlar las transiciones y evitar carreras
- Vimos algunas implementaciones de flip-flops, registros y memorias
- Estudiamos con cierta formalidad el comportamiento de circuitos secuenciales en general

- Estudiamos la realimentación en circuitos para mantener un dato en el tiempo y vimos implementaciones de latchs
- Estudiamos los problemas asociados a los tiempos de propagación de las señales
- Analizamos el uso de un clock para limitar la cantidad de estados, controlar las transiciones y evitar carreras
- Vimos algunas implementaciones de flip-flops, registros y memorias
- Estudiamos con cierta formalidad el comportamiento de circuitos secuenciales en general

- Estudiamos la realimentación en circuitos para mantener un dato en el tiempo y vimos implementaciones de latchs
- Estudiamos los problemas asociados a los tiempos de propagación de las señales
- Analizamos el uso de un clock para limitar la cantidad de estados, controlar las transiciones y evitar carreras
- Vimos algunas implementaciones de flip-flops, registros y memorias
- Estudiamos con cierta formalidad el comportamiento de circuitos secuenciales en general

## **Preguntas**

any-questions.jpg

#### ¡Gracias!

may-the-force-be-with-you.jpg