# Universitat Politècnica de Catalunya

ARQUITECTURA DE COMPUTADORS D'ALTES PRESTACIONS

# Práctica 4

Procesador: arquitectura, camino de datos y control

Carlota Catot  $Miguel\ Antunez$ 

Grupo 6

Quatrimestre primavera 2020-2021





# $\acute{\mathbf{I}}\mathbf{ndice}$

| 1.        | Pregunta 1                                                  | <b>2</b> |
|-----------|-------------------------------------------------------------|----------|
|           | 1.1. Traduccion de FF85AF03                                 | 2        |
|           | 1.2. Traduccion de 01D09463                                 | 2        |
|           | 1.3. Traduccion de 10000297                                 | 2        |
|           | 1.4. Traduccion de 00E780A3                                 | 2        |
|           | 1.5. Traduccion de F7DFF0EF                                 | 3        |
|           | 1.6. Traduccion de 01D09463                                 | 3        |
| 2.        | Pregunta 2                                                  | 4        |
|           | 2.1. Secuencia de instrucciones C                           | 4        |
|           | 2.2. Secuencia de instrucciones ensamblador                 | 4        |
| 3.        | Pregunta 3                                                  | 5        |
| 4.        | Pregunta 4                                                  | 6        |
|           | 4.1. Expressiones logicas multiplexores en funcion de opALU | 6        |
|           | 4.1.1. Expressión lógica para $mx_01$                       | 7        |
|           | 4.1.2. Expressión lógica para $mx_23$                       | 7        |
|           | 4.1.3. Expressión lógica para $mx$                          | 8        |
|           | 4.2. Expressiones logicas para el sumador de n+1 bits       | 9        |
| <b>5.</b> | Pregunta 5                                                  | 10       |
| 6.        | Pregunta 6                                                  | 11       |
| 7.        | Pregunta 7                                                  | 12       |
| 8.        | Pregunta 8                                                  | 13       |
|           | 8.1. Código                                                 | 13       |
|           | 8.2. Instrucciones                                          | 14       |

Traduzca las siguientes instrucciones RISC-V a lenguaje ensamblador:

| lenguaje máquina | lenguaje ensamblador |  |  |  |  |
|------------------|----------------------|--|--|--|--|
| FF85AF03         | lw R30, 0xFF8(R11)   |  |  |  |  |
| 00C735B3         | sltu R11, R14, R12   |  |  |  |  |
| 10000297         | auipc R5, 0x10000    |  |  |  |  |

| lenguaje máquina | 0 0                 |
|------------------|---------------------|
| 00E780A3         | sb, R15, 0x400(R14) |
| F7DFF0EF         | jar R1, 0xFFFBE     |
| 01D09463         | bge, R1, R29, 0x4   |

Para hacer las traducciones de las instrucciones hemos usado la información del apéndice 4.1 (Formato y Codificación de las instrucciones). Para ello hemos usado una tabla excel para poder analizar de manera más gráfica y ordenada los bits.

#### 1.1. Traduccion de FF85AF03

|                    | 31 | 30 | 29 | 28 | 27 | 26    | 25    | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17  | 16 | 15 | 14 | 13   | 12 | 11 | 10 | 9   | 8 | 7 | 6 | 5 | 4  | 3    | 2  | 1 | 0 |
|--------------------|----|----|----|----|----|-------|-------|----|----|----|----|----|----|----|-----|----|----|----|------|----|----|----|-----|---|---|---|---|----|------|----|---|---|
| 1                  |    |    |    |    |    | liter | al12  |    |    |    |    |    |    |    | RS1 |    |    | 1  | unct | 3  |    |    | RD  |   |   |   |   | Co | digo | OP |   |   |
| FF85AF03           | 1  | 1  | 1  | 1  | 1  | 1     | 1     | 1  | 1  | 0  | 0  | 0  | 0  | 1  | 0   | 1  | 1  | 0  | 1    | 0  | 1  | 1  | 1   | 1 | 0 | 0 | 0 | 0  | 0    | 0  | 1 | 1 |
| lw R30, 0xFF8(R11) |    |    |    |    | 40 | 088 - | -> FF | -8 |    |    |    |    |    |    | R11 |    |    |    | lw   |    |    |    | R30 |   |   |   |   | L  | _OA[ | )  |   |   |

Figura 1: Traducción de la instrucción FF85AF03 desglosada

#### 1.2. Traduccion de 01D09463



Figura 2: Traducción de la instrucción 01D09463 desglosada

#### 1.3. Traduccion de 10000297



Figura 3: Traducción de la instrucción 10000297 desglosada

### 1.4. Traduccion de 00E780A3



Figura 4: Traducción de la instrucción 00E780A3 desglosada

## 1.5. Traduccion de F7DFF0EF



Figura 5: Traducción de la instrucción F7DFF0EF desglosada

## 1.6. Traduccion de 01D09463



Figura 6: Traducción de la instrucción 01D09463 desglosada

Un tipo numérico de datos en un lenguaje de alto nivel tiene un rango de valores limitado. En consecuencia, al efectuar operaciones algebraicas es posible que el resultado no se pueda representar (desbordamiento).

Suponga la operación de suma de los números naturales x e y, con un rango de valores  $0 \le x$ ,  $y \le M$ , donde M-1 es el máximo valor que se puede representar. Por tanto, la operación x + y produce debordamiento cuando x > (M-1) - y.

Escriba una secuencia de instrucciones en lenguaje C que detecte desbordamiento sin efectuar la suma. Suponga que el valor máximo de un número natural está especificado por la constante MAX. En las operaciones que se especifiquen no debe producirse desbordamiento en ningún caso.

#### 2.1. Secuencia de instrucciones C

Debido a que solo disponemos de la variable MAX, solo miramos el desbordamiento de la suma por arriba, es decir, de numeros positivos, por ese motivo se ha supuesto que X >= 0 y Y < MAX.

```
desb = (x > (MAX - 1) - y);
```

Suponga que los operandos se representan con vectores de 32 bits (M = MAX+1 = 232). Escriba una secuencia de instrucciones RISC-V en lenguaje ensamblador que detecte desbordamiento sin efectuar la suma. Tenga en cuenta que las operaciones de la secuencia no deben producir desbordamiento en ningún caso. El número de instrucciones debe ser el mínimo. Suponga que los operandos x e y están almacenados en los registros x10 y x11 respectivamente. El resultado se almacena en el registro x9 (el valor 1 indica desbordamiento).

#### 2.2. Secuencia de instrucciones ensamblador

```
sub x1, 0xFFFFFFF, \$1
sub x2, x1, x11
slt x9, x2, x10
```

En la primera instrucción se carga en el registro x1 el valor de la resta MAX - 1. Sabiendo que 0xFFFFFFF es el valor de MAX.

En la segunda instrucción se carga en el registro x2 el valor de la resta entre el valor de x1 - x11. Sabiendo que x1 = (MAX-1) y x11 = y.

En la tercera instrucción se carga en el registro x9 1 en el caso de que se cumpla la condicion de x2 <x10 y 0 en el caso contrario. Sabiendo que x2 = (MAX-1)-y y x10 = x

Suponga que el procesador interpreta una instrucción de secuenciamiento condicional que cumple la condición. Indique las instrucciones de secuenciamiento que pueden generar los valores de salida del módulo EVAL. Marque con X cualquier combinación que no se pueda producir.

| ig | me | meu | instruccion secuenciamiento condicional |
|----|----|-----|-----------------------------------------|
| 0  | 0  | 0   | bne, bge, bgeu                          |
| 0  | 0  | 1   | bne, bge, bltu                          |
| 0  | 1  | 0   | bne, blt, bgeu                          |
| 0  | 1  | 1   | bne, blt, bltu                          |
| 1  | 0  | 0   | beq, bge, bgeu                          |
| 1  | 0  | 1   | X                                       |
| 1  | 1  | 0   | X                                       |
| 1  | 1  | 1   | X                                       |

Para poder sacar la información de la tabla se han analizado las diferentes posibilidades y sabiendo que cada caso podía tener 3 instrucciones de secuenciamiento ya que hay 3 bits, de cada tipo de instrucción (podemos ver como se han separado en la figura 7) se ha buscado la combinación de 3 instrucciones que cumpliesen los 3 casos. Para los 3 últimos casos no existe combinación posible.

| IG    | bne  | no igual |
|-------|------|----------|
| 10    | beq  | igual    |
| ME    | blt  | <        |
| IVIC  | bge  | >=       |
| MEU   | bgeu | >= u     |
| IVIEU | bltu | < u      |
|       |      |          |

Figura 7: Tabla con el tipo de instrucción separada por bit a analizar

En la figura se muestran las 3 unidades funcionales de la ALU y el árbol de multiplexores de selección: a) desplazamiento lógico o aritmético (a la derecha o a la izquierda), b) operación lógica, y c) sumador algebraico y comparador de menor (enteros o naturales). El módulo slt/sltu formatea (añade ceros a la izquierda) la salida de condición del sumador.



La ubicación de los ficheros relacionados con este proyecto (ALU.qpf) se indica en la página 295. Las dos primeras unidades funcionales y el formateador ya están diseñados (ficheros despla.vhd, logica.vhd y slt.vhd respectivamente). El fichero ALU.vhd contiene la descripción estructural de la ALU, excepto la selección de las salidas de las 3 unidades y el formateador. Esta selección se efectua mediante 2 niveles de multiplexores.

Deduzca las expresiones lógicas de las 3 señales de selección de los multiplexores en función de la señal de control opALU. Inclúyalas en cuerpo de la arquitectura.

### 4.1. Expressiones logicas multiplexores en funcion de opALU

| nivel 1  | mx_01   | !opALU[1] and opALU[0]               |
|----------|---------|--------------------------------------|
| IIIAGI I | $mx_23$ | opALU[1]                             |
| nivel 2  | mx      | opALU[2] or (!opALU[1] and opALU[0]) |

Para poder sacar estos valores nos hemos basado en la tabla de la pagina 330 que podemos ver en la figura 8 y a partir de ella hemos usado Excel para poder sacar de una manera lógica analizando los bits de cada opción las expressiones logicas, en los siguientes subapartados podemos ver la explicación de como se ha hecho.

|       |   | opAl                  | _U |      |   |                   |
|-------|---|-----------------------|----|------|---|-------------------|
|       | 4 | 3                     | 2  | 1    | 0 |                   |
| Nem.  |   | funct7(5)<br>/ imm(5) | fu | unct | 3 | acrónimo          |
| add   | 1 | 0                     |    | 000  |   | suma              |
| sub   | 1 | 1                     |    | 000  |   | resta             |
| sII   | 1 | 0                     |    | 001  |   | despl_izquier     |
| slt   | 1 | 0                     |    | 010  |   | cmp_menor_ent     |
| sltu  | 1 | 0                     |    | 011  |   | cmp_menor_nat     |
| slli  | 1 | 1                     |    | 001  |   | despl_izquier     |
| addi  | 1 | 0                     |    | 000  |   | suma              |
| andi  | 1 | 0                     |    | 111  |   | and_bit_a_bit     |
| srai  | 1 | 1                     |    | 101  |   | despl_derec_aritm |
| auipc | 1 | 0                     |    | 000  |   | suma              |
| lui   | 1 | 0                     |    | 000  |   | suma              |

Figura 8: Codificación de la señal opALU en algunas instrucciones

## 4.1.1. Expressión lógica para $mx_{-}01$

|      | 4 | 3 | 2 | 1 | 0 |      |                  |  |  |
|------|---|---|---|---|---|------|------------------|--|--|
| sll  | 1 | 0 | 0 | 0 | 1 | DESP |                  |  |  |
| slli | 1 | 1 | 0 | 0 | 1 | DESP | mx01(1)<br>mx(1) |  |  |
| srai | 1 | 1 | 1 | 0 | 1 | DESP | IIIX(1)          |  |  |
| andi | 1 | 0 | 1 | 1 | 1 | AND  | mx01(0)<br>mx(1) |  |  |
|      |   |   |   |   |   |      |                  |  |  |

Figura 9: Tabla para las instrucciones que pasan por el multiplexor mx01

En este caso, hemos de mirar que opALU[0] siempre sea 1 y tambien el contrario de opALU[1] (!opALU[1]), es decir el bit 1 de opALU, es 0 corresponderá con una instrucción de desplazamiento, por tanto el valor de mx01 será 1, por tanto el valor contrario de opALU[1]. En el caso de que el bit 1 de opALU sea 1, correspondera a una operación logica y por tanto mx01 será 0.

## 4.1.2. Expressión lógica para $mx_{-}23$

|       | 4 | 3 | 2 | 1 | 0 |       |                    |  |  |
|-------|---|---|---|---|---|-------|--------------------|--|--|
| slt   | 1 | 0 | 0 | 1 | 0 | CMP   | mx23(1)            |  |  |
| sltu  | 1 | 0 | 0 | 1 | 1 | CMP   | mx(0)              |  |  |
| sub   | 1 | 1 | 0 | 0 | 0 | RESTA |                    |  |  |
| add   | 1 | 0 | 0 | 0 | 0 | SUMA  |                    |  |  |
| addi  | 1 | 0 | 0 | 0 | 0 | SUMA  | mx23 (0)<br>mx (0) |  |  |
| auipc | 1 | 0 | 0 | 0 | 0 | SUMA  | IIIX (U)           |  |  |
| lui   | 1 | 0 | 0 | 0 | 0 | SUMA  |                    |  |  |
|       |   |   |   |   |   |       |                    |  |  |

Figura 10: Tabla para las instrucciones que pasan por el multiplexor mx01

En este caso, si opALU[1], es decir el bit 1 de opALU, es 0 corresponderá con una instrucción de suma o resta, por tanto el valor de mx23 será 0, por tanto el valor de opALU[1]. En el caso de que el bit 1 de opALU sea 1, correspondera a una operación slt o stlu y por tanto mx23 será 0.

#### 4.1.3. Expressión lógica para mx

|       | - | а | b | С | d |       |                    |
|-------|---|---|---|---|---|-------|--------------------|
|       | 4 | 3 | 2 | 1 | 0 |       |                    |
| slt   | 1 | 0 | 0 | 1 | 0 | CMP   | mx23(1)            |
| sltu  | 1 | 0 | 0 | 1 | 1 | CMP   | mx(0)              |
| sub   | 1 | 1 | 0 | 0 | 0 | RESTA |                    |
| add   | 1 | 0 | 0 | 0 | 0 | SUMA  | my22 (0)           |
| addi  | 1 | 0 | 0 | 0 | 0 | SUMA  | mx23 (0)<br>mx (0) |
| auipc | 1 | 0 | 0 | 0 | 0 | SUMA  | (0)                |
| lui   | 1 | 0 | 0 | 0 | 0 | SUMA  |                    |
| sll   | 1 | 0 | 0 | 0 | 1 | DESP  | mv04/4)            |
| slli  | 1 | 1 | 0 | 0 | 1 | DESP  | mx01(1)<br>mx(1)   |
| srai  | 1 | 1 | 1 | 0 | 1 | DESP  | 1125(1)            |
| andi  | 1 | 0 | 1 | 1 | 1 | AND   | mx01(0)<br>mx(1)   |

Figura 11: Tabla para las instrucciones que pasan por el multiplexor mx01

Para este caso hemos usado una herramienta online en el siguiente link, de ahí nos ha salido la operación y = B + C'D, sabiendo que la suma es una or y la multiplicación una and, hemos sacado la expressión, tambien teniendo en cuenta que el bit a era el 3 y el d el 0 como se puede ver en la figura anterior.

El fichero sumalg.vhd contiene la interface del sumador algebraico y comparación de menor. Se utiliza un sumador de vectores de n+1 bits, puertas xor y lógica para extender el rango de los vectores a sumar. La salida men se activa cuando se cumple la condición a¡b. Recuerde que los operandos se pueden interpretar como enteros o naturales. Esta salida se formatea (añadiendo ceros a la izquierda) en la unidad slt/sltu, que también está diseñada (fichero slt.vhd).



Analice el fichero sumalg.vhd. Deduzca las sentencias de asignación concurrente de las señales resta y ent (en funcion de opALU) y del bit más significativo de los vectores de entrada del sumador de n+1 bits (an, bn). Escriba las sentencias de asignación de las salidas de la unidad (en función del vector resultado de la suma).

# 4.2. Expressiones logicas para el sumador de n+1 bits

|         | resta | opALU[3] or opALU[1] | an | ent and a(31) |
|---------|-------|----------------------|----|---------------|
|         | ent   | opALU[0]             | bn | ent and b(31) |
| salidas | men   | s(32)                |    |               |
| Sandas  | s     | s[031]               |    |               |

Para deducir los datos de esta tabla simplemente se han seguido la tabla y con los valores de la tabla de opALU igual que en el ejercicio de antes se han deducido los valores.

El circuito FMTL (fichero FMTL.vhd) formatea el dato leído de la memoria que se utiliza para actualizar el banco de registros. Analice el componente "alinear" y muestre un esquema del circuito. Como ayuda, utilice el visor RTL de quartus. Rellene la tabla que relaciona los datos de entrada y salida del módulo en función de los dos bits menos significativos de la dirección. Utilice la nomenclatura Ei y Si para indicar el byte i del dato de entrada y de salida.

Basándonos en el modelo RTL que nos presenta quartus (figura 12) podemos sacar el circuito que se pide. Una vez tenemos nuestro propio circuito únicamente tenemos que seguir las diferentes salidas (es decir seguir el esquema del revés) para poder completar la tabla.





Figura 12: Esquema RTL del componente alinea de FMTL

El circuito FMTE formatea el dato leído del banco de registros para actualizar los bancos de la memoria de datos. En el diseño base (fichero FMTE.vhd), el circuito consta de 2 módulos: a) alineamiento de datos (fichero alinearE.vhd), y b) selección de los bancos a actualizar (fichero sel\_byte.vhd). El módulo alinearE utiliza los 2 bits menos significativos de la dirección. Analice la descripción de la arquitectura del módulo alinearE y dibuje un esquema del circuito. Utilice el visor RTL de quartus. Rellene la tabla que relaciona los datos de entrada y salida del formateador en función de los dos bits menos significativos de la dirección.

Basándonos en el modelo RTL que nos presenta quartus (figura 13) podemos sacar el circuito que se pide. Una vez tenemos nuestro propio circuito únicamente tenemos que seguir las diferentes salidas (es decir seguir el esquema del revés) para poder completar la tabla.



Figura 13: Esquema RTL del componente alinea de FMTE

Proponga un diseño alternativo del módulo alinearE que utilice únicamente los 2 bits menos significativos de la señal de control opMD para formatear el dato de escritura a memoria. La ubicación de los ficheros relacionados con este proyecto (ALINEAE.qpf) se indica en la página 298. En primer lugar rellene la tabla que relaciona los datos de entrada y salida del formateador en función de los dos bits menos significativos de la dirección. Minimice el número de niveles de selección y el número de multiplexores de 2 entradas.

En este caso a diferencia de los dos ejercicios anteriores hemos sacado la tabla a partir de la información de opMD, una vez conseguida la tabla, hemos realizado el circuito.



| opMD | sal |    |    |    |  |
|------|-----|----|----|----|--|
| 10   | S3  | S2 | S1 | S0 |  |
| 0 0  | E0  | E0 | E0 | E0 |  |
| 0.1  | E1  | E0 | E1 | E0 |  |
| 1 0  | E3  | E2 | E1 | E0 |  |
| 1 1  | X   | X  | X  | X  |  |

Obtenga las siguientes métricas cuando el procesador base ejecuta el programa euclides: instrucciones ejecutadas, aritmético-lógicas, load, store, secuenciamiento condicional e incondicional. Para ello, añada un proceso al programa de prueba (prueba\_proc\_MD\_MI.vhd). Este proceso debe utilizar únicamente las señales de control opALU, opMD y opSEC para determinar el tipo de instrucción interpretada en cada ciclo. Adjunte el código vhdl del proceso.

## 8.1. Código

Para sacar el numero de instrucciones de cada tipo hemos creado un componente dentro del fichero de pruebas del procesador serie. Para el número de instrucciones totales, simplemente hemos sumado el total de cada tipo de instrucción con tal de no añadir más cosas al proceso. El código añadido es el siguiente:

```
procesoInstrucciones: process is
             variable instrStore : integer := 0;
2
             variable instrLoad : integer := 0;
3
             variable instrAritmLog : integer := 0;
             variable instrSCond : integer := 0;
5
             variable instrSIncond : integer := 0;
6
    begin
8
             wait until reloj'event and reloj ='1';
9
10
             -- Esto corresponderá a las instrucciones load (LB, LH, LW, LBU i LHU).
11
             if (s_{opMD}(4) = '1') and s_{opMD}(3) = '0') then instrLoad := instrLoad + 1;
12
13
             -- Esto corresponderá a las instrucciones store (SB, SH, SW).
             elsif (s_opMD(4) = '1' and s_opMD(3) = '1') then instrStore := instrStore + 1;
15
16
             -- Esto corresponderá a las instrucciones Aritmetico Logicas
             elsif (s_opALU = ALU_ADD or
18
                    s_opALU = ALU_SUB or
19
                    s_opALU = ALU_SLL or
20
                    s_opALU = ALU_SLT or
21
                    s_opALU = ALU_SLTU or
22
                    s_opALU = ALU_XOR or
23
                    s_opALU = ALU_SRL or
24
                    s_opALU = ALU_SRA or
25
                    s_opALU = ALU_OR or
26
27
                    s_opALU = ALU_AND) then instrAritmLog := instrAritmLog + 1;
28
             -- Esto corresponderá a las instrucciones de segmentacion condicional
29
             elsif (s_opSEC = DECS_BEQ or
30
                    s_opSEC = DECS_BNE or
31
                    s_opSEC = DECS_BLT or
32
                    s_opSEC = DECS_BGE or
33
                     s_opSEC = DECS_BLTU or
34
```

```
s_opSEC = DECS_BGEU) then instrSCond := instrSCond + 1;
35
36
             -- Esto corresponderá a las instrucciones de segementación incondicionada
             elsif (s_opSEC(3)) then instrSIncond := instrSIncond + 1;
38
39
             end if;
40
41
             report " Instrucciones Aritmetico Logicas: " & integer'image(instrAritmLog)
42
             & " Instruciones Load : " & integer'image(instrLoad)
43
             & " Instruciones Store: " & integer'image(instrStore)
44
             & " Instruciones Secuenciamiento Condicional: " & integer'image(instrSCond)
45
             & " Instruciones Secuenciamiento Incondicional: " & integer'image(instrSIncond);
46
47
    end process procesoInstrucciones;
48
```

Para que este código funcione ha sido necesario añadir la librería use work.cte\_tipos\_UF\_pkg.all; para poder usar todos los valores directamente de la ALU usando las constantes.

#### 8.2. Instrucciones

| 103 | Instrucciones Aritmetico-Logicas            | 66                    |
|-----|---------------------------------------------|-----------------------|
| 2   | Instrucciones Store                         | 3                     |
| 25  | Instrucciones secuenciamiento incondicional | 7                     |
|     | 2                                           | 2 Instrucciones Store |