# Select Carry Adder

Carmelo Gugliotta Mat:213477

Anno Accademico: 2021/2022



## Contents

| 1 | Intr | roduzione                                                | 3  |
|---|------|----------------------------------------------------------|----|
| 2 | Car  | ry Select Adder                                          | 3  |
|   | 2.1  | Struttura                                                | 3  |
|   | 2.2  | Complessità Temporale [Ritardo]                          | 4  |
|   | 2.3  | Implementazione VHDL                                     |    |
|   |      | 2.3.1 Package                                            | 4  |
|   |      | 2.3.2 Modulo Ripple Carry Adder                          | 4  |
|   |      | 2.3.3 Modulo Multiplexer                                 | 5  |
|   |      | 2.3.4 Modulo Full-Adder                                  | 6  |
|   |      | 2.3.5 Implementazione Carry Select Adder e Schema Logico | 6  |
|   | 2.4  | Simulazione Comportamentale                              | 8  |
|   | 2.5  | Sintesi Circuitale                                       | 10 |
|   | 2.6  | Analisi simulazione con Timing                           | 11 |
|   | 2.7  | Osservazioni                                             | 12 |

## 1 Introduzione

Per incrementare la velocità di un computer digitale, un progettista ha la necessità di utilizzare componenti e circuiti molto veloci o di utilizzare componenti e circuiti lenti, ma organizzati in maniera efficiente così da ottenere la velocità desiderata.

Nei calcolatori digitali, la velocità di calcolo è limitata dal tempo di propagazione del riporto. Il calcolo della somma, in adder elementari, avviene così come verrebbe calcolata a mano, in maniera sequenziale (a partire dal bit meno significativo) e solo dopo che i bit, in posizione i-esima, sono stati sommati, il riporto (se generato) è propagato alla posizione successiva.

Un addizionatore elementare ad n bit è rappresentato dal Ripple-Carry Adder (RCA), o addizionatore a propagazione del riporto. Questo circuito richiede n Full-Adder (FA) in cascata. La sua architettura è semplice, ma anche lenta. Il tempo di calcolo, infatti, dipende dal numero di bit, in quanto bisogna attendere che il riporto si propaghi dal primo all'ultimo FA per avere il risultato corretto.

È possibile implementare addizionatori che generano il riporto in maniera concorrente? Se si può fare, questo è il nostro obiettivo.

## 2 Carry Select Adder

#### 2.1 Struttura

È possibile costruire un addizionatore più veloce del Ripple-Carry. Possiamo infatti, dividere l'addizionatore RCA (ad n bit) in x blocchi di m bit. La relazione che si andrà a ottenere è la seguente.

$$n = x \cdot m \tag{1}$$

Un primo blocco sarà costituito da un RCA ad m bit, e successivamente, i blocchi dal secondo al x-esimo saranno costituiti da due RCA ad m bit, uno con segnale  $C_{in} = 0$  e l'altro con  $C_{in} = 1$ . Le uscite, saranno poi, selezionate da un Multiplexer che riceverà in ingresso come segnale di selezione, il riporto uscente dal blocco precedente.

Tramite tale struttura, è possibile notare che i calcoli eseguiti nei diversi blocchi, possono essere effettuati indipendentemente e ciò è garantito dal parallelismo introdotto all'interno del circuito. Chiaramente, questo vantaggio comporta un prezzo da pagare in termini di porte logiche usate.

Un addizionatore, così descritto, prende il nome di Carry Select Adder ed è mostrato in Figura 1, una sua versione basilare con n=16 e m=8:



Figure 1: Addizionatore Carry Select

## 2.2 Complessità Temporale [Ritardo]

Analizziamo in dettaglio il ritardo. Osservando che, come riportato in precedenza, ogni blocco corrisponde a un RCA, i singoli blocchi avranno effettuato le loro somme in un tempo  $T_{blocco} = m\tau_{FA}$ . I primi m bit saranno disponibili dopo  $T_{blocco}$ . I successivi m bit saranno disponibili dopo un tempo  $T_{blocco} + \tau_{mux}$  ove  $T_{mux}$  è il ritardo del multiplexer. Il tempo totale, con tale configurazione sarà quindi:

$$T_{CSA} = m \cdot \tau_{FA} + \tau_{mux} \cong (m+1) \cdot \tau_{FA} \tag{2}$$

A discapito della complessità circuitale, vi è un guadagno della complessità temporale.

#### 2.3 Implementazione VHDL

#### 2.3.1 Package

Generalmente è preferibile inserire tutte le costanti che definiranno il numero di bit in ingresso, e il numero di bit assegnato a ogni blocco, in unico file package, invece di copiare e incollare quest'ultimi ove necessario. In questo modo, se si vuole analizzare il comportamento del circuito al variare di un determinato parametro, è sufficiente aggiornare solo il file package.

```
package MyDef is
constant n:integer:=16;
constant m:integer:=4;
end package;
```

Listing 1: MyDef

#### 2.3.2 Modulo Ripple Carry Adder

Andiamo a descrivere il primo componente: il **Il Ripple Carry Adder**. Quest'ultimo deve essere in grado di sommare 3 operandi,  $A \in B$ , di m bit, e il riporto in ingresso  $c_{in}$  per generare in uscita il risultato S e il riporto  $c_{out}$ .

```
library IEEE;
       library WORK;
      use IEEE.STD_LOGIC_1164.ALL;
3
      use WORK.MyDef.ALL;
       entity RCA_v1 is
           Port ( A : in STD_LOGIC_VECTOR (m-1 downto 0);
6
                   B : in STD_LOGIC_VECTOR (m-1 downto 0);
                   cin : in STD_LOGIC;
8
                   cout: out STD_LOGIC;
9
                   S : out STD_LOGIC_VECTOR (m-1 downto 0));
       end RCA_v1;
       Architecture behav of RCA_v1 is
           signal carry: STD_LOGIC_VECTOR(m downto 0);
13
14
           signal p,g: STD_LOGIC_VECTOR(m-1 downto 0);
           begin
               p <= (A xor B);
16
               g \ll (A \text{ and } B);
17
               carry(m downto 1) <= (p(m-1 downto 0) and</pre>
18
                             carry(m-1 downto 0))or g(m-1 downto 0);
19
               S<=p xor carry(m-1 downto 0);</pre>
               carry(0) <= cin;</pre>
21
                cout <= carry(m);</pre>
22
       end behav;
23
```

Listing 2: Modulo Ripple Carry Adder

#### 2.3.3 Modulo Multiplexer

Se osserviamo la struttura descritta in Figura 1, notiamo un altro importantissimo componente : Il **Multiplexer**. Quest'ultimo è un dispositivo che può ricevere in ingresso  $2^n$  segnali, e tramite n segnali di controllo, sintetizza un unico segnale in output tra quelli ricevuti in ingresso.

```
--Modulo Multiplexer ad M bit in ingresso ed M bit in uscita(2 ingressi 1
      uscita)
      library IEEE;
      library WORK;
3
      use IEEE.STD_LOGIC_1164.ALL;
5
      use WORK.MyDef.ALL;
6
      entity MyMuxM_v1 is
           port ( IO, I1: in STD_LOGIC_VECTOR (m-1 downto 0);
                   Sel: in STD_LOGIC;
10
                   0: out STD_LOGIC_VECTOR(m-1 downto 0));
      end MyMuxM_v1;
      Architecture behav of MyMuxM_v1 is
14
      begin
           with Sel select
16
            0 <=
              IO when 'O',
17
              I1 when '1',
18
              (others=>'X') when others;
19
20
      end behav;
21
      --Modulo Multiplexer a 1 BIT
22
      library IEEE;
23
24
      library WORK;
      use IEEE.STD_LOGIC_1164.ALL;
25
      use WORK.MyDef.ALL;
26
27
28
       entity MyMux2_v1 is
29
           port ( IO, I1: in STD_LOGIC;
                    Sel: in STD_LOGIC;
30
                   0: out STD_LOGIC);
31
      end MyMux2_v1;
32
      Architecture behav of MyMux2_v1 is
33
34
               0<=I0 when Sel='0' else</pre>
35
                   I1 when Sel='1' else 'X';
36
      end behav;
37
```

Listing 3: Modulo Multiplexer



Figure 2: Rappresentazione Multiplexer e Tabella di Verità associata

#### 2.3.4 Modulo Full-Adder

Rimane da descrivere l'ultimo componente : Il **Full-Adder**. Quest'ultimo servirà per implementare l'estensione del bit del segno per consentire la somma di operandi espressi in complemento a 2. Il Full adder, permette di sommare 3 bit, l'operando A, l'operando B e il riporto in ingresso  $C_{in}$ , e trasmette in output 2 bit, il risultato della somma S, e il riporto in uscita  $c_{out}$ 

```
library IEEE;
2
      library WORK;
      use IEEE.STD_LOGIC_1164.ALL;
3
      use WORK.MyDef.ALL;
5
6
       entity FA is
           Port ( A : in STD_LOGIC;
                    B : in STD_LOGIC;
                    cin: in STD_LOGIC;
                    S: out STD_LOGIC);
10
      end FA;
      architecture behav of FA is
13
      signal cout,p,g : STD_LOGIC;
14
      begin
15
           S <= A xor B xor cin;
               <= A xor B;
16
           р
               \leq A and B;
17
           g
           cout <= g or (p and cin);</pre>
18
19
      end behav;
```

Listing 4: Modulo Full-Adder



Figure 3: Rappresentazione Full-Adder e Tabella di Verità associata

#### 2.3.5 Implementazione Carry Select Adder e Schema Logico

Non ci resta che organizzare opportunamente le componenti precedentemente descritte, per ottenere il Carry Select Adder.

```
12 Architecture Struct_v1 of CSAdd_nbit is
13
14 component RCA_v1 is
      Port ( A : in STD_LOGIC_VECTOR (m-1 downto 0);
             B : in STD_LOGIC_VECTOR (m-1 downto 0);
              cin : in STD_LOGIC;
              cout : out STD_LOGIC;
18
              S : out STD_LOGIC_VECTOR (m-1 downto 0));
19
20 end component;
21
22 component FA is
      Port ( A : in STD_LOGIC;
24
              B : in STD_LOGIC;
               cin: in STD_LOGIC;
25
               S: out STD_LOGIC);
26
27 end component;
29 component MyMuxM_v1 is
30 port ( IO, I1: in STD_LOGIC_VECTOR (m-1 downto 0);
          Sel: in STD_LOGIC;
          0: out STD_LOGIC_VECTOR(m-1 downto 0));
32
33 end component;
34
35 component MyMux2_v1 is
      port ( IO, I1: in STD_LOGIC;
          Sel: in STD_LOGIC;
37
          0: out STD_LOGIC);
38
39 end component;
41 signal carry: STD_LOGIC_VECTOR(n/m downto 0);
42 signal carryalpha:STD_LOGIC_VECTOR(n/m downto 0);
43 signal carrybeta:STD_LOGIC_VECTOR(n/m downto 0);
44 signal Salpha: STD_LOGIC_VECTOR(n downto m);
45 signal Sbeta: STD_LOGIC_VECTOR(n downto m);
46 signal bit0: STD_LOGIC:='0';
47 signal bit1: STD_LOGIC:='1';
48 begin
49
      myFOR: for i in 0 to (n/m)-1 generate -- devo generare le istanze dell'RCA
          myIfFirst: if i=0 generate
50
               RCA_First: RCA_v1
51
                       port map (A(m-1 downto 0),
                       B(m-1 downto 0),
53
                       carry(0),carry(1),S(m-1 downto 0));
54
          end generate;
          myIfOthers: if i>O generate
57
               RCA_OthersCO: RCA_v1
58
               port map(A((m*(i+1))-1 downto m*i ),
                   B((m*(i+1))-1 downto m*i),
59
                   bit0, carryalpha(i),
60
61
                   Salpha((m*(i+1))-1 downto m*i));
               RCA_OthersC1: RCA_v1
               port map(A((m*(i+1))-1 downto m*i),
64
                   B((m*(i+1))-1 \text{ downto } m*i),
65
                   bit1, carrybeta(i),
66
                   Sbeta((m*(i+1))-1 downto m*i));
67
               MUX_SelectRES: MyMuxM_v1
               port map(Salpha((m*(i+1))-1 downto m*i),
```

```
Sbeta((m*(i+1))-1 downto m*i),
71
                   carry(i),S((m*(i+1))-1 downto m*i));
72
73
               MUX_selectCout: MyMux2_v1
74
                    port map(carryalpha(i),carrybeta(i),
                            carry(i),carry(i+1));
           end generate;
77
      end generate;
78
      myFAC0: FA port map(A(n-1),B(n-1),bit0,Salpha(n));
79
      myFAC1: FA port map(A(n-1),B(n-1),bit1,Sbeta(n));
80
      MUX_SelectLastBit: MyMux2_v1
81
82
               port map(Salpha(n), Sbeta(n), carry(n/m), S(n));
83
       carry(0) <= cin;</pre>
84 end Struct_v1;
```

Listing 5: Modulo Carry Select Adder

Lo schema logico corrispondente, definendo n pari a 16 e m pari a 4, è il seguente:



Figure 4: Schema Logico

#### 2.4 Simulazione Comportamentale

Modelliamo ora gli aspetti salienti dell'ambiente in cui il circuito si troverà a operare, definendo un TestBench esaustivo, che permette di specificare gli stimoli in ingresso e di collezionare risultati, per la simulazione del circuito e per la verifica della correttezza delle operazioni.

```
1 library IEEE;
2 library WORK;
3 use IEEE.STD_LOGIC_ARITH.ALL;
4 use IEEE.STD_LOGIC_1164.ALL;
5 use WORK.MyDef.ALL;
6
7 entity simCSAdd_nbit is
8 ---port();
9 end simCSAdd_nbit;
10
11 architecture Behavioral of simCSAdd_nbit is
```

```
12 component CSAdd_nbit is
      Port ( A : in STD_LOGIC_VECTOR (n-1 downto 0);
           B : in STD_LOGIC_VECTOR (n-1 downto 0);
14
           cin : in STD_LOGIC;
           S : out STD_LOGIC_VECTOR (n downto 0));
17 end component;
18 signal IA : STD_LOGIC_VECTOR (n-1 downto 0);
19 signal IB : STD_LOGIC_VECTOR (n-1 downto 0);
20 signal Icin : STD_LOGIC;
21 signal OS : STD_LOGIC_VECTOR (n downto 0);
22 signal TrueRis, Error: Integer;
24
       circ: CSAdd_nbit port map(IA,IB,Icin,OS);
       Icin <= '0';</pre>
25
       process
26
       begin
27
           for va in -(2**(n-1)) to (2**(n-1)-1) loop
2.8
               for vb in -(2**(n-1)) to (2**(n-1)-1) loop
29
                    IA <= CONV_STD_LOGIC_VECTOR(va,n);</pre>
30
                    IB <= CONV_STD_LOGIC_VECTOR(vb,n);</pre>
31
                    TrueRis <= va+vb;
32
                    wait for 10ns;
33
                end loop;
34
           end loop;
35
36
       end process;
      Error <= TrueRis - CONV_INTEGER(SIGNED(OS));</pre>
38 end Behavioral
```

Listing 6: Test Bench

Si noti che i segnali A e B che immettiamo in ingresso hanno valori appartenenti all'intervallo  $[-2^{n-1}, 2^{n-1} - 1]$ , nel nostro caso specifico [-32768, +32767];  $C_{in}$  invece è fissato ad 0. Inoltre, per verificare la correttezza dei risultati ottenuti, si è introdotto un segnale intero TrueRis, pari a va + vb e un altro segnale intero Error che è pari alla differenza tra il risultato atteso e il risultato calcolato (Valori diversi da 0 determinano un errore di calcolo).



Figure 5: Grafico Simulazione Comportamentale

Dal grafico è possibile osservare, che ogni ingresso ricevuto viene elaborato con **ritardo nullo**. Questo non è possibile nella realtà, ed avviene in quanto si sta eseguendo una simulazione comportamentale.

Per effettuare un' analisi circuitale più approfondita, è necessario effettuare la sintesi del circuito e successivamente la simulazione con timing.

#### 2.5 Sintesi Circuitale

Le board sulle quali vengono sviluppati circuiti di tal tipo, sono dispositivi elettronici, formati da un circuito integrato le cui funzionalità logiche di elaborazione sono appositamente programmabili e modificabili tramite opportuni linguaggi di descrizione hardware, e vengono detti **Field Programmable Gate Aways** (solitamente abbreviato in **FPGA**). Per cui un chip FPGAs, mette a disposizione dei progettisti, una matrice di blocchi logici configurabili, connessi fra loro attraverso interconnessioni programmabili. Ogni blocco logico è un elemento di memoria all'interno della quale è possibile memorizzare una o più **Look-up Table** (LUT), le quali sono tabelle di verità, utilizzate per implementare funzioni logiche ad n ingressi. Lungo il perimetro della Look-up Table sono disposti



buffer d'ingresso e di uscita, detti rispettivamente **IBUF** e **OBUF**, che permettono eventuali comunicazioni.

Generalmente i Look-Up Table sono caratterizzati da una dimensione fissata, e nello specifico nella ZedBoard (board in utilizzo) presentano al più 6 ingressi e 1 uscita; infine sono fortemente riutilizzabili, in quanto essendo composte da una memoria RAM (memoria volatile), la loro caratterizzazione può essere riprogrammata a ogni accensione.

Il risultato della sintesi è il seguente:



| +                     | +    | +   | +              | ++   |
|-----------------------|------|-----|----------------|------|
| Site Type             | Used |     | Available<br>+ |      |
| Slice LUTs            | 25   | 0   | 53200          | 0.05 |
| LUT as Logic          | 25   | 0   | 53200          | 0.05 |
| LUT as Memory         | 1 0  | 1 0 | 17400          | 0.00 |
| Slice Registers       | 1 0  | 1 0 | 106400         | 0.00 |
| Register as Flip Flop | 1 0  | 1 0 | 106400         | 0.00 |
| Register as Latch     | 1 0  | 1 0 | 106400         | 0.00 |
| F7 Muxes              | 1 0  | 1 0 | 26600          | 0.00 |
| F8 Muxes              | 0    | 0   | 13300          | 0.00 |
| +                     | +    | +   | +              | ++   |

Figure 6: Sintesi Carry Select Adder

## 2.6 Analisi simulazione con Timing

Effettuiamo ora la simulazione, tenendo conto di tutti i comportamenti reali del circuito (Ritardo LUT e Ritardo Collegamenti), introducendo quindi una **non idealità totale**.



Figure 7: Grafico Simulazione con Timing

Osservando il grafico, si ha che dati due ingressi A e B con rappresentazione in complemento a due, il circuito, per calcolare la loro somma e restituire il risultato corretto in uscita impiega:

$$\tau_{CarrySelect} \cong 4,681ns$$

Inoltre precedentemente, si era introdotto un segnale TrueRis, che permetteva di verificare la correttezza del risultato ottenuto in uscita; si noti che in Figura 5, il valore di tale segnale era costante e pari a 0, invece in Figura 7, il valore assume valori diversi da 0, ma solo in alcuni intervalli di tempo, determinati dal **tempo di assestamento** del dispositivo; questa situazione si verifica, poiché gli n bit in uscita, vengono calcolati ognuno con un tempo differente e solo che dopo tutti i bit si assestano, l'uscita diventa valida.



Figure 8: Valori di Assestamento

#### 2.7 Osservazioni

Il sommatore Carry-Select a 16 bit, implementato e analizzato è costituito da sommatori Ripple-Carry a 4 bit. È possibile però, sintetizzare un Carry-Select a 16 bit costituito da Blocchi RCA con dimensione uniforme pari a 8 bit, visibile in Figura 1. Chiaramente, ci si aspetta, dal nuovo addizionatore ottenuto, un miglioramento in termini di porte logiche utilizzate, ma un peggioramento per quanto riguarda la Complessità Temporale (Ritardo).

Per verificare, con dettaglio, questi due aspetti, effettuiamo la Sintesi e l'implementazione con successiva Analisi con Timing. Si ottiene quindi:



Figure 9: Schema Logico Carry-Select n=16 bit m=8 bit



Figure 10: Sintesi Carry-Select n=16 bit m=8 bit



Figure 11: Simulazione con Timing

Il Carry-Select a 16 bit con sommatori Ripple-Carry a 8 bit (2 blocchi), dati due ingressi A e B con rappresentazione in complemento a due, per calcolare la loro somma e restituire il risultato corretto in uscita impiega:

$$\tau_{CarrySelect} \cong 4,216ns$$

Osservando le Figure 9,10,11 si ottengono risultati contrastanti a ciò che si era affermato in precedenza. Gli strumenti utilizzati, sono ottimi per analizzare cosa succede per una specifica operazione di somma, e non per studiare con dettaglio il massimo tempo di calcolo di un circuito digitale; difatti se comparassimo i dati ottenuti, con i parametri di un Ripple-Carry a 16 bit (l'addizionatore di partenza che si era proposto di migliorare), quest'ultimo presenterebbe un ritardo minore.

I risultati contrastanti sono una conseguenza del fatto, che le due implementazioni sono caratterizzate da collegamenti diversi, con differenti lunghezze e quindi contributi delle interconnessioni, sul ritardo, dissimili. In termini di LUT, invece, può succedere, come in questo caso, che il sintetizzatore riesca a semplificare in maniera differente le funzioni logiche, utilizzando così 25 LUT con n=16, m=4 e 27 LUT con n=16, m=8.



Figure 12: Ref. figura 4



Figure 13: Ref. figura 6



Figure 14: Ref. figura 9



Figure 15: Ref. figura 10