

### Tema 6:

## Diseño multiciclo del procesador

Fundamentos de computadores II

José Manuel Mendías Cuadros

Dpto. Arquitectura de Computadores y Automática Universidad Complutense de Madrid



### Introducción

- El procesador multiciclo trata de solventar los problemas del monociclo dividiendo en varias etapas la ejecución de una instrucción:
  - o El tiempo de ciclo viene dado por la etapa más lenta.
    - Será muy inferior al tiempo de ciclo del procesador monociclo.
    - Cada instrucción tardará un tiempo distinto en ejecutarse por requerir un número diferente de ciclos de reloj para hacerlo.
    - El tiempo de ejecución de una instrucción será proporcional a su complejidad.
  - Se puede reusar hardware siempre que se utilice en ciclos distintos.
    - Requiere de una única ALU y una única memoria para instrucciones y datos.



### Elementos de almacenamiento "arquitectónicos"

 Los elementos de almacenamiento visibles al programador, son los mismos que en procesador monociclo.



- Sin embargo, el procesador multiciclo tiene una única memoria unificada.
  - Las instrucciones se leen de memoria en un ciclo de reloj distinto al ciclo en que se leen/escriben los datos por lo que no es necesario tener 2.
- Además, el PC será un registro convencional con señal de carga.
  - o En el procesador multiciclo el PC no se actualiza en todos los ciclos.



#### **Elementos funcionales**

 Dispone también de una ALU y un Extensor de Signo combinacionales idénticos a los existentes en la implementación monociclo.









- En el procesador multiciclo, la ALU se reutiliza para hacer todas las operaciones aritméticas que sean necesarias.
  - No existen sumadores adicionales para operar con direcciones.

#### Lectura de la instrucción

La ejecución de toda instrucción comienza con su lectura de Memoria.



La instrucción leída de Memoria se carga en el registro auxiliar IR que la almacenará durante todos los ciclos que dure su ejecución.

FC-2

## Diseño de la ruta de datos

#### Incremento del PC

A la vez que se carga la instrucción en IR, puede actualizarse el PC con la dirección de la instrucción siguiente sumándole 4 en la ALU



### Diseño de la ruta de datos

#### Salvado de la dirección de la instrucción actual

El PC sin incrementar se salva en el registro auxiliar oldPC para el cálculo de direcciones de salto relativas a PC (instrucciones beq o jal).



### Diseño de la ruta de datos

#### Instrucción 1w: lectura del registro base

 Para almacenar la dirección base contenida en el registro rs1 del Banco de Registros se añade el registro auxiliar A.



10

### Diseño de la ruta de datos

#### Instrucción 1w: cálculo de la dirección efectiva

 El signo del desplazamiento se extiende, se suma en la ALU con la dirección base almacenada en A y se carga en el registro auxiliar ALUout.



### Diseño de la ruta de datos

#### Instrucción 1w: lectura del operando

La memoria se direcciona con la dirección efectiva almacenada en ALUout y el dato leído se guarda en el registro auxiliar MDR.



### Diseño de la ruta de datos

#### Instrucción 1w: almacenaje del operando

 Se guarda en el Banco de Registros el dato almacenado en MDR (previamente leído de Memoria).



#### Instrucción sw: lectura del operando

 Se añade el registro auxiliar B para almacenar el dato contenido en el registro rs2 del Banco de Registros



#### Instrucción sw: almacenaje del operando

 Se guarda en Memoria el dato almacenado en A (leído previamente del Banco de Registros).



### Diseño de la ruta de datos

#### Instrucciones tipo add: cálculo de operación

Se amplia el multiplexor para reutilizar la ALU para que realice las operaciones aritmético lógicas con ambos operandos en el BR



#### Instrucción beq: cálculo de la dirección de salto

 Se amplia el multiplexor para poder reutilizar la ALU para realizar el cálculo de la dirección de salto.



#### Ruta de datos del RISC-V reducido

 Esta ruta de datos puede ejecutar cualquier secuencia de instrucciones del repertorio del RISC-V reducido.



Señales de control



18

### Diseño de la ruta de datos

Señales de estado



### Diseño de la ruta de datos

Conexión con el controlador



Conexión de reloj y reset



FC-2

Estructura del sistema completo



FC-2

#### Estructura del controlador

Al ser un procesador multiciclo, el controlador será un circuito secuencial



- Con estructura análoga al controlador monociclo:
  - o 3 subcircuitos combinacionales idénticos al caso monociclo
  - 1 FSM principal reemplazando al Decodificador principal

#### Estructura del controlador



#### tema **Diseñ**

### FC-2

# diagrama ASM completo de la FSM principal

Diseño del controlador



### ciclo de instrucción (i)



Búsqueda en memoria de la instrucción IF: Instruction Fetch

Decodificación y obtención de operandos
 ID: Instruction Decode

Ejecución o cálculo de dirección
 EX: Execution

Acceso a memoria de datos
 MEM: Memory R/W

Escritura del resultado
 WB: Write-Back

Es lo que se conoce como ciclo de instrucción

o En el procesador multiciclo cada fase se realiza en 1 ciclo de reloj.

 Cada instrucción tarda un número distinto de ciclos, según las fases del ciclo de instrucción que deba realizar:

| Instrucción                   | # de ciclos |
|-------------------------------|-------------|
| lw                            | 5           |
| sw / jal / aritmético-logicas | 4           |
| beq                           | 3           |

26

### Diseño del controlador

ciclo de instrucción (ii)



### FSM principal: función de transición de estados



### Estado inicial 1100011 **S**1 0X00011 1101111 0000011 0110011 0010011 0100011 **S9 S6 S**3 **S4**

#### Función de transición de estados

| estado     | ор      | estado'  |            |
|------------|---------|----------|------------|
| S0         | XXXXXXX |          | S1         |
| S1         | 0X00011 | (lw/sw)  | S2         |
| S1         | 0010011 | (tipo-I) | S8         |
| <b>S1</b>  | 0110011 | (tipo-R) | S6         |
| S1         | 1101111 | (jal)    | S9         |
| S1         | 1100011 | (ped)    | S10        |
| S2         | 0000011 | (1w)     | S3         |
| S2         | 0100011 | (sw)     | S5         |
| S3         | XXXXXXX |          | S4         |
| S4         | XXXXXXX |          | S0         |
| S5         | XXXXXXX |          | S0         |
| S6         | XXXXXXX |          | <b>S</b> 7 |
| <b>S</b> 7 | XXXXXXX |          | S0         |
| S8         | XXXXXXX |          | <b>S</b> 7 |
| S9         | XXXXXXX |          | <b>S</b> 7 |
| S10        | XXXXXXX |          | S0         |

FSM principal: función de salida



#### Función de salida

| estado     | Branch | PCupdate | AdrSrc | MemWr | OldPCwr | IRwr | MDRwr | BRwr | Awr | Bwr | ALUsrcA | ALUsrcB | ALUop | ALUoutWr | ResSrc |
|------------|--------|----------|--------|-------|---------|------|-------|------|-----|-----|---------|---------|-------|----------|--------|
| SO         | 0      | 1        | 0      | 0     | 1       | 1    | 0     | 0    | 0   | 0   | 00      | 10      | 00    | 0        | 10     |
| S1         | 0      | 0        | _      | 0     | 0       | 0    | 0     | 0    | 1   | 1   | 01      | 01      | 00    | 1        | _      |
| S2         | 0      | 0        | _      | 0     | 0       | 0    | 0     | 0    | 0   | 0   | 10      | 01      | 00    | 1        | _      |
| S3         | 0      | 0        | 1      | 0     | 0       | 0    | 1     | 0    | 0   | 0   | _       | _       | _     | 0        | 00     |
| <b>S4</b>  | 0      | 0        | _      | 0     | 0       | 0    | 0     | 1    | 0   | 0   | _       | _       | _     | 0        | 01     |
| S5         | 0      | 0        | 1      | 1     | 0       | 0    | 0     | 0    | 0   | 0   | _       | _       | _     | 0        | 00     |
| S6         | 0      | 0        | _      | 0     | 0       | 0    | 0     | 0    | 0   | 0   | 10      | 00      | 10    | 1        | _      |
| <b>S</b> 7 | 0      | 0        | _      | 0     | 0       | 0    | 0     | 1    | 0   | 0   | _       | _       | _     | 0        | 00     |
| <b>S8</b>  | 0      | 0        | _      | 0     | 0       | 0    | 0     | 0    | 0   | 0   | 10      | 01      | 10    | 1        | _      |
| S9         | 0      | 1        | _      | 0     | 0       | 0    | 0     | 0    | 0   | 0   | 01      | 10      | 00    | 1        | 00     |
| S10        | 1      | 0        | _      | 0     | 0       | 0    | 0     | 0    | 0   | 0   | 10      | 00      | 01    | 0        | 00     |

#### 1ª optimización





- Una puede usarse para controlar ambos puntos de control
- o La otra puede eliminarse del controlador



1ª optimización



FC-2

#### 2ª optimización

- Se denomina vida de un dato, el intervalo de ciclos comprendido entre su carga en un registro y su último uso.
- Los datos almacenados en algunos de los registros auxiliares del procesador multiciclo tienen una vida muy corta:
  - o El registro auxiliar MDR solo se usa en la ejecución de instrucciones 1w
  - En el estado S3 se carga en MDR un dato leído de memoria, y dicho dato se consume en S4 (el estado siguiente al S3) para almacenarlo en el Banco de Registros.
  - Una vez almacenado el dato, no vuelve a ser necesario en esa instrucción.
  - o Por ello, lo que se haga con MDR en el resto de estados es irrelevante.



### Diseño

| o del  | con    | tro | lad |
|--------|--------|-----|-----|
| 2ª opt | imizac | ión |     |

| Funcion | ae s | sallaa |
|---------|------|--------|
|         |      |        |
|         |      |        |

|            |        |          |        |       |      | てフ    |      |     |     |         |         |       |          |        |
|------------|--------|----------|--------|-------|------|-------|------|-----|-----|---------|---------|-------|----------|--------|
| estado     | Branch | PCupdate | AdrSrc | MemWr | IRwr | MDRwr | BRwr | Awr | Bwr | ALUsrcA | ALUsrcB | ALUop | ALUoutWr | ResSrc |
| S0         | 0      | 1        | 0      | 0     | 1    | _     | 0    | 0   | 0   | 00      | 10      | 00    | 0        | 10     |
| S1         | 0      | 0        | _      | 0     | 0    | _     | 0    | 1   | 1   | 01      | 01      | 00    | 1        | _      |
| S2         | 0      | 0        | _      | 0     | 0    | _     | 0    | 0   | 0   | 10      | 01      | 00    | 1        | _      |
| S3         | 0      | 0        | 1      | 0     | 0    | 1     | 0    | 0   | 0   | _       | _       | _     | 0        | 00     |
| S4         | 0      | 0        | _      | 0     | 0    | _     | 1    | 0   | 0   | _       | _       | _     | 0        | 01     |
| S5         | 0      | 0        | 1      | 1     | 0    | _     | 0    | 0   | 0   | _       | _       | _     | 0        | 00     |
| S6         | 0      | 0        | _      | 0     | 0    | _     | 0    | 0   | 0   | 10      | 00      | 10    | 1        | _      |
| <b>S</b> 7 | 0      | 0        | _      | 0     | 0    | _     | 1    | 0   | 0   | _       | _       | _     | 0        | 00     |
| S8         | 0      | 0        | _      | 0     | 0    | _     | 0    | 0   | 0   | 10      | 01      | 10    | 1        | _      |
| S9         | 0      | 1        | _      | 0     | 0    | _     | 0    | 0   | 0   | 01      | 10      | 00    | 1        | 00     |
| S10        | 1      | 0        | _      | 0     | 0    | _     | 0    | 0   | 0   | 10      | 00      | 01    | 0        | 00     |

- Dado que lo único relevante es que MDR se cargue en el estado S3, la señal MDRwr debe valer 1 en S3
  - o Lo que valga en el resto de estados no importa

### 2ª optimización

- Caso similar ocurre con los datos almacenados en el registro auxiliar A:
  - En el estado S1 se carga en A un operando fuente leído del Banco de Registros que se consume siempre en el estado siguiente: S2, S8, S6 o S10 según el tipo de instrucción que sea.



FC-2

### Diseño del controlador

### 2ª optimización

- Ídem con los datos almacenados en el registro auxiliar ALUout:
  - En S1 se carga la dirección de salto que se consume en S9 o S10.
  - En S2 se carga el resultado de una operación de la ALU que se consume en S3 o S5 y los que se cargan en S8, S6 y S9 se consumen en S7.



### 2ª optimización

STATION OF THE PARTY OF THE PAR

- El caso del registro auxiliar B es ligeramente diferente:
  - En el estado S1 se carga en B un operando fuente leído del Banco de Registros que se consume en el ciclo siguiente (S6 o S10) o 2 ciclos después (S5).
  - Pero si B volviera a cargarse en S2 el comportamiento final no se alteraría y el caso sería análogo a los anteriores.



FC-2

36

#### 2ª optimización

MDRwr

BRwr

ALUoutWr

ALUop

**ALUsrcA** 

Bwr

| Función | de sa | alida |
|---------|-------|-------|
| estado  | nch   | pdate |

**ALUoutWr** 

**MDRwr** 

Awr

| estado     | Branch | PCupdate | AdrSrc | MemWr | IRwr |  |
|------------|--------|----------|--------|-------|------|--|
| S0         | 0      | 1        | 0      | 0     | 1    |  |
| S1         | 0      | 0        | _      | 0     | 0    |  |
| S2         | 0      | 0        | _      | 0     | 0    |  |
| S3         | 0      | 0        | 1      | 0     | 0    |  |
| S4         | 0      | 0        | _      | 0     | 0    |  |
| S5         | 0      | 0        | 1      | 1     | 0    |  |
| S6         | 0      | 0        | _      | 0     | 0    |  |
| <b>S</b> 7 | 0      | 0        | _      | 0     | 0    |  |
| S8         | 0      | 0        | _      | 0     | 0    |  |
| S9         | 0      | 1        | _      | 0     | 0    |  |
| S10        | 1      | 0        | _      | 0     | 0    |  |

| Todas estas señales de control pueden valer permanentemente 1 y ser |
|---------------------------------------------------------------------|
| eliminadas del controlador                                          |

Estos registros auxiliares almacenarán basura en los ciclos no relevantes.

FC-2

FSM principal: función de salida optimizada



#### Función de salida

| estado | Branch | PCupdate | AdrSrc | MemWr | IRwr | BRwr | ALUsrcA | ALUsrcB | ALUop | ResSrc |
|--------|--------|----------|--------|-------|------|------|---------|---------|-------|--------|
| S0     | 0      | 1        | 0      | 0     | 1    | 0    | 00      | 10      | 00    | 10     |
| S1     | 0      | 0        | _      | 0     | 0    | 0    | 01      | 01      | 00    | _      |
| S2     | 0      | 0        | _      | 0     | 0    | 0    | 10      | 01      | 00    | _      |
| S3     | 0      | 0        | 1      | 0     | 0    | 0    | _       | _       | _     | 00     |
| S4     | 0      | 0        | _      | 0     | 0    | 1    | _       | _       | _     | 01     |
| S5     | 0      | 0        | 1      | 1     | 0    | 0    | _       | _       | _     | 00     |
| S6     | 0      | 0        | _      | 0     | 0    | 0    | 10      | 00      | 10    | _      |
| S7     | 0      | 0        | _      | 0     | 0    | 1    | _       | _       | _     | 00     |
| S8     | 0      | 0        | _      | 0     | 0    | 0    | 10      | 01      | 10    | _      |
| S9     | 0      | 1        | _      | 0     | 0    | 0    | 01      | 10      | 00    | 00     |
| S10    | 1      | 0        | _      | 0     | 0    | 0    | 10      | 00      | 01    | 00     |

# Diseño multiciclo del procesador

## FC-2

## Diseño del controlador

Estructura del sistema completo optimizado



Estructura del sistema completo optimizado



FC-2

Estructura según nomenclatura Harris & Harris



FC-2

Diseño del controlador optimizado



## Diseño del controlador

## Diseño de la FSM principal: función de transición





#### Función de transición de estados

| (q <sub>10</sub> q <sub>0</sub> ) | ор      | (q <sub>10</sub> q <sub>0</sub> )' |
|-----------------------------------|---------|------------------------------------|
| 0000000001 <sup>(SO)</sup>        | XXXXXXX | 0000000010 (S1)                    |
| 0000000010 (S1)                   | 0X00011 | 0000000100 <sup>(S2)</sup>         |
| 0000000010 (S1)                   | 0010011 | 00100000000 <sup>(S8)</sup>        |
| 0000000010 (S1)                   | 0110011 | 00001000000 <sup>(S6)</sup>        |
| 0000000010 (S1)                   | 1101111 | 01000000000 (S9)                   |
| 0000000010 (S1)                   | 1100011 | 10000000000 (S10)                  |
| 0000000100 <sup>(S2)</sup>        | 0000011 | 0000001000 <sup>(S3)</sup>         |
| 0000000100 <sup>(S2)</sup>        | 0100011 | 00000100000 <sup>(S5)</sup>        |
| 0000001000 <sup>(S3)</sup>        | XXXXXXX | 0000010000 <sup>(S4)</sup>         |
| 00000010000 <sup>(S4)</sup>       | XXXXXXX | 0000000001 (SO)                    |
| 00000100000 <sup>(S5)</sup>       | XXXXXXX | 0000000001 (SO)                    |
| 00001000000 <sup>(S6)</sup>       | XXXXXXX | 00010000000 <sup>(S7)</sup>        |
| 00010000000 <sup>(S7)</sup>       | XXXXXXX | 0000000001 (SO)                    |
| 00100000000 <sup>(S8)</sup>       | XXXXXXX | 00010000000 <sup>(S7)</sup>        |
| 01000000000 (S9)                  | XXXXXXX | 00010000000 <sup>(S7)</sup>        |
| 10000000000 <sup>(S10)</sup>      | XXXXXXX | 0000000001 (SO)                    |

## Diseño de la FSM principal: función de salida





#### Función de salida

| (q <sub>10</sub> q <sub>0</sub> ) | Branch | PCupdate | AdrSrc | MemWr | IRwr | BRwr | ALUsrcA | ALUsrcB | ALUop | ResSrc |
|-----------------------------------|--------|----------|--------|-------|------|------|---------|---------|-------|--------|
| 0000000001 (SO)                   | 0      | 1        | 0      | 0     | 1    | 0    | 00      | 10      | 00    | 10     |
| 0000000010 <sup>(S1)</sup>        | 0      | 0        | _      | 0     | 0    | 0    | 01      | 01      | 00    | _      |
| 0000000100 <sup>(S2)</sup>        | 0      | 0        | _      | 0     | 0    | 0    | 10      | 01      | 00    | _      |
| 0000001000 <sup>(S3)</sup>        | 0      | 0        | 1      | 0     | 0    | 0    | _       | _       | _     | 00     |
| 00000010000 <sup>(S4)</sup>       | 0      | 0        | _      | 0     | 0    | 1    | _       | _       | _     | 01     |
| 00000100000 <sup>(S5)</sup>       | 0      | 0        | 1      | 1     | 0    | 0    | _       | _       | _     | 00     |
| 00001000000 <sup>(S6)</sup>       | 0      | 0        | _      | 0     | 0    | 0    | 10      | 00      | 10    | _      |
| 00010000000 <sup>(S7)</sup>       | 0      | 0        | _      | 0     | 0    | 1    | _       | _       | _     | 00     |
| 00100000000 <sup>(S8)</sup>       | 0      | 0        | _      | 0     | 0    | 0    | 10      | 01      | 10    | _      |
| 01000000000 <sup>(S9)</sup>       | 0      | 1        | _      | 0     | 0    | 0    | 01      | 10      | 00    | 00     |
| 10000000000 <sup>(S10)</sup>      | 1      | 0        | _      | 0     | 0    | 0    | 10      | 00      | 01    | 00     |





# **Procesador multiciclo**

Coste y tiempo de ciclo (CMOS 90 nm)

| transferencia                                  | estado | camino<br>crítico |
|------------------------------------------------|--------|-------------------|
| IR ← Mem [ PC ]                                |        | 9312 ps           |
| PC ← PC+4                                      | S0     | 9689 ps           |
| $OIdPC \leftarrow PC$                          |        | 589 ps            |
| $A \leftarrow BR[rs1]$                         |        | 890 ps            |
| B ← BR[ rs2 ]                                  | S1     | 890 ps            |
| ALUout $\leftarrow$ oldPC + sExt(imm)          |        | 9688 ps           |
| ALUout $\leftarrow$ A + sExt(imm)              | S2     | 9216 ps           |
| MDR ← Mem[ ALUout ]                            | S3     | 9140 ps           |
| $BR[rd] \leftarrow MDR$                        | S4     | 1321 ps           |
| Mem[ ALUout ] ← B                              | S5     | 9140 ps           |
| ALUout ← A <i>op</i> B                         | S6     | 9216 ps           |
| $BR[rd] \leftarrow ALUout$                     | S7     | 1321 ps           |
| $ALUout \leftarrow A \ op \ sExt(imm)$         | S8     | 9216 ps           |
| PC ← ALUout                                    | S9     | 940 ps            |
| ALUout ← OldPC + 4                             | 39     | 9216 ps           |
| if ( $A - B = 0$ ) then PC $\leftarrow$ ALUout | S10    | 9790 ps           |
|                                                | máx.   | 9790 ps           |

|            |          |        | 1218 |
|------------|----------|--------|------|
|            | <b>—</b> | 9.8 ns |      |
| S0         |          | ALU    |      |
| <b>S1</b>  |          | ALU    |      |
| <b>S2</b>  |          | ALU    |      |
| <b>S3</b>  |          | MEM    |      |
| <b>S4</b>  | BR       |        |      |
| <b>S5</b>  |          | MEM    |      |
| <b>S6</b>  |          | ALU    |      |
| <b>S7</b>  | BR       |        |      |
| <b>S8</b>  |          | ALU    |      |
| <b>S9</b>  |          | ALU    |      |
| <b>S10</b> |          | ALU    |      |



## **Procesador multiciclo**

Coste y tiempo de ciclo (CMOS 90 nm)



| transferencia                                | estado | camino<br>crítico |
|----------------------------------------------|--------|-------------------|
| IR ← Mem [ PC ]                              |        | 9312 ps           |
| PC ← PC+4                                    | S0     | 9689 ps           |
| $OIdPC \leftarrow PC$                        |        | 589 ps            |
| $A \leftarrow BR[rs1]$                       |        | 890 ps            |
| B ← BR[ rs2 ]                                | S1     | 890 ps            |
| ALUout $\leftarrow$ oldPC + sExt(imm)        |        | 9688 ps           |
| $ALUout \leftarrow A + sExt(imm)$            | S2     | 9216 ps           |
| $MDR \leftarrow Mem[ALUout]$                 | S3     | 9140 ps           |
| $BR[rd] \leftarrow MDR$                      | S4     | 1321 ps           |
| Mem[ ALUout ] ← B                            | S5     | 9140 ps           |
| ALUout ← A <i>op</i> B                       | S6     | 9216 ps           |
| $BR[rd] \leftarrow ALUout$                   | S7     | 1321 ps           |
| ALUout $\leftarrow$ A op sExt(imm)           | S8     | 9216 ps           |
| PC ← ALUout                                  | S9     | 940 ps            |
| ALUout ← OldPC + 4                           | 39     | 9216 ps           |
| if ( A – B = 0 ) then PC $\leftarrow$ ALUout | S10    | 9790 ps           |
|                                              | máx.   | 9790 ps           |

$$area = 65626 \ \mu m^2$$
 $t_{clk} = 9.8 \ ns$ 
 $f_{clk} = \frac{1}{t_{clk}} = \frac{1}{9.8 \cdot 10^{-9} \text{s}} = 102 \ \text{MHz}$ 

$$t_{ejec} = 16 \times 9.8 \ ns = 156.8 \ ns$$

# Comparativa

#### RISC-V reducido: monociclo vs. multiciclo



#### Procesador monociclo:

- Todas las instrucciones tardan un ciclo en ejecutarse.
- Tiene un tiempo de ciclo largo limitado por la instrucción más lenta.
- Todos los recursos están dedicados a hacer una única operación.
- Requiere memoria de datos e instrucciones separada.

#### Procesador multiciclo:

- Todas las instrucciones tardan más de un ciclo en ejecutarse.
  - Las instrucciones simples tardan menos ciclos en ejecutarse que las complejas.
- o Tiene un tiempo de ciclo corto limitado por micro-operación más lenta.
- Los recursos pueden reutilizarse para hacer diferentes operaciones en distintos ciclos de reloj.
- Solo existe una única memoria común para datos e instrucciones.
- o Requiere usar registros auxiliares no arquitectónicos (es decir, invisibles al programador) para almacenar resultados parciales.

# Comparativa

#### RISC-V reducido: monociclo vs. multiciclo



$$65626 \ \mu m^2 = coste_{multiciclo} > coste_{monociclo} = 59181 \ \mu m^2$$

El procesador multiciclo tiene peor rendimiento que el monociclo

$$156.8 \ ns = t_{ejec-multiciclo} > t_{ejec-monociclo} = 110.4 \ ns$$



- Aparentemente el procesador multiciclo es peor diseño, sin embargo, no existen en el mercado procesadores monociclo.
  - o La razón de esta paradoja se debe a las simplificaciones que hemos asumido durante el proceso de diseño.



## Comparativa

#### RISC-V reducido: monociclo vs. multiciclo

- El procesador monociclo ha resultado más barato porque:
  - o No se ha tenido el cuenta el coste de la memoria.
    - Este procesador requiere 2 memorias y la versión multiciclo solo 1.
  - o La ALU es muy simple
    - Su reutilización no compensa el aumento de coste del mayor número de multiplexores y registros auxiliares necesarios.
- El procesador multiciclo ha resultado tener peor rendimiento porque:
  - Se ha asumido que el tiempo de acceso de la memoria y el tiempo de cómputo de la ALU son menores que el tiempo de ciclo.
    - Las memorias RAM externas y las ALU complejas son más lentas.
  - La carga computacional de los estados no está totalmente equilibrada.
    - No ha podido compensarse la sobrecarga del  $t_{CLK \to Q}$  en cada uno de los ciclos.
- Un procesador monociclo solo es mejor en arquitecturas simplificadas.
  - o Repertorios complejos, requieren añadir mayor número de elementos funcionales que no pueden reutilizarse y que alargan el camino crítico.

# Comparativa

#### RISC-V reducido: monociclo vs. multiciclo



mul rd, rs1, rs2 rd 
$$\leftarrow$$
 rs1  $\times$  rs2 tipo-R

- Añadimos a ambas rutas de datos un multiplicador combinacional de 32 bits, con un tiempo de cómputo 4 veces superior al de la ALU.
  - En el procesador monociclo, el tiempo de ciclo estaría determinado por la ejecución de la instrucción mul que es ahora la más lenta.



$$t_{clk-monociclo} = 44 \text{ ns} \quad (18928 \text{ ps} + 3 \times 8360 \text{ ps})$$
  
 $t_{ejec-moniciclo} = 4 \times 44 \text{ ns} = 176 \text{ ns}$ 

- o En el procesador multiciclo, el tiempo de ciclo podría dejarse inalterado a costa de que la instrucción mul tarde 7 ciclos en ejecutarse.
  - El número de ciclos requerido por las restantes instrucciones no cambiaría.

$$t_{clk-multiciclo} = 9.8 \text{ ns}$$
  
 $t_{ejec-multiciclo} = 16 \times 9.8 \text{ ns} = 156.8 \text{ ns}$ 



50

## Tiempo de ejecución de un programa

- Las métricas de rendimiento permiten comparar objetivamente las prestaciones de distintos computadores.
  - Desde el punto de vista del usuario, el tiempo de ejecución total de un programa es el más fiable.
  - Dado que depende de múltiples factores nos centraremos en tiempo de CPU.
- El tiempo de ejecución de N instrucciones de i tipos de un programa dado en una cierta CPU será:

$$t_{ejec} = t_{clk} \cdot \sum_{i} c_i \cdot n_i \equiv \sum_{i} c_i \cdot n_i / f_{clk}$$

- donde:
  - o  $n_i$  = número de instrucciones de tipo i ejecutadas.
  - $c_i$  = número de ciclos que tarda en ejecutarse cada instrucción de tipo i.
  - o  $t_{clk}$  = tiempo de ciclo (en segundos/ciclo).
  - o  $f_{clk}$  = frecuencia de reloj (en herzios = ciclos/segundo).
  - o  $N \equiv \sum_i n_i$  = número total de instrucciones ejecutadas.
  - o  $\sum_i c_i \cdot n_i$  = número de ciclos total que tarda en ejecutarse el programa.

51

## Tiempo de ejecución de un programa

- Para poder dar una expresión más compacta del tiempo de ejecución se introduce el concepto de Ciclos Promedio por Instrucción (CPI)
  - CPI es la suma ponderada del número de ciclos que tarda por separado cada tipo de instrucción.
  - El CPI es específico para cada programa y cada CPU.

$$CPI = \frac{\sum_{i} c_{i} \cdot n_{i}}{\sum_{i} n_{i}}$$

El tiempo de ejecución de N instrucciones de un programa dado en una cierta CPU será:

$$t_{ejec} = N \cdot CPI \cdot t_{clk} \equiv \frac{N \cdot CPI}{f_{clk}}$$

- donde:
  - o  $N \equiv \sum_i n_i$  = número total de instrucciones ejecutadas.
  - $\circ$   $N \cdot CPI$  = número de ciclos total que tarda en ejecutarse el programa.
  - o  $t_{clk}$  = tiempo de ciclo (en segundos/ciclo).
  - o  $f_{clk}$  = frecuencia de reloj (en herzios = ciclos/segundo).

FC-2

## Métricas de rendimiento

## Tiempo de ejecución de un programa

 Esta expresión es interesante porque permite localizar la contribución que tiene cada elemento del diseño en el rendimiento del computador.

Habilidad del programador Compilador Arquitectura del computador

Organización del computador Tecnología microelectrónica

$$t_{ejec} = N \cdot CPI \cdot t_{clk}$$

Arquitectura del computador Organización del computador

## MIPS y MFLOPS



- Las instrucciones de una familia arquitectónica pueden tener funcionalidades y duraciones muy diferentes a otra (RISC vs CISC) haciendo inútil la comparación.
- Millones de Instrucciones por Segundo (MIPS)

$$MIPS = \frac{N}{10^6 \cdot t_{ejec}} \equiv \frac{f_{clk}}{10^6 \cdot CPI}$$

- Millones de instrucciones en punto flotante por segundo (MFLOPS)
  - Se escogen estas por ser las instrucciones que más tardan en ejecutarse.
  - No sirve para comparar procesadores/programas con aritmética entera.

## Métricas de rendimiento

#### RISC-V reducido: monociclo vs. multiciclo



- o 25% de las instrucciones son de tipo 1w
- o 10% de las instrucciones son de tipo sw
- 11% de las instrucciones son de tipo beq
- o 2% de las instrucciones son de tipo jal
- 52% de las instrucciones son aritmético-lógicas
- CPI monociclo: todas las instrucciones tardan un ciclo (CPI = 1).

```
CPI = 1

t_{ejec} = 10^8 \cdot 1 \cdot 27.6 \, ns = 2.76 \, s

MIPS = 10^8/(10^6 \cdot 2.76 \, s) = 32.6 \, Minst/s
```

- CPI multiciclo: todas las instrucciones tardan más de un ciclo (CPI > 1).
  - w: 5 ciclos, sw: 4 ciclos, beq: 3 ciclos, jal: 4 ciclos, aritmético-lógicas: 4 ciclos

CPI = 
$$0.25 \cdot 5 + 0.10 \cdot 4 + 0.11 \cdot 3 + 0.02 \cdot 4 + 0.52 \cdot 4 = 4.14$$
  
 $t_{ejec}$  =  $10^8 \cdot 4.14 \cdot 9.8 \, ns = 4.06 \, s$   
MIPS =  $10^8/(10^6 \cdot 4.06 \, s) = 25 \, Minst/s$ 

## Benchmarking



- El resultado de cualquier métrica de rendimiento depende del programa que se ejecute
  - Para que la comparación sea justa el programa debe ser el mismo.
  - Pero un único programa puede no ser suficiente representativo.
- Un benchmark es una colección de programas que se usan para comparar computadores entre sí
  - Dhrystone, CoreMark: programas sintéticos de cálculo entero.
  - Whetstone: programas sintéticos de cálculo en punto flotante.
  - Linkpack: programas reales de cálculo científico.
  - SPEC: programas reales con versión entera y punto flotante.

#### **TOP500**

 El proyecto Top500 es un ranking de las 500 supercomputadoras con mayor rendimiento del mundo.

| #  | Computador  | País      | Fabricante | # cores | Procesador                      | Rpico<br>(Pflops*) | Potencia<br>(kW) |
|----|-------------|-----------|------------|---------|---------------------------------|--------------------|------------------|
| 1  | Frontier    | EEUU      | НР         | 8730112 | AMD Opt 3rd Gen EPYC 64C @ 2GHz | 1685.65            | 21100            |
| 2  | Fugaku      | Japón     | Fujitsu    | 7630848 | A64FX 48C @ 2.2GHz              | 537.21             | 29899            |
| 3  | LUMI        | Finlandia | НР         | 1110144 | AMD Opt 3rd Gen EPYC 64C @ 2GHz | 214.35             | 2942             |
| 4  | Summit      | EEUU      | IBM        | 2414592 | IBM POWER9 22C @ 3.07GHz        | 200.79             | 10096            |
| 5  | Sierra      | EEUU      | IBM        | 1572480 | IBM POWER9 22C @ 3.1GHz         | 125.71             | 7438             |
|    |             |           |            |         |                                 |                    |                  |
| 82 | MareNostrum | España    | Lenovo     | 153216  | Xeon Platinum 8160 24C @ 2.1GHz | 10.30              | 1632             |

fuente: Top 500 (June 2022), https://www.top500.org/

(\*) 1 Pflops =  $10^9$  Mflops

Mi portátil.

| # | Computador      | País | Fabricante | # cores | Procesador                    | Rpico<br>(Mflops) | Potencia<br>(kW) |
|---|-----------------|------|------------|---------|-------------------------------|-------------------|------------------|
| _ | Elite Dragonfly | EEUU | НР         | 4       | Intel Core i7-8565U @ 1.80GHz | 13.77             | _                |

fuente: PassMark Software Pty Ltd , https://www.cpubenchmark.net

FC-2





| Unidad | # nodos | Descripción                 |
|--------|---------|-----------------------------|
| CPU    | 1       | Nodo de 48+2 procesadores   |
| CMU    | 2       | CPU Memory Unit: 2 CPUs     |
| ВоВ    | 16      | Bunch of Blades: 8 CMUs     |
| Shelf  | 48      | 3 BoBs                      |
| Rack   | 192/384 | 4/8 Shelfs                  |
| Fugaku | 158976  | 396 + 36 Racks (8/4 Shelfs) |

FC-2

fuentes: Jack Dongarra, Report on the Fujitsu Fugaku System, Tech Report No. ICL-UT-20-06 (2020) Riken Center for Computational Science, https://www.r-ccs.riken.jp/en/

# Aspectos tecnológicos

## Cálculo del coste y tiempo de ciclo



- Para calcular el coste del procesador es la suma del coste de cada uno de los módulos que lo componen.
  - o El coste de cada módulo se calcula sumando el coste de sus celdas.
- El tiempo de ciclo del procesador es el máximo de los caminos críticos de las transferencias entre registros que realiza el procesador.
  - o El camino crítico de una transferencia entre registros es el camino de datos de mayor retardo de todos los implicados en dicha transferencia.
  - En el procesador multiciclo, en cada ciclo se realizan entre 1 y 3 transferencias entre registros, la ejecución de una instrucción implica la realización en total de entre 7 y 9 transferencias entre registros.
- Para todos los cálculos se utilizará la misma biblioteca de celdas (CMOS 90nm) usada en FC-1



## Cálculo del coste y tiempo de ciclo







área: 3052 μm<sup>2</sup> retardo: 8360 ps

área:  $32 \times 11.05 = 354 \mu m^2$  retardo: 223 ps





área:  $32 \times 23.04 = 737 \mu m^2$ 

retardo: 250 ps



área: 202 μm² retardo: 460 ps

DEC

área: 56 μm²

retardo: 490 ps



**área:** 15 μm²

retardo: 351 ps



área: 21 μm²

retardo: 451 ps

lógica trans.

área: 107 μm² retardo: 486 ps



área: 64 μm²

retardo: 199 ps

FC-2





## Cálculo del coste y tiempo de ciclo









área:  $32 \times 11.05 + 32 \times 32.26 = 1386 \mu m^2$ 

retardo CLK→Q: 167 ps

**setup:** 1×223 = **223 ps** (debido a MUX de carga)

área:  $32 \times 24.88 = 796 \mu m^2$ retardo CLK→Q: 167 ps

setup: 0 ps



área: 51405 μm<sup>2</sup> retardo lectura: 723 ps setup escritura: 705 ps (debido al DEC de dirección)



Comportamiento idealizado: retardo comparable al de la ALU (para que pueda leerse en un ciclo de reloj)

**FSM** principal área: 525 μm²

retardo CLK→Q: 366 ps

setup: 486 ps (debido a la lógica trans.)

FC-2

# Aspectos tecnológicos

Cálculo del coste (CMOS 90nm)



Estado SO (búsqueda de instrucción): camino crítico



Estado SO (incremento del PC): camino crítico



Estado SO (salvado del PC): camino crítico



Estado S1 (búsqueda de operandos): camino crítico



# Aspectos tecnológicos

Estado S1 (búsqueda de operandos): camino crítico



Aspectos tecnológicos

Estado S1 (cálculo de la dirección de salto): camino crítico



# Aspectos tecnológicos

Estado S2 / S6 / S8 (cálculo en ALU): camino crítico



Estado S3 (lectura de memoria): camino crítico



Aspectos tecnológicos

Estado S4 (escritura en el BR): camino crítico



Estado S5 (escritura en memoria): camino crítico



# Aspectos tecnológicos

Estado S7 (escritura en el BR): camino crítico



74

# Aspectos tecnológicos

Estado S9 (actualización del PC): camino crítico



# Aspectos tecnológicos

Estado S9 (cálculo dir. retorno): camino crítico



76

# Aspectos tecnológicos

Estado S10: camino crítico



## Acerca de Creative Commons





- Ofrece algunos derechos a terceras personas bajo ciertas condiciones. Este documento tiene establecidas las siguientes:
  - Reconocimiento (Attribution):
    En cualquier explotación de la obra autorizada por la licencia hará falta reconocer la autoría.
  - No comercial (*Non commercial*):

    La explotación de la obra queda limitada a usos no comerciales.
  - Compartir igual (Share alike):

    La explotación autorizada incluye la creación de obras derivadas siempre que mantengan la misma licencia al ser divulgadas.

Más información: https://creativecommons.org/licenses/by-nc-sa/4.0/