# 浙江大学实验报告 Lab6

专业:计算机科学与技术 姓名:仇国智 学号:3220102181 日期:2024/6/11 课程名称:计算机组成与设计 实验名称:缓存设计 指导老师:刘海风 成绩:

# 操作方法与实验步骤

### 源文件编写

我的cache设计分为两部分,cache模块用于控制状态机,即空闲,读写,替换cache,写回内存之间的转换,cache\_memory模块用于控制内存单元的读写的实现.

### cache memory模块

模块代码如下

```
`include "lab6.vh"
    module cache memory (
 3
        input clk,
4
        input rst,
        input [`ADDR WIDTH-1:0] addr,
 5
        input [`WORD WIDTH-1:0] write data,
7
        input [`MEMORY_BLOCK_SIZE-1:0] mem_data,
8
        input [`CACHE_MEMORY_MODE_WIDTH-1:0] mode,
        output reg [`WORD WIDTH-1:0] data,
10
        output reg [`ADDR WIDTH-1:0] addr replace,
        output reg [`MEMORY BLOCK SIZE-1:0] mem data replace,
11
12
        output reg dirty,
        output reg miss
13
14
      reg [`ENTRY WIDTH-1:0] cache data[`GROUP SIZE-1:0][`WAY SIZE-1:0];
15
1.6
      wire [`OFFSET_WIDTH-1:0] offset = addr[`OFFSET_WIDTH-1:0];
17
      wire [`INDEX_WIDTH-1:0] index = addr[`INDEX_WIDTH+`OFFSET_WIDTH-1:`OFFSET_WIDTH];
      wire [`TAG_WIDTH-1:0] tag = addr[`ADDR_WIDTH-1:`INDEX_WIDTH+`OFFSET_WIDTH];
18
19
      wire [`TAG WIDTH-1:0]tag0 = cache data[index][0][`TAG WIDTH-1:0];
      wire [`TAG_WIDTH-1:0]tag1 = cache_data[index][1][`TAG_WIDTH-1:0];
20
21
      wire [`WORD_WIDTH-1:0] data0;
22
      wire [`WORD_WIDTH-1:0] data1;
      assign data0 = (offset==`OFFSET_WIDTH'b0)?cache_data[index][0]
    ['TAG WIDTH+'LABEL WIDTH+'WORD WIDTH*1-1:'TAG WIDTH+'LABEL WIDTH]:
24
                      (offset==`OFFSET_WIDTH'b1)?cache_data[index][0]
    [`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH*2-1:`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH]:
                       (offset==`OFFSET_WIDTH'b10)?cache_data[index][0]
    ['TAG WIDTH+'LABEL WIDTH+'WORD WIDTH*3-1:'TAG WIDTH+'LABEL WIDTH+'WORD WIDTH*2]:
                      cache data[index][0][`TAG WIDTH+`LABEL WIDTH+`WORD WIDTH*4-
26
    1: TAG_WIDTH+LABEL_WIDTH+WORD_WIDTH*3];
27
      assign data1 = (offset==`OFFSET_WIDTH'b0)?cache_data[index][1]
    [`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH*1-1:`TAG_WIDTH+`LABEL_WIDTH]:
```

```
28
                        (offset==`OFFSET_WIDTH'b1)?cache_data[index][1]
    [`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH*2-1:`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH]:
29
                        (offset==`OFFSET_WIDTH'b10)?cache_data[index][1]
    ['TAG WIDTH+'LABEL WIDTH+'WORD WIDTH*3-1:'TAG WIDTH+'LABEL WIDTH+'WORD WIDTH*2]:
                       cache_data[index][1][`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH*4-
30
    1: TAG_WIDTH+LABEL_WIDTH+WORD_WIDTH*3];
31
      wire dirty0 = cache_data[index][0][`D_BIT];
       wire dirty1 = cache_data[index][1][`D_BIT];
32
33
      wire valid0 = cache_data[index][0][`V_BIT];
34
      wire valid1 = cache_data[index][1][`V_BIT];
35
       wire lru0 = cache_data[index][0][`U_BIT];
36
       wire lru1 = cache_data[index][1][`U_BIT];
37
       wire replace=lru0?1:0;
38
       integer i, j;
39
       always @(posedge clk or posedge rst) begin
40
         if (rst) begin
41
           data <= 0;
           dirty <= 0;
42
43
           miss <= 0;
44
           addr_replace <= 0;
45
           mem_data_replace <= 0;</pre>
           for (i = 0; i < GROUP_SIZE; i = i + 1) begin
46
47
             for (j = 0; j < `WAY_SIZE; j = j + 1) begin
               cache_data[i][j] <= `ENTRY_WIDTH'b0;</pre>
48
49
             end
50
           end
51
         end else begin
52
           case (mode)
             `CACHE MEMORY IDLE: begin
53
54
               data <= 0;
               miss <= 0;
55
56
             end
57
             `CACHE MEMORY READ: begin
58
               if (tag0 == tag && valid0) begin
59
                 data <= data0;</pre>
                 miss <= 0;
60
61
                 cache data[index][0][`U BIT] <= 1;</pre>
                 cache data[index][1][`U BIT] <= 0;</pre>
62
               end else if (tag1 == tag && valid1) begin
63
64
                 data <= data1;</pre>
                 miss <= 0;
65
                 cache_data[index][0][`U_BIT] <= 0;</pre>
66
67
                 cache_data[index][1][`U_BIT] <= 1;</pre>
68
               end else begin
69
                 data <= 0;
70
                 miss <= 1;
71
               end
72
             `CACHE_MEMORY_WRITE: begin
73
               if (tag0 == tag && valid0) begin
74
75
                 case(offset)
76
                   0: cache_data[index][0][`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH*1-
    1: TAG_WIDTH+LABEL_WIDTH <= write_data;
77
                   1: cache_data[index][0][`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH*2-
    1: TAG_WIDTH+ LABEL_WIDTH+ WORD_WIDTH] <= write_data;
                   2: cache data[index][0][`TAG WIDTH+`LABEL WIDTH+`WORD WIDTH*3-
78
    1: TAG_WIDTH+ LABEL_WIDTH+ WORD_WIDTH*2] <= write_data;
```

```
79
                     3: cache_data[index][0][`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH*4-
     1: TAG WIDTH+ LABEL WIDTH+ WORD WIDTH*3 | <= write data;
 80
                     endcase
                  cache_data[index][0][`D_BIT] <= 1;</pre>
 81
                  cache_data[index][0][`U_BIT] <= 1;</pre>
 82
 83
                  cache_data[index][1][`U_BIT] <= 0;</pre>
 84
                  miss <= 0;
                end else if (tag1 == tag && valid1) begin
 85
 86
                  case(offset)
 87
                     0: cache_data[index][1][`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH*1-
     1: TAG WIDTH+ LABEL WIDTH <= write data;
 88
                     1: cache_data[index][1][`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH*2-
     1: TAG WIDTH+ LABEL WIDTH+ WORD WIDTH \ <= write data;
                     2: cache_data[index][1][`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH*3-
 89
     1: TAG WIDTH+ LABEL WIDTH+ WORD WIDTH*2 | <= write data;
 90
                     3: cache_data[index][1][`TAG_WIDTH+`LABEL_WIDTH+`WORD_WIDTH*4-
     1: TAG_WIDTH+LABEL_WIDTH+WORD_WIDTH*3 <= write_data;
 91
                     endcase
 92
                  cache_data[index][1][`D_BIT] <= 1;</pre>
 93
                  cache data[index][1][`U BIT] <= 1;</pre>
 94
                  cache_data[index][0][`U_BIT] <= 0;</pre>
 95
                  miss <= 0;
                end else begin
 96
 97
                  miss <= 1;
 98
                  end
 99
              end
              `CACHE_MEMORY_LOAD: begin
100
101
                cache data[index][replace][`TAG WIDTH-1:0] <= tag;</pre>
                cache data[index][replace][`D BIT] <= 0;</pre>
102
103
                cache_data[index][replace][`V_BIT] <= 1;</pre>
                cache_data[index][replace][`U_BIT] <= 0;</pre>
104
                cache_data[index][replace][\ENTRY_WIDTH-1:\TAG_WIDTH+\LABEL_WIDTH] <= mem_data;</pre>
105
                addr replace <= {cache data[index][replace][`TAG WIDTH-1:0], index, 2'b00};</pre>
106
107
                mem_data_replace <= cache_data[index][replace][`ENTRY_WIDTH-</pre>
     1: TAG_WIDTH+ LABEL_WIDTH];
108
                dirty <= cache_data[index][replace][`D_BIT];</pre>
109
              end
            endcase
110
111
          end
112
        end
     endmodule
113
```

cache\_memory模块主要用于实现一个两路组相联的高速缓存,包含了对数据读取,写入以及加载操作的处理.模块包括以下几个部分:

### ■ 输入和输出信号

- 输入信号
  - clk: 时钟信号,用于同步操作.
  - rst: 复位信号,高电平时重置缓存.
  - addr: 地址信号,表示需要访问的内存地址.
  - write data: 写入数据信号,当执行写操作时的数据.
  - mem data: 从主存加载的内存块数据.
  - mode: 模式信号,指示当前的缓存操作模式(空闲,读取,写入,加载等).
- 輸出信号

- data: 输出数据,当读取操作时的数据输出.
- addr\_replace: 替换地址,用于指示需要替换的缓存块的地址.
- mem data replace: 替换的内存数据,用于指示需要替换的内存块数据.
- dirty: 脏位标志,指示缓存块是否需要写回主存.
- miss:未命中标志,指示当前操作是否命中缓存.

#### ■ 内部结构

#### ■ 缓存数据存储

cache data是一个二维寄存器数组,用于存储缓存数据.每个缓存条目包含标签,有效位,LRU位,脏位和实际数据.

### ■ 地址分解

- offset: 从地址中提取的偏移量,用于定位数据块中的具体位置.
- index: 从地址中提取的索引,用于选择缓存组.
- tag: 从地址中提取的标签,用于验证缓存命中.

#### ■ 缓存条目属性

- tag0和tag1:缓存组中两个缓存路的标签.
- data0和data1:根据偏移量提取的两个缓存路的实际数据.
- dirty0和dirty1: 脏位,指示缓存条目是否被修改.
- valid0和valid1:有效位,指示缓存条目是否有效.
- 1ru0和1ru1: 最近最少使用位,用于替换策略.

### ■ 操作模式

■ 复位

当rst信号为高时,所有缓存条目和输出信号复位.

■ 空闲模式

在CACHE\_MEMORY\_IDLE模式下,缓存处于空闲状态,不执行任何操作,输出信号清零.

■ 读取模式

在CACHE MEMORY READ模式下,模块根据地址中的标签和索引查找缓存条目:

- 如果缓存命中(标签匹配且有效位为高),输出数据,更新LRU位.
- 如果未命中,设置miss信号为高.

#### ■ 写入模式

在CACHE\_MEMORY\_WRITE模式下,模块根据地址中的标签和索引查找缓存条目:

- 如果缓存命中(标签匹配且有效位为高),将数据写入缓存,设置脏位,更新LRU位.
- 如果未命中,设置miss信号为高.

### ■ 加载模式

在CACHE\_MEMORY\_LOAD模式下,模块将从主存加载的数据写入缓存:

- 选择需要替换的缓存路(根据LRU位).
- 更新缓存条目的标签,有效位和数据.
- 设置替换地址和替换数据信号,以便进行写回操作.

### ■ 工作流程

- 1. 初始化和复位
  - 当复位信号rst为高时,所有缓存条目清零,所有输出信号清零.

### 2. 读取操作

■ 检查缓存是否命中(标签匹配且有效).

- 如果命中,输出对应的数据,并更新LRU位.
- 如果未命中,设置miss信号为高.
- 3. 写入操作
  - 检查缓存是否命中(标签匹配且有效).
  - 如果命中,根据偏移量写入数据,设置脏位,并更新LRU位.
  - 如果未命中,设置miss信号为高.
- 4. 加载操作
  - 选择需要替换的缓存路(根据LRU位).
  - 将从主存加载的数据写入缓存条目,更新标签,有效位和数据.
  - 设置替换地址和替换数据信号,用于写回主存.

这个模块通过以上步骤,实现了一个基本的两路组相联缓存的读写控制和替换策略.

### cache模块

### 模块代码如下

```
`include "lab6.vh"
1
 2
    module cache (
 3
        input clk,
 4
        input rst,
 5
        input [`ADDR_WIDTH-1:0] addr,
 6
        input [`WORD WIDTH-1:0] write data,
 7
        input [`MEMORY_BLOCK_SIZE-1:0] mem_data,
        input [`REQUIRE_MODE_WIDTH-1:0] require_mode,
 8
9
        input memory_ready,
10
        output reg MemRW_read,
        output reg MemRW write,
11
12
        output reg ready,
13
        output reg [`MEMORY_BLOCK_SIZE-1:0] mem_data_out,
14
        output reg [`ADDR WIDTH-1:0] mem addr out,
15
        output reg [`WORD_WIDTH-1:0] data
16
17
        // output wire miss,
18
        // output wire [`REQUIRE_MODE_WIDTH-1:0] mode_inner
19
      reg [`CACHE_STATE_WIDTH-1:0] state;
20
21
      reg change;
22
      wire [`WORD WIDTH-1:0] data inner;
23
24
      wire [`ADDR_WIDTH-1:0] addr_replace;
      wire [`MEMORY_BLOCK_SIZE-1:0] mem_data_replace;
25
      wire dirty;
26
27
      wire miss;
28
     wire [`CACHE_MEMORY_MODE_WIDTH-1:0] mode_inner;
29
30
31
      assign mode inner =
                            state==`CACHE_STATE_IDLE ? `CACHE_MEMORY_IDLE :
                             state==`CACHE_STATE_RW&&require_mode==`REQUIRE_MODE_READ ?
32
    `CACHE_MEMORY_READ :
33
                             state==`CACHE_STATE_RW&&require_mode==`REQUIRE_MODE_WRITE ?
    `CACHE_MEMORY_WRITE :
                             state==`CACHE_STATE_ALLOCATE&&memory_ready ? `CACHE_MEMORY_LOAD:
34
35
                             `CACHE_MEMORY_IDLE;
```

```
36
       cache_memory U1 (
37
            .clk(clk),
38
            .rst(rst),
39
            .addr(addr),
            .write_data(write_data),
40
41
            .mem_data(mem_data),
42
            .mode(mode_inner),
43
            .data(data_inner),
            .addr_replace(addr_replace),
44
45
            .mem_data_replace(mem_data_replace),
46
            .dirty(dirty),
47
            .miss(miss)
48
       );
49
       always @(posedge clk or posedge rst) begin
50
         if (rst) begin
51
            state <= `CACHE_STATE_IDLE;</pre>
52
            change <= 1;</pre>
53
           MemRW_read <= 0;</pre>
54
           MemRW_write <= 0;</pre>
55
           ready <= 0;
56
           mem_data_out <= 0;</pre>
57
           mem_addr_out <= 0;</pre>
58
           data <= 0;
59
         end else begin
60
            case (state)
              `CACHE_STATE_IDLE: begin
61
62
                if (require_mode == `REQUIRE_MODE_READ || require_mode == `REQUIRE_MODE_WRITE)
     begin
63
                  state <= `CACHE_STATE_RW;</pre>
64
                  change <= 0;
                  ready <= 0;
65
66
                end
67
              end
              `CACHE_STATE_RW: begin
68
69
                if (change) begin
70
                  if (miss) begin
71
                     state <= `CACHE STATE ALLOCATE;</pre>
72
                     MemRW read <= 1;</pre>
73
                     mem_addr_out <= addr;</pre>
74
                     change <= 0;
75
                  end else begin
76
                     state <= `CACHE_STATE_IDLE;</pre>
77
                     data <= data_inner;</pre>
                     ready <= 1;
78
79
                     change <= 1;</pre>
80
                  end
81
                end else begin
82
                  change <= 1;</pre>
                end
83
84
              end
              `CACHE STATE ALLOCATE: begin
85
86
                if (change) begin
87
                  if (dirty) begin
88
                     state <= `CACHE_STATE_WB;</pre>
89
                     MemRW_write <= 1;</pre>
90
                     MemRW read <= 0;</pre>
                     mem_addr_out <= addr_replace;</pre>
91
92
                     mem_data_out <= mem_data_replace;</pre>
```

```
93
                    end else begin
 94
                      state <= `CACHE STATE RW;</pre>
 95
                      MemRW_read <= 0;</pre>
                    end
 96
 97
                    change <= 0;
 98
                  end else begin
 99
                    if (memory_ready) begin
                      change <= 1;</pre>
100
101
                    end
102
                  end
103
104
                `CACHE_STATE_WB: begin
                  if (change) begin
105
106
                    state <= `CACHE STATE RW;</pre>
107
                    MemRW write <= 0;</pre>
108
                    change <= 0;
                  end else begin
109
110
                    if (memory ready) begin
111
                      change <= 1;</pre>
112
                    end
113
                  end
114
               end
115
             endcase
116
           end
117
        end
118
      endmodule
```

cache模块实现了缓存控制器,用于管理缓存和主存之间的数据交互,并维护缓存状态机的转换.该模块的输入信号包括时钟信号clk、复位信号rst、表示访问内存地址的addr、用于写操作的数据write\_data、从主存加载的内存块数据mem\_data、指示当前操作是读取还是写入的请求模式require\_mode以及指示主存数据是否准备好的memory\_ready.输出信号则包括内存读使能信号MemRW\_read、内存写使能信号MemRW\_write、表示缓存操作完成的ready信号、用于写回操作的数据mem\_data\_out、用于读写操作的地址mem\_addr\_out以及用于读操作返回的数据data.

模块内部包含若干寄存器和信号.state寄存器表示缓存状态机的当前状态,change寄存器作为状态变化标志以控制状态机转换.内部信号还包括从cache\_memory模块中读取的数据data\_inner、需要替换的缓存地址addr\_replace、需要替换的内存数据mem\_data\_replace、指示缓存块是否需要写回主存的脏位标志dirty、指示缓存操作是否未命中的未命中标志miss以及缓存内存模块的操作模式mode\_inner.

在模块内部,cache\_memory模块被实例化,并通过转换当前状态和请求模式为cache\_memory模块的操作模式mode\_inner来进行操作.实例化的cache\_memory模块连接了相关信号,用于实际的缓存数据管理.

### 状态机的实现包括以下几个状态:

- 1. CACHE\_STATE\_IDLE状态: 当请求模式为读取或写入时,状态机会转换到CACHE\_STATE\_RW状态,准备进行读写操作.
- 2. CACHE\_STATE\_RW状态: 在此状态下,如果缓存命中,直接返回数据并转换到CACHE\_STATE\_IDLE状态,同时设置ready信号.如果缓存未命中,状态机会转换到CACHE\_STATE\_ALLOCATE状态,准备从主存加载数据.
- 3. CACHE\_STATE\_ALLOCATE状态:如果当前缓存块是脏的,需要写回主存,状态机会转换到CACHE\_STATE\_WB状态,并开始写回操作.如果缓存块不是脏的,则直接从主存加载数据,并转换到CACHE\_STATE\_RW状态.
- 4. CACHE\_STATE\_WB状态:在写回操作完成后,状态机会转换到CACHE\_STATE\_RW状态,继续进行读写操作.

通过复位信号rst,所有状态和输出信号将被复位.在空闲状态CACHE\_STATE\_IDLE,模块等待读写请求.当接收到读写请求时,状态机会进入读写状态CACHE\_STATE\_RW.在读写状态中,模块会判断缓存是否命中.如果命中,直接返回数据;如果未命中,进入分配状态CACHE\_STATE\_ALLOCATE,从主存加载数据.在分配状态中,如果当前缓存块是脏的,则需要写回主存,进入写回状态CACHE\_STATE\_WB.如果缓存块不是脏的,则直接从主存加载数据.完成写回操作后,继续进行读写操作.

### 头文件

下面是模块中用的宏定义

```
1 // require mode
    `define REQUIRE_MODE_WIDTH 2
    `define REQUIRE_MODE_IDLE `REQUIRE_MODE_WIDTH'b00
    `define REQUIRE_MODE_READ `REQUIRE_MODE_WIDTH'b01
    `define REQUIRE_MODE_WRITE `REQUIRE_MODE_WIDTH'b10
 6
7
    // cache state
    `define CACHE STATE WIDTH 2
    `define CACHE_STATE_IDLE `CACHE_STATE_WIDTH'b00
9
    `define CACHE_STATE_RW `CACHE_STATE_WIDTH'b01
10
    `define CACHE_STATE_ALLOCATE `CACHE_STATE_WIDTH'b10
11
    `define CACHE_STATE_WB `CACHE_STATE_WIDTH'b11
12
13
14
    // cache memory mode
15
    define CACHE_MEMORY_MODE_WIDTH 2
16
    `define CACHE_MEMORY_IDLE `CACHE_MEMORY_MODE_WIDTH'b00
    `define CACHE MEMORY READ `CACHE MEMORY MODE WIDTH'b01
17
    `define CACHE_MEMORY_WRITE `CACHE_MEMORY_MODE_WIDTH'b10
18
    `define CACHE_MEMORY_LOAD `CACHE_MEMORY_MODE_WIDTH'b11
19
20
21
    // cache parameters
    `define WAY_SIZE 2
22
23
    `define ADDR_WIDTH 32
    `define WORD WIDTH 32
24
    `define TAG WIDTH 23
25
    `define OFFSET WIDTH 2
    `define INDEX_WIDTH `WORD_WIDTH-`TAG_WIDTH-`OFFSET_WIDTH
27
    `define MEMORY_BLOCK_SIZE `WORD_WIDTH*(1<<`OFFSET_WIDTH)
28
29
    `define GROUP_SIZE 1<<`INDEX_WIDTH
30
    `define V_BIT `TAG_WIDTH
31
32
    `define D_BIT `TAG_WIDTH+1
    `define U_BIT `TAG_WIDTH+2
33
34
    `define LABEL WIDTH 3
    `define ENTRY WIDTH `MEMORY BLOCK SIZE+`TAG WIDTH+`LABEL WIDTH
```

### 仿真

### 仿真激励代码

编写仿真激励代码如下

```
1    `timescale 1ns / 1ps
2    `include "../../sources_1/new/lab6.vh"
3    module cache_tb ();
4    reg clk;
5    reg rst;
6    reg [31:0] cpu_addr;
```

```
7
      reg [31:0] write_data;
 8
      reg [127:0] mem_data;
9
      reg [1:0] MemRW;
10
      reg memory_ready;
      wire MemRW_read;
11
12
      wire MemRW_write;
13
      wire ready;
      wire [127:0] mem_data_out;
14
15
      wire [31:0] mem_addr_out;
16
      wire [31:0] data;
17
      wire miss;
      wire [`REQUIRE_MODE_WIDTH-1:0] mode_inner;
18
19
20
      // MemRW 0 idle
21
      // MemRW 1 read
22
      // MemRW 2 write
23
      initial begin
24
        clk
              = 1;
25
        rst
              = 1;
26
        MemRW = 0;
27
        #100;
28
        rst = 0;
29
        memory_ready = 1;
30
        // Read Miss
        cpu_addr = 32'h10000000;
31
32
        MemRW = 1;
33
        mem_data = 128'h11111111222222233333333444444444;
34
      end
35
      integer i = 0;
      always @(posedge ready) begin
36
37
         case (i)
38
          0: begin
39
            // Read Miss
             cpu_addr = 32'h20000000;
40
41
            mem_data = 128'h555555556666666677777777888888888;
42
            //#100;
43
             i = i + 1;
44
          end
45
          1: begin
46
            // Read Hit
47
            cpu_addr = 32'h10000002;
48
             //#100;
            i = i + 1;
49
50
          end
51
          2: begin
52
            cpu_addr = 32'h20000001;
53
             //#100;
            i = i + 1;
54
55
          end
           3: begin
56
57
            // Write Hit
            MemRW = 2;
58
            cpu_addr = 32'h10000001; // 写第一个字
59
60
            write_data = 32'hAAAAAAAA;
             //#100;
61
62
             i = i + 1;
63
           end
          4: begin
64
```

```
65
              cpu addr = 32'h20000002; // 写第二个字
 66
              write data = 32'hBBBBBBBB;
 67
              //#100;
 68
              i = i + 1;
 69
            end
 70
            5: begin
 71
              // Read Hit 检验刚刚写的内容是否被写进去了
 72
              MemRW = 1;
 73
              cpu_addr = 32'h10000001;
 74
              //#100;
 75
              i = i + 1;
 76
            end
 77
            6: begin
              cpu_addr = 32'h20000002;
 78
 79
              //#100;
 80
              i = i + 1;
 81
            end
 82
            7: begin
              // Write miss, write back and allocate
 83
 84
              MemRW = 2;
 85
              cpu_addr = 32'h30000000; // 需要驱赶一个块
              write_data = 32'hFFFF0000;
 86
 87
              mem data = 128'hCCCCCCCDDDDDDDDEEEEEEEFFFFFFF;
 88
              //#100;
              i = i + 1;
 89
 90
            end
 91
            8: begin
 92
              MemRW = 1;
 93
              cpu_addr = 32'h30000000;
 94
              //#100;
 95
              i = i + 1;
 96
            end
 97
            9: begin
              cpu_addr = 32'h30000001;
 98
 99
              //#100;
100
              i = i + 1;
101
            end
102
          endcase
103
        end
104
        always #5 clk = \sim clk;
105
106
        cache U1 (
107
108
            .clk(clk),
109
            .rst(rst),
110
            .addr(cpu_addr),
111
            .write_data(write_data),
112
            .mem_data(mem_data),
113
            .require_mode(MemRW),
114
            .memory_ready(memory_ready),
115
            .MemRW read(MemRW read),
            .MemRW_write(MemRW_write),
116
117
            .ready(ready),
118
            .mem_data_out(mem_data_out),
119
            .mem_addr_out(mem_addr_out),
120
            .data(data)
121
        );
122
     endmodule
```

### 仿真图像

#### 仿真图像如下



### 仿真分析

仿真结果符合预期.首先拉高rst位重置cache,然后降低rst进入测试点,每个测试点在cache输出ready后进入下一个测试点.以下是详细的测试点分析:

### 测试点0: 读取未命中(Read Miss)

在 时 刻 100ns,cpu\_addr 设 置 为 0x10000000,MemRW 设 置 为 1 表 示 读 取 操 作 ,mem\_data 设 置 为 0x1111111112222222233333333444444444.由于是第一次访问该地址,cache未命中(miss信号为高),于是发起内存读取操作(MemRW\_read为高),并将mem\_addr\_out设置为0x10000000.内存数据加载完成后,ready信号被拉高,表明读取操作完成,缓存被更新,data输出为0x444444444(对应0x10000000地址的数据).

#### 测试点1: 读取未命中(Read Miss)

cpu\_addr设置为0x20000000,mem\_data设置为0x55555556666666677777777888888888.由于这个地址也未被缓存,cache 再次未命中,发起内存读取操作.mem\_addr\_out更新为0x20000000,内存数据加载完成后,ready信号被拉高,缓存更 新,data输出为0x88888888(对应0x20000000地址的数据).

### 测试点2: 读取命中(Read Hit)

cpu\_addr设置为0x10000002.由于之前已经加载过地址0x10000000及其相邻地址,因此这次读取操作在缓存中命中.ready信号被拉高,数据从缓存中直接返回,data输出为0x22222222(对应0x10000002地址的数据).

### 测试点3: 读取命中(Read Hit)

cpu\_addr设置为0x20000001.由于之前已经加载过地址0x20000000及其相邻地址,因此这次读取操作在缓存中命中.ready信号被拉高,数据从缓存中直接返回,data输出为0x77777777(对应0x20000001地址的数据).

### 测试点4: 写入命中(Write Hit)

MemRW设置为2表示写入操作,cpu\_addr设置为0x10000001,write\_data设置为0xAAAAAAAA.由于地址0x10000001在缓存中命中,写入操作直接在缓存中完成.ready信号被拉高,表明写入操作完成,缓存数据被更新.

### 测试点5: 写入命中(Write Hit)

cpu\_addr设置为0x20000002,write\_data设置为0xBBBBBBB.这个地址在缓存中命中,写入操作直接在缓存中完成.ready信号被拉高.缓存数据更新.

#### 测试点6: 读取命中(Read Hit)测试写入

MemRW设置为1表示读取操作,cpu\_addr设置为0x10000001.读取操作命中缓存,检验之前写入的数据是否正确.ready信号被拉高,数据从缓存中直接返回,验证缓存写入正确性,data输出为0xAAAAAAAA,对应测试点4的写入.

### 测试点7: 读取命中(Read Hit)测试写入

cpu\_addr设置为0x20000002.读取操作命中缓存,检验之前写入的数据是否正确.ready信号被拉高,数据从缓存中直接返回.验证缓存写入正确性,data输出为0xBBBBBBB,对应测试点5的写入.

### 测试点8: 写入未命中(Write Miss)

MemRW 设置为2表示写入操作,cpu\_addr设置为0x30000000,write\_data设置为0xFFFF0000,mem\_data设置为0xCCCCCCCCDDDDDDDDEEEEEEEFFFFFFF.由于缓存需要替换一个块,cache发起写回操作(MemRW\_write为高),将脏块写回内存,mem\_addr\_out设置为替换的块地址(根据LRU原则为0x10000000),mem\_data\_out为脏块数据.写回完成后,新的数据块从内存加载到缓存.

### 测试点9: 读取命中(Read Hit)测试写入未命中的写入

MemRW设置为1表示读取操作,cpu\_addr设置为0x30000000.读取操作命中缓存,ready信号被拉高,数据从缓存中直接返回,data输出为0xFFFF0000(对应测试点8).

### 测试点10: 读取命中(Read Hit)测试写入未命中的读取

cpu\_addr设置为0x30000001.读取操作命中缓存,ready信号被拉高,数据从缓存中直接返回,data输出为0xEEEEEEEE(对应测试点8)

通过这些测试点,可以验证缓存控制器在处理读写操作、缓存命中与未命中、缓存替换和写回等方面都能正确工作.每个测试点的操作结果与预期相符,表明缓存控制器的设计是正确和有效的.

## 思考题

- 实验只设计实现数据缓存,若实现指令缓存,设计方法是否一样?指令缓存也会存在写回,写分派现象吗?指令缓存的内容如果需要修改,如何操作?
  - 实现方法:实现指令缓存的方法与数据缓存基本相似,主要区别在于数据缓存处理的数据来自于程序的数据访问 (读写),而指令缓存处理的是程序指令的存取(只读).指令缓存只需处理读取操作,而数据缓存则需处理读取和写入 操作.
  - 写回和写分派:指令缓存一般不会存在写回和写分派现象.因为指令缓存主要是用来存储程序的指令,CPU从指令缓存中读取指令并执行.指令的内容通常不会在运行时修改,因此不需要写回到内存,也不需要处理写分派.
  - 修改:可以通过刷新清空指令缓存的方式来修改指令缓存的内容.先通过某种方式(比如说通过数据缓存)更改内存中的指令内容,然后刷新指令缓存,使得CPU重新从内存中读取指令并更新指令缓存.
- 带缓存的流水线CPU如何实现,当发生缺失的情况时CPU应该如何应对?
  - 暂停流水线:当CPU在执行过程中发现需要的数据或指令不在缓存中,暂停流水线操作.具体方法可以是暂停相应的流水线阶段,防止指令进入执行阶段.
  - 发起内存访问:向内存发起内存读取请求,以获取缺失的数据或指令.
  - 数据或指令填充缓存:当主存响应请求并返回数据或指令后,将其填充到缓存中,以便后续访问能直接从缓存中获取.
  - 恢复流水线:数据或指令填充完成后,CPU恢复暂停的流水线操作,并继续执行被暂停的指令.