

# Universidade de Brasília

Faculdade de Tecnologia Laboratório de Sistemas Digitais

# Relatório 06

Carla de Araujo Clementino Ribeiro Mat:180030736

<u>Professor:</u> Guilherme de Sousa Torres

## 1 Objetivos

Implementar um flip-flop do tipo JK e um registrador deslocador bidirecional de 4 bits utilizando a estrutura process.

## 2 Questões Propostas

- 1. Usando a estrutura "process", implementar em VHDL e simular no ModelSim um flipflop JK gatilhado pela borda de subida.
- 2. Usando a estrutura "process", implementar em VHDL e simular no ModelSim um registrador de deslocamento bidirecional de 4 bits.

### 3 Desenvolvimento Teórico

### 3.1 Flip-Flop JK

Um flip-flop do tipo JK é um elemento de memória assíncrono, que armazena um único bit de informação. Ele possui duas entradas principais: J (Set) e K (Reset), além da entrada de clock (CLK) e uma possível entrada de reset (CLR).

A operação básica do flip-flop JK é determinada pela combinação das entradas J e K, juntamente com os flancos do sinal de clock. Aqui estão as principais características do flip-flop JK:

- 1. Set (J): Quando J é acionado (J=1), e K está em nível baixo (K=0), no momento em que ocorre uma transição de subida do clock (de 0 para 1), a saída Q é forçada a 1.
- 2. Reset (K): Quando K é acionado (K=1), e J está em nível baixo (J=0), no momento em que ocorre uma transição de subida do clock (de 0 para 1), a saída Q é forçada a 0.
- 3. Manutenção do Estado: Se tanto J quanto K estiverem em nível alto (J=K=1) ou ambos em nível baixo (J=K=0), a saída Q permanece no seu estado atual, independentemente do sinal de clock.
- 4. Toggle: Quando J e K estão ambos em nível alto (J=K=1), no flanco de subida do clock, a saída Q muda para o estado oposto do seu estado atual. Ou seja, se Q estava em 1, vai para 0 e vice-versa.
- 5. Entrada de Clock (CLK): O flip-flop JK é sensível ao flanco de subida ou descida do sinal de clock, dependendo da implementação específica.
- 6. Entrada de Reset (CLR): Algumas implementações de flip-flop JK incluem uma entrada de reset assíncrona (CLR), que, quando ativada, força a saída Q para um estado específico (normalmente 0).

#### 3.2 Registrador Deslocador Bidirecional

Um registrador deslocador bidirecional de 4 bits é um componente digital que pode armazenar e deslocar quatro bits de dados em duas direções: esquerda e direita. As principais características são:

- 1. Armazenamento Inicial: No início, o registrador deslocador contém quatro bits de dados que podem ser inseridos através de uma entrada de dados.
- 2. Controle de Direção: O registrador deslocador tem um sinal de controle que determina a direção do deslocamento. Por exemplo, um sinal de controle "1" pode significar deslocamento para a esquerda, enquanto um sinal "0" pode significar deslocamento para a direita.
- 3. Deslocamento: Quando o sinal de controle de direção é ativado, os bits no registrador são deslocados em direção à direção especificada. Por exemplo, se o deslocamento for para a esquerda, os bits se movem para a esquerda e um novo bit pode ser inserido no lado direito do registrador. Se o deslocamento for para a direita, os bits se movem para a direita e um novo bit pode ser inserido no lado esquerdo do registrador.
- 4. Entrada de Dados: Além do deslocamento, o registrador deslocador também pode ter uma entrada de dados que permite a inserção de um novo bit de dados. Este bit pode ser inserido no lado oposto do registrador, dependendo da direção do deslocamento.
- 5. Saída de Dados: O registrador deslocador também tem uma saída que fornece o bit de dados mais à direita (ou mais à esquerda, dependendo da direção do deslocamento). Esta saída pode ser usada para conectar o registrador a outros componentes do circuito.

Em resumo, um registrador deslocador bidirecional de 4 bits pode armazenar quatro bits de dados e deslocálos em duas direções, permitindo uma variedade de operações úteis em circuitos digitais, como deslocamento de bits, rotação de bits e implementação de operações lógicas.

## 4 Simulação

#### 4.1 Primeira Questão

Primeiramente, foi implementada a entidade do flip-flop tipo K de acordo com a tabela verdade conhecida:

```
Ln#
       library ieee;
 1
 2
       use ieee.std_logic_1164.all;
 3
     ₱ entity jk_flipflop is
 4
 5
         port(
 6
           J, K, CLK, CLR, PR: in std_logic;
 7
                     : out std_logic
           Q, Qbar
 8
 9
       end jk_flipflop;
10
     parchitecture behavior of jk_flipflop is
11
12
         signal temp_q: std_logic;
13
         signal aux: std_logic_vector(1 downto 0);
14
15
     ₽ begin
16
         aux <= J & K;
17
18
         process(CLK, CLR, PR)
19
         begin
           if PR = '1' then
20
21
                temp_q <= '1';
           elsif CLR = '1' then
22
23
                temp_q <= '0';
24
           elsif PR = '1' then
25
                temp_q <= '1';
26
           elsif rising_edge(CLK) then
27
             if aux = "00" then
28
               temp_q <= temp_q;
29
              elsif aux = "01" then
30
               temp_q <= '0';
              elsif aux = "10" then
31
               temp_q <= '1';
32
              elsif aux = "11" then
33
34
               temp_q <= not temp_q;
35
36
               temp_q <= temp_q;
37
              end if;
38
            end if;
39
         end process;
40
41
          Q \le temp_q;
42
          Qbar <= not temp_q;
43
       end behavior;
44
```

Figura 1: Flip-Flop JK. Fonte: Autor.

Por fim, foi criado um arquivo de teste para simular todas as possíveis entradas do circuito:

```
library IEEE;
 2
       use IEEE.STD_LOGIC_1164.ALL;
 3
 4
    ₱ entity test_bench is
 5
       end test_bench;
 6
 7
    parchitecture main of test_bench is
 8
 9
     component jk_flipflop is
10
               J, K, CLK, CLR, PR: in std_logic;
11
               Q, QBar
12
                             : out std_logic
13
14
       end component;
15
16
       signal u_j, u_k, u_clk, u_clr, u_pr, u_q, u_qbar: std_logic := '0';
17
18
19
         test_bench_ff_JK: jk_flipflop port map(
20
           CLK => u_clk,
21
22
           CLR => u_clr,
23
           J \Rightarrow u_j
           K => u_k,
24
           PR => u_pr,
25
26
           Q \Rightarrow u_q
27
           QBar => u_qbar
28
29
         u_clk <= not u_clk after 1 ns;
30
         u_clr <= not u_clr after 2 ns;
31
         u_j \le not u_j after 4 ns;
32
33
         u_k <= not u_k after 8 ns;
34
         u_pr <= not u_pr after 16 ns;
35
       end main;
```

Figura 2: Test Bench - Flip-Flop JK. Fonte: Autor.

Realizando a simulação e comparando com a tabela verdade fornecida obtemos os seguintes resultados:



Figura 3: Compilação - Flip-Flop JK. Fonte: Autor.

#### Legenda:

- Sinal u\_j: Entrada J;
- Sinal u\_k: Entrada K;
- Sinal u\_pr: Entrada PR;
- Sinal u\_clk: Sinal de clock;

- Sinal u\_clr: Sinal de clear;
- Sinal u\_q: Saída Q (destacado em branco);
- Sinal u\_qbar: Saída Q barrada;
- 1. Para PR = 1



Figura 4: Simulação - PR habilitado. Fonte: Autor.

### 2. Para CLR = 1



Figura 5: Simulação - CLR habilitado. Fonte: Autor.

#### 3. Todas as entradas desabilitadas



Figura 6: Simulação - Entradas desabilitadas. Fonte: Autor.

### 4. K habilitado



Figura 7: Simulação - K habilitado. Fonte: Autor.

#### 5. J habilitado



Figura 8: Simulação - J habilitado. Fonte: Autor.

#### 6. J e K habilitado



Figura 9: Simulação - J e K habilitado. Fonte: Autor.

#### 4.2 Segunda Questão

Primeiramente, foi implementada a entidade do registrador deslocador bidirecional de 4 bits:

```
1
       library IEEE;
 2
       use IEEE.STD_LOGIC_1164.ALL;
 3
       use IEEE.STD_LOGIC_ARITH.ALL;
 4
 5
    ☐ entity shift_register is
 6
           port(
               DIR, L, R, RST, LOAD, CLK: in std_logic;
 7
 8
               Q: out std_logic_vector(3 downto 0));
9
           end shift_register;
10
     □ architecture main of shift_register is
11
12
           signal temp_q : std_logic_vector(3 downto 0);
13
           process (CLK)
14
15
               begin
16
                   if rising_edge(CLK) then
17
                        if RST = '1' then temp_q <= "0000";
18
                        elsif LOAD = '1' then temp_q <= temp_q;</pre>
19
                        elsif DIR = '0' then temp_q <= temp_q(2) & temp_q(1) & temp_q(0) & L;
20
                        elsif DIR = '1' then temp_q \leftarrow L & temp_q(3) & temp_q(2) & temp_q(1);
21
                        end if;
22
                    else temp_q <= temp_q;</pre>
23
                    end if;
24
           end process;
           Q <= temp_q;
25
26
       end main;
```

Figura 10: Entidade - Registrador Deslocador. Fonte: Autor.

Em seguida, foi criado um arquivo de teste para simular todas as possíveis entradas do circuito:

```
library IEEE;
 1
       use IEEE.STD_LOGIC_1164.ALL;
 2
 3
 4
     ₱ entity test_bench is
 5
       end;
 6
 7
     parchitecture main of test_bench is
         component shift_register is
 8
 9
     þ
           port(
              DIR, L, R, RST, LOAD, CLK: in std_logic;
10
              Q: out std_logic_vector(3 downto 0)
11
12
13
         end component;
14
         signal u_dir : std_logic := '1';
         signal u_l, u_r, u_rst, u_load, u_clk: std_logic := '0';
15
16
         signal u_q : std_logic_vector(3 downto 0);
17
18
19
         tb_shift_register: shift_register port map(
20
           DIR => u_dir,
           L \Rightarrow u_l
21
22
           R \Rightarrow u_r
23
           RST => u_rst,
           LOAD => u_load,
24
25
           CLK \Rightarrow u_clk,
           Q => u_q
26
27
28
29
         u_clk <= not u_clk after 1 ns;
30
         u_l <= not u_l after 2 ns;
31
         u_r <= not u_r after 2 ns;
32
         u_dir <= not u_dir after 64 ns;
33
         u_load <= not u_load after 32 ns;
         u_rst <= not u_rst after 128 ns;
34
35
36
       end main;
```

Figura 11: Test Bench - Registrador Deslocador. Fonte: Autor.

Realizando a simulação e comparando com a tabela verdade fornecida obtemos os seguintes resultados:



Figura 12: Compilação - Registrador Deslocador. Fonte: Autor.

#### Legenda:

- Sinal u\_dir: Entrada DIR;
- Sinal u.l: Entrada L;

• Sinal u\_r: Entrada R;

• Sinal u\_rst: Sinal de RST;

• Sinal u\_clk: Sinal de CLK;

• Sinal u\_q: Saída Q

1. DIR = 1



Figura 13: Simulação - DIR habilitado. Fonte: Autor.

2. DIR = 0



Figura 14: Simulação - DIR desabilitado. Fonte: Autor.

3. LOAD = 1



Figura 15: Simulação - Load habilitado. Fonte: Autor.

## 5 Conclusão

A estrutura de processos do VHDL nos permitiu modelar o comportamento assíncrono e síncrono do flip-flop do tipo JK e do registrador deslocador bidirecional, incluindo a sensibilidade aos sinais de clock, reset e outras entradas relevantes. A simulação no ModelSim nos deu a oportunidade de verificar o funcionamento correto dos circuitos, observar as transições de estados e identificar possíveis erros ou problemas de projeto.