

# İSTANBUL TEKNİK ÜNİVERSİTESİ BİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ LOJİK DEVRELERİ LABORATUVARI DENEY RAPORU



DENEYİN ADI : BELLEKLE TASARIM

Seri Aritmetik Lojik Birim II (9.2)

RAPORU HAZIRLAYAN : BEYCAN KAHRAMAN GRUP NO : Ç3

Toplam 6( altı ) sayfadan oluşan bu raporu akademik dürüstlük kurallarının tümüne uygun davranarak hazırladım. Kısmen de olsa açıkça belirtilen alıntılar dışında alıntı yapmadım.

**IMZA** 

DENEY TARİHİ : **20.04.2005**RAPOR TESLİM TARİHİ : **27.04.2005** 

DENEYİ YAPTIRAN A. Çağatay Talay

ÖĞRETİM ELEMANI

Bu kısım raporun değerlendirmesi için kullanılacaktır.

# BELLEKLE TASARIM - Seri Aritmetik Lojik Birim II

**I. Amaç:** Bu deneydeki amacımız tasarımlarda kullanım kolaylığı sağlayan bellek ile tasarımın aşamalarını gerçekleyebilmek, bunu yanında bellek ile ardışıl ve kombinezonsal tasarımlar gerçekleyebilmektir.

# II. Yapılan İşlemler:

# 1. Deney II

Öncelikle doğruluk tablosunu hazırladığımız tasarımın aşağıdaki tabloda verilen her işlemi sağladığını bit bit kontrol ettik. Daha sonra da tasarımımızda kullandığımız 8 bitlik döndürmeli saklayıcıların yardımıyla 4 bit üzerinde işlem yapan devreyi gerçekledik.

000 >> işlemine karşılık gelen eldeli toplamayı örnek olarak gerçekledik.

**NOT**: Deneye başladığımızda çıkarma işlemini yanlış olarak hesapladığımızı anladık. Deneyde çıkarma işlemini aynen eldeli toplama yaparmış gibi gerçekledik. Bunun nedeni ise B'nin 2'ye tümleyenini almak, aslında B'nin kendisini bulmaktır.

| BELLEĞİN SEÇİLECEK OLAN ADRES BLOĞU VERİ |       |                |                |   |   |     |      |   |
|------------------------------------------|-------|----------------|----------------|---|---|-----|------|---|
| S <sub>2</sub>                           | $S_1$ | S <sub>0</sub> | İşlem          | A | В | Ein | Eout | I |
| 0                                        | 0     | 0              | Eldeli Toplama | 0 | 0 | 0   | 0    | 0 |
| 0                                        | 0     | 0              | Eldeli Toplama | 0 | 0 | 1   | 0    | 1 |
| 0                                        | 0     | 0              | Eldeli Toplama | 0 | 1 | 0   | 0    | 1 |
| 0                                        | 0     | 0              | Eldeli Toplama | 0 | 1 | 1   | 1    | 0 |
| 0                                        | 0     | 0              | Eldeli Toplama | 1 | 0 | 0   | 0    | 1 |
| 0                                        | 0     | 0              | Eldeli Toplama | 1 | 0 | 1   | 1    | 0 |
| 0                                        | 0     | 0              | Eldeli Toplama | 1 | 1 | 0   | 1    | 0 |
| 0                                        | 0     | 0              | Eldeli Toplama | 1 | 1 | 1   | 1    | 1 |
| 0                                        | 0     | 1              | Çıkarma        | 0 | 0 | 0   | 0    | 0 |
| 0                                        | 0     | 1              | Çıkarma        | 0 | 0 | 1   | 0    | 1 |
| 0                                        | 0     | 1              | Çıkarma        | 0 | 1 | 0   | 0    | 1 |
| 0                                        | 0     | 1              | Çıkarma        | 0 | 1 | 1   | 1    | 0 |
| 0                                        | 0     | 1              | Çıkarma        | 1 | 0 | 0   | 0    | 1 |
| 0                                        | 0     | 1              | Çıkarma        | 1 | 0 | 1   | 1    | 0 |
| 0                                        | 0     | 1              | Çıkarma        | 1 | 1 | 0   | 1    | 0 |
| 0                                        | 0     | 1              | Çıkarma        | 1 | 1 | 1   | 1    | 1 |
| 0                                        | 1     | 0              | Dar Veya       | 0 | 0 | 0   | Ein  | 0 |
| 0                                        | 1     | 0              | Dar Veya       | 0 | 0 | 1   | Ein  | 0 |
| 0                                        | 1     | 0              | Dar Veya       | 0 | 1 | 0   | Ein  | 1 |
| 0                                        | 1     | 0              | Dar Veya       | 0 | 1 | 1   | Ein  | 1 |
| 0                                        | 1     | 0              | Dar Veya       | 1 | 0 | 0   | Ein  | 1 |
| 0                                        | 1     | 0              | Dar Veya       | 1 | 0 | 1   | Ein  | 1 |
| 0                                        | 1     | 0              | Dar Veya       | 1 | 1 | 0   | Ein  | 0 |

| 0 | 1 | 0 | Dar Veya    | 1 | 1 | 1 | Ein | 0 |
|---|---|---|-------------|---|---|---|-----|---|
| 0 | 1 | 1 | Temizle     | 0 | 0 | 0 | Ein | 0 |
| 0 | 1 | 1 | Temizle     | 0 | 0 | 1 | Ein | 0 |
| 0 | 1 | 1 | Temizle     | 0 | 1 | 0 | Ein | 0 |
| 0 | 1 | 1 | Temizle     | 0 | 1 | 1 | Ein | 0 |
| 0 | 1 | 1 | Temizle     | 1 | 0 | 0 | Ein | 0 |
| 0 | 1 | 1 | Temizle     | 1 | 0 | 1 | Ein | 0 |
| 0 | 1 | 1 | Temizle     | 1 | 1 | 0 | Ein | 0 |
| 0 | 1 | 1 | Temizle     | 1 | 1 | 1 | Ein | 0 |
| 1 | 0 | 0 | Arttır      | 0 | 0 | 0 | 1   | 0 |
| 1 | 0 | 0 | Arttır      | 0 | 0 | 1 | 1   | 0 |
| 1 | 0 | 0 | Arttır      | 0 | 1 | 0 | 1   | 0 |
| 1 | 0 | 0 | Arttır      | 0 | 1 | 1 | 1   | 0 |
| 1 | 0 | 0 | Arttır      | 1 | 0 | 0 | 0   | 1 |
| 1 | 0 | 0 | Arttır      | 1 | 0 | 1 | 0   | 1 |
| 1 | 0 | 0 | Arttır      | 1 | 1 | 0 | 0   | 1 |
| 1 | 0 | 0 | Arttır      | 1 | 1 | 1 | 0   | 1 |
| 1 | 0 | 1 | Bire Tümle  | 0 | 0 | 0 | 0   | 1 |
| 1 | 0 | 1 | Bire Tümle  | 0 | 0 | 1 | 0   | 1 |
| 1 | 0 | 1 | Bire Tümle  | 0 | 1 | 0 | 0   | 1 |
| 1 | 0 | 1 | Bire Tümle  | 0 | 1 | 1 | 0   | 1 |
| 1 | 0 | 1 | Bire Tümle  | 1 | 0 | 0 | 0   | 0 |
| 1 | 0 | 1 | Bire Tümle  | 1 | 0 | 1 | 0   | 0 |
| 1 | 0 | 1 | Bire Tümle  | 1 | 1 | 0 | 0   | 0 |
| 1 | 0 | 1 | Bire Tümle  | 1 | 1 | 1 | 0   | 0 |
| 1 | 1 | 0 | İkiye Tümle | 0 | 0 | 0 | 1   | 0 |
| 1 | 1 | 0 | İkiye Tümle | 0 | 0 | 1 | 1   | 0 |
| 1 | 1 | 0 | İkiye Tümle | 0 | 1 | 0 | 1   | 0 |
| 1 | 1 | 0 | İkiye Tümle | 0 | 1 | 1 | 1   | 0 |
| 1 | 1 | 0 | İkiye Tümle | 1 | 0 | 0 | 0   | 1 |
| 1 | 1 | 0 | İkiye Tümle | 1 | 0 | 1 | 0   | 1 |
| 1 | 1 | 0 | İkiye Tümle | 1 | 1 | 0 | 0   | 1 |
| 1 | 1 | 0 | İkiye Tümle | 1 | 1 | 1 | 0   | 1 |
| 1 | 1 | 1 | В           | 0 | 0 | 0 | 0   | 0 |
| 1 | 1 | 1 | В           | 0 | 0 | 1 | 0   | 0 |
| 1 | 1 | 1 | В           | 0 | 1 | 0 | 0   | 1 |
| 1 | 1 | 1 | В           | 0 | 1 | 1 | 0   | 1 |
| 1 | 1 | 1 | В           | 1 | 0 | 0 | 0   | 0 |
| 1 | 1 | 1 | В           | 1 | 0 | 1 | 0   | 0 |
| 1 | 1 | 1 | В           | 1 | 1 | 0 | 0   | 1 |
| 1 | 1 | 1 | В           | 1 | 1 | 1 | 0   | 1 |



Bu Hafta Da Geçen Hafta Kullandığımız 6264 kod numaralı Belleği Kullandık



Deney öncesi hazırladığımız yukarıdaki devreyi, deneyde gerçekledik.

- **2. SORU:** Aşağıdaki işlemleri yapan devreyi bellekle tasarlamak için gereken belleğin en küçük boyutlarını belirleyiniz ve doğruluk tablosunun nasıl olacağını gösteriniz.
- i. İşaretsiz ikili sayıları ikili kodlanmış onlu sayılara çevirmek
- ii. İşaretli ve işaretsiz n bitlik iki sayıyı çarpmak
- iii. 2n 1 veri seçici gerçekleştirmek

#### Cözüm:

i. n bitlik işaretsiz ikili sayı girişi için 2<sup>n</sup> farklı değer girişi yapılabilir. Bu değeri 10'luk tabana çevirdiğimizde m >= n olacak şekilde 2<sup>m</sup> farklı çıkış değeri gereklidir. (Burada m'i olabilecek en küçük değer seçeriz.) Belleğin tamamı doldurulacaksa 2<sup>n</sup>xm'lik bir bellek kullanacağız.

Örneğin bize 4 giriş verilirse elde edilebilecek en büyük sayı  $2^4$ =16 olacağından, ikili kodlanmış onlu düzende en az iki tane 4lüye ihtiyacımız olacak. Burada  $15 = 1\ 0101$  olacağından, bu değeri göstermek için 0001 0101 şeklinde kullanabiliriz. Bunun için en az 16x8'lik bir bellek gereklidir.

ii. n bitlik iki işaretsiz sayıyı çarparken çıkışta 2n bite ihtiyacımız olur, aynı olay işaretli sayılar için de geçerlidir. Bu yüzden ilk n bitini işaretliler, ikinci n biti de işaretsiz sayıların çarpımında kullanabiliriz. Böylece 2<sup>n</sup>x2n 'lik bir bellek işimizi görür.

- iii. 2<sup>n</sup>-1 'lik veri seçici gerçekleştirmek için n tane adres girişi ve 1 tane çıkış gereklidir. Buna göre 2<sup>n</sup>x1'lik bir bellek işimizi görür.
- **3. SORU:** İkili düzende n bitlik ileri geri sayan sayıcıyı kullanabileceğiniz en küçük bellekle tasarlayınız, durum geçiş tablosunun nasıl olacağını gösteriniz.

Çözüm: n bitlik ileri sayım yapabilecek bellek için n bit adres girişi olması yeterlidir. Devremizden geri doğru sayım yapması da beklendiğine göre; ya bu iki durumu belleğin dışından kuracağımız kombinezonsal devre ile ya da fazladan bir adres giriş biti kullanıp bu bit 1 iken ileri, 0 iken geri sayım yapacak belleği doldurabiliriz. Bunun için en az 2n adresi içinde barındıran ve en az 2n veri tutabilen bir belleğe ihtiyacımız var.

2n<2<sup>k</sup> olacak şekilde bulacağımız en küçük k değerine göre:

2<sup>k</sup>xk bitlik bellek ile devremizi hazırlayabiliriz.

İlk n bite artacak şekilde sayıları yüklersek ve n+1'den 2n'e kadar olan bölümüne de azalacak şekilde verileri yüklersek;

| Adres Değeri | Sayısal Değeri | Veri Değeri |
|--------------|----------------|-------------|
| 00000        | 0              | 1           |
| 00001        | 1              | 2           |
| 00010        | 2              | 3           |
|              |                |             |
| 0xyzm        | n              | 0           |
| 1abcd        | n+1            | 2n          |
|              |                |             |
| 10000        | 2n             | 2n-1        |

Yukarıdaki tabloya göre yüklenmiş Belleği istenen sayma işlemi için kullanabiliriz. (Tasarımı aynen 4. Quiz sorusu gibi, tek farkı kullanılacak flipflop sayısının k değerine bağlı olmasıdır.)

## III. Kısa Sınav Soruları: (Sadece 2 ve 3. sorular)

- 1. Bellekle ardışıl devre tasarımı için kullanılabilecek temel devre şemasını çiziniz. Devredeki elemanların görevlerini açıklayınız. Çiziminizin Moore ya da Mealy Modeliyle benzerlik ya da farklılıklarını belirtiniz.
- 2. 256x8 lik bir bellek kullanarak, ikili kodlanmış onlu düzende (BCD) sayacak bir devre tasarlayınız. Belleğe yazılacak durum geçiş tablosunu oluşturunuz.

## Cevaplar:

1. Bellek tasarımını Moore tipi ardışıl devre tasarımlarına benzetebiliriz. Çünkü giriş yoktur. Bunun sonucunda giriş çıkışı direk olarak etkilemez.



Belleğin içine veri bir kere yazıldıktan sonra hiçbir girişe gerek kalmadığından, tam olarak Moore ya da Mealy modellerine benzetemeyiz. Ancak bunların yanında aynı zamanda adres girişlerinin bir kısmına dışarıdan giriş eklenirse o zaman Moore modeline oldukça benzer bir yapıyla karşı karşıya kalırız.

2.

| Adres:   | Veri:    |
|----------|----------|
| 00000000 | 00000001 |
| 00000001 | 00000010 |
| 00000010 | 00000011 |
| 00000011 | 00000100 |
| 00000100 | 00000101 |
| 00000101 | 00000110 |
| 00000110 | 00000111 |
| 00000111 | 00001000 |
| 00001000 | 00001001 |
| 00001001 | 00000000 |

Yandaki tabloya göre yüklenecek olan belleğimizin sadece ilk dört adres girişini kullanarak (yüksek anlamlı 4 adres girişine lojik "0" vererek) istenen veri çıkışını alabilir. Bu veri çıkışını 4 tane flip flopta tutarak, bir sonraki saat darbesinde bir sonraki adresin seçilmesini sağlayabiliriz.



## IV. Yorum ve Görüşler:

Sonradan eklenen bu deneyin bellekle tasarımı anlamamızda oldukça yararlı olduğunu söyleyebiliriz. Ayrıca yaptığımız bu deney ile bilgisayarların içindeki ROM'ların nasıl çalıştığını daha iyi anlamış olduk. "Bilgisayar Organizasyonu" dersinde gördüğümüz mikroişlemli bilgisayar tasarımının basit bir örneğini gerçeklemiş olduk.