# Universidad de las Américas Puebla

### Escuela de ingeniería

DEPARTAMENTO DE COMPUTACIÓN, ELECTRÓNICA Y MECATRÓNICA

# Lab report #1

Course: Digital design LRT2022-sección

Equipo: Mesa 1

Id del estudiante 1 Nombre 1 Siglas carrera est 1 Id del estudiante 2 Nombre 2 Siglas carrera est 2

April 1st, 2022, San Andrés Cholula, Puebla

### 1 Sección

```
[1]
```

- Item 1
- Item 2
- Item 3
- Item 4

### 1.1 Subsección

[2]

### 1.1.1 Sub-subsección

```
Código 1: Código desde archivo

— Simple AND gate design
library IEEE;
use IEEE.std_logic_1164.all;

entity and_gate is
port(
    a in std_logic;
    b in std_logic;
    q out std_logic);
end and_gate;

architecture rtl of and_gate is
begin
    q = a and b;
end rtl;
```

1

Digital design

# Código 2: Código en VHDL library IEEE; use IEEE.STD\_LOGIC\_1164.ALL; use IEEE.std\_logic\_unsigned.all; entity Contador0\_9 is Port ( clock\_100Mhz : in STD\_LOGIC; reset : in STD\_LOGIC; Anode\_Activate : out STD\_LOGIC\_VECTOR (3 downto 0); LED\_out : out STD\_LOGIC\_VECTOR (6 downto 0); Led0: out STD\_LOGIC:='0'; Led1: out std\_logic:='0');— COMMENT end Contador0\_9;

# A Códigos completos

## References

- [1] gh. (2020) Ctan. [En línea]. Disponible: https://www.ctan.org/
- [2] V. Agarwal and Instructables, "Minimalistic word clock," Jul 2019. [En línea]. Disponible: https://www.instructables.com/id/Minimalistic-Word-Clock/

4