# UVM 1.1b 到 1.2 版本的几点变化

## •新功能和更改功能

变量 uvm\_sequence\_base::starting\_phase 已弃用,并由两个新方法 set\_starting\_phase 和 get\_starting\_phase 取代,这些方法阻止在 phase 中间修改 starting\_phase。此更改与 UVM 1.1 不向后兼容,但变量 starting\_phase 虽然已弃用,但尚未从基类库中删除。

新方法 uvm\_sequence\_base::set\_automatic\_phase\_objection 将在在 sequence 执行前后自动调用 raise\_objection 和 drop\_objection,从而避免在一种常见情况下手动调用 raise / drop\_objection。

消息系统改造提供基于对象的 API 以向报告添加属性,使用新的宏`uvm\_info\_begin / uvm\_info\_end 等等。现在可以扩展 uvm\_report\_server 类,并且可以链接扩展报表服务器。

记录系统改造以为类 uvm recorder 提供基于对象的 API。

现在可以通过显式恢复默认类型来撤消工厂覆盖。

标准工厂可以替换为用户定义的工厂,例如提供改进的调试功能。

可以使用新方法 uvm\_objection::set\_propagate\_mode 关闭 objections 的分层传播(通常是冗余的),以加快执行速度。objections 的传播最终将被弃用。

新方法 uvm\_phase::get\_objection\_count 提供了一种清除所有异议的方法,即 phase.drop\_objection(this, "msg", phase.get\_objection\_count(this));

用于 phase 计划内省的新方法

uvm\_phase :: get\_adjacent\_predecessor / successor\_nodes or predecessor / successor\_nodes or predecessor\_nodes or predecessor\_no

新的回调类 uvm phase cb 允许在 phase 时进行回调。

现在扩展自 uvm object 的每个类都必须具有构造函数。

现在 uvm event 类使用 (可选)事件有效内容的类型进行参数化。

类型 uvm\_bitstream\_t 已被策略对象和字段宏中的类型 uvm\_integral\_t 替换。

新类 uvm\_reg\_transaction\_order\_policy 用于指定超宽寄存器访问时的总线事务的顺序。

前缀 UVM\_已添加到类型为 uvm\_sequence\_state\_enum 和 uvm\_sequencer\_arb\_mode 的枚举值中。

new version 宏`UVM\_MAJOR\_REV, `UVM\_MINOR\_REV 等。

•下列特性成为官方标准的一部分:

内置运行时 phase(例如 reset\_phase)的进入和退出标准已记录在类参考手册中。

类 uvm\_sequence\_library 现已记录并正式发布。

变量 uvm\_sequence :: req 和 rsp 现已记录并正式发布。

uvm\_sequencer#():: get\_next\_item, try\_next\_item, item\_done, get, peek 和 put 方法现已记录在案并正式发布。

### • 不推荐的功能

set / get\_config\_int, set / get\_config\_string, set / get\_config\_object 不建议使用。

不推荐使用 uvm\_component :: status, kill 和 do\_kill\_all。

不推荐使用 stop\_request, global\_stop\_request, set\_global\_timeout, set\_global\_stop\_timeout 和 stop\_timeout。

uvm\_component :: stop\_phase 和变量 enable\_stop\_interrupt 已弃用。

不推荐使用变量 uvm test done。

不推荐使用宏`uvm\_sequence\_utils, `uvm\_declare\_sequence\_lib 和 `uvm\_update\_sequence\_lib。

不推荐使用配置数据库参数"default\_sequence","count","max\_random\_count"和"max\_random\_depth"。

不推荐使用方法 uvm\_sequencer\_base :: add\_sequence, get\_seq\_kind 和 get\_sequence。

有新的迁移脚本可替换某些已修改或已弃用的功能。

# 理解 UVM-1.2 到 IEEE1800.2 标准的变化,掌握这 3 点就够了

UVM-1.1d 到 UVM-1.2 的变化还是显著的,那已经是很久之前(2014 年)的事了。不过,对于多数 UVM 用户而言,似乎并没有感受到 1.1d 和 1.2 版本间的代码差别。UVM 从 Accellera 发布的 1.2 版到 IEEE 收编后的 1800.2 2017版,我们也还是沿着大多数 UVM 用户的使用视野来谈。如果你想阅读这些完整的版本对比,可以查看这篇 DVCon 2018 的论文《IEEE-Compatible UVM Reference Implementation and Verification Components》。如果你要下载UVM 1800.2 2017 1.0 版本的代码(11 月刚刚发布),可以通过 Accellera 官网地址: <a href="http://www.accellera.org/downloads/standards/uvm">http://www.accellera.org/downloads/standards/uvm</a>

小乌龟地址:

(http://10.166.15.61/svn/XIAN Chip/XIAN IC development/03-研发三处/09 常用手册/UVM-18002-2017-11)

在展开阐述之前,请读者首先检查目前使用的 UVM 版本。一般而言,EDA 仿真器已经自己预编译或者预装了 UVM 库,只是你需要检查目前使用的是 UVM-1.1d 还是 UVM-1.2。如果接下来 EDA 仿真器要将 UVM 1800.2 版本代码安装进去,那作为 UVM 用户,你至少需要知道下面三个变化。

### 1. UVM REG 动态地址索引

UVM-1.2 时,uvm\_reg\_block::lock\_model()是必备的一步,它用来检查和缓存地址映射,但是一旦 lock 后,无法再对 map 做二次修改。

问题在于目前的 SoC 子系统有动态映射,或者重新映射的功能,因此如果在仿真中 UVM 寄存器模型只有静态地址映射,那么就无法很好地支持这一点。



UVM-1800.2 中,我们可以调用 uvm\_reg\_block::unlock\_model 先来"解锁",再 uvm\_reg\_block::unregister()来卸载寄存器,完成这些动作以后,只需要重复添加寄存器的动作,再 lock 寄存器块就好了。

例如,想在仿真过程中,先建立 modelA 的地址映射关系,然后在仿真过程中重新建立地址映射。在 UVM-1800.2 中,我们可以在仿真过程中(不一定是build 阶段),unlock\_model()和 unregister(),接下来再为 uvm\_reg\_block 建立新的 uvm\_reg\_map 并将其添加和 lock\_model()。



这种灵活的重新配置,可以从上面的步骤实现为下面的方法 update\_addr\_map(),用户可以在仿真中任何一个阶段来更新地址映射。

## 2. uvm\_event\_callback 并入 uvm\_callback

UVM-1.2 时,uvm\_event\_callback 虽然也是 callback 类,但和 uvm\_callback 是分割的,所以在将它添加到 uvm\_event 时,其添加方法与添加其它 uvm\_callback 对象的方式是不同的。

UVM-1800.2 中,这一切得到了统一,uvm\_event\_callback 也变为了uvm\_callback 类,也由此,添加 uvm\_event\_callback 对象的方法就变为了添加 uvm\_callback 对象的方法。

```
typedef uvm event# (int) int evt;
                                               // 1.2 (Deprecated) event callbacks
typedef uvm_event_callback#(int) int evt cb;
                                              initial begin
                                                int_evt evt = new("evt");
class my_event_callback extends int_evt_cb;
                                                my_event_callback cb = new("cb");
  'uvm object utils (my event callback)
                                                evt.add callback(cb);
                                                evt.delete_callback(cb);
 function new (string name="unnamed");
   super.new(name);
                                               // 1800.2 event callbacks
  endfunction : new
                                               typedef uvm callbacks#(int evt,int evt cb) cbs;
                                               initial begin
 virtual function void post trigger(
                                                int evt evt = new("evt");
                                  int evt e,
                                                my_event_callback cb = new("cb");
                                  int data);
    //... Do something interesting here
                                                cbs::add(evt, cb);
 endfunction : post trigger
                                                cbs::delete(evt, cb);
                                               end
endclass : my_event_callback
```

## 3. sequence 的宏得到简化

UVM-1.2 时,`uvm\_do()和其众多变种让 UVM 新人无所适从,对于测试用例的阅读也不那么友好。