

芯驿电子科技(上海)有限公司 021-67676997 www.alinx.cn www.heijin.org

## PCIE 速度测试

黑金动力社区 2019-04-25

# 1 实验简介

PCIE(PCI Express)采用了目前业内流行的点对点串行连接,比起 PCI 以及更早期的计算机总线的共享并行架构,每个设备都有自己的专用连接,不需要向整个总线请求带宽,而且可以把数据传输率提高到一个很高的频率,达到 PCI 所不能提供的高带宽。AX7103 开发板中的FPGA xc7a100tfgg484-2 单通道通信速率可高达 5G bit 带宽,可配置成 X1、X2、X4 模式。该例程中通过利用 XILINX 的 XDMA IP 来实现 PCIE 的发送和接收速度测试。

# 2 实验原理

## 2.1 例程简介

Xilinx 的 xc7a100tfgg484-2 FPGA 集成了 1 个 PCIe 硬核,可配置成 X1、X2、x4 来实现不同速率的高速串行数据通信。在 AX7103 开发板上 PCIe 例程中,FPGA 端程序采用 XILINX 的 PCIe Core 进行设计,例中配置成 x4 进行 PCIe 通信,具体见 XILINX 官方 Vivado 文档的 PG195。PCIe 的相关基础知识可参考提供的《PCIe 概述》或查阅其它进行整体了解,对于已有基础的大虾来说,可忽略。

PCIe 通信例程由三部分组成:FPGA 端程序、PCIe 卡驱动、PCIe 上位机测试程序。

FPGA 端程序:负责建立与 PCIe 通信需具备的 FPGA 框架, PCIe 通信协议的构建;

PCIe 卡驱动:负责上位机测试程序与 PCIe 卡的数据交换;

PCIe 上位机测试程序: PCIe 测速 (如 linux 下开发,请参考实验教程《ALINX 黑金 PCIe 板

卡

#### Linux 使用教程》)。

在进行 PCIe 测速例程之前,确保计算机为 WIN7(64位)或 WIN10(64位)系统。



## 2.2 硬件描述

AX7103 扩展板上提供一个工业级高速数据传输 PCIe x4 接口, PCIE 卡的外形尺寸符合标准 PCIe 卡电气规范要求,可直接在普通 PC 的 x4 PCIe 插槽上使用。

PCIe 接口的收发信号直接跟 FPGA 的 GTP 收发器相连接,四通道的 TX 信号和 RX 信号都是以差分信号方式连接到 FPGA,单通道通信速率可高达 5G bit 带宽。PCIe 的参考时钟由 PC的 PCIe 插槽提供给开发板,参考时钟频率为 100Mhz。

开发板的 PCIe 接口的设计示意图如下图所示,其中 TX 发送信号和参考时钟 CLK 信号用 AC 耦合模式连接。



在电路设计中硬件电路部分:

黑金动力社区 2/30



#### PCIE X4 SLOT



# 3 程序设计

# 3.1 FPGA 程序

打开 Vivado 的 FPGA 工程, FPGA 程序位于如下图位置



黑金动力社区 3/30



设计中采用 XILINX 的 Block Design, 打开 Pcie.bd。



可看到 PCIe 的 FPGA 代码,这里我们采样的是原理框图的设计方法, PCIE 只要调用 xilinx 提供的 IP,设计就这么简单!!!



黑金动力社区 4/30



程序模块说明: PCIe 通信程序由 util\_ds\_buf\_0、clk\_siz\_0、rst\_mig\_7series\_0\_100M、axi\_interconnect、mig\_7series\_0 及 XDMA\_0 组成。util\_ds\_buf\_0 是对外部的 PCIe 差分输入时钟进行 buffer; clk\_siz\_0 负责为 mig\_7series\_0 ( DDR3 ) 模块提供时钟及复位信号; rst\_mig\_7series\_0\_100M 是复位模块为 axi\_interconnect\_0 和 mig\_7series\_0 提供参考信号; axi\_interconnect\_0 是 AXI 的 Master 和 Slave 接口设备互联的协议模块; XDMA\_0 模块是 PCIe 通信模块,内部具备 DMA 功能,只在 Vivado2016 以上版本才具备。

下面对 PCIe.bd 的创建及各个模块配置进行介绍:

1. 在如下图中选择 Create Block Design, 这里使用原理框图的设计。



在弹出对话框选择取名 PCIe,如下图:

黑金动力社区 5/30





#### 创建完成后可看到如下的空白窗体:



2. 创建第一个 utility Buffer,作用是连接 PCIe 的外部参考时钟的,单击"+"或右键选择"add IP",在弹出的对话框输入 utility 即可找到并双击 utility Buffer,如下图中所示:

黑金动力社区 6/30







其配置如下,双击窗体中的 utility Buffer 打开后,因为这里是 GTP 收发器的差分时钟,需要选择"IBUFDSGTE",按 OK。

黑金动力社区 7/30





接下来给模块的 CLK\_IN\_D 管脚分配外部时钟接口,鼠标指向接口并右键选择 Make External 即可完成,管脚改名为 sys\_clk 如下图中所示:



黑金动力社区 8/30





3. Clocking Wizard 模块的创建,按照上面讲述的方法添加模块,作用是接收外部 200MHz 的 差分时钟,为 MIG 控制器的提供参考输入时钟,其配置如下:



输出时钟为单端 200Mhz。

黑金动力社区 9/30





#### 完成管脚修改后如下图:

黑金动力社区 10/30





4. MIG 控制器的创建,这个模块的作用是控制 DDR3 工作的,配置如下:

mig\_7series\_0 配置如下:

1)添加双击 Memory Interface Genrator 模块



黑金动力社区 11/30



#### 2)在弹出的对话框中选择如下:



#### 3)在如下界面下单击 Next



4) 由于要用到 AXI 总线,选择 AXI4 Interface 接口,单击 Next

黑金动力社区 12/30





5) 在配置 AXI4 DDR3 IP 控制器过程中会出现如下新的界面,设置如图,然后单击 Next:



黑金动力社区 13/30



6) DDR3 IP 控制器其它设置与 DDR3 读写测试章节中的 DDR3 IP 设置类似,直至完成。这里不做详细讲述。

进行简单的连接及管脚修改完成后如下:



#### 5. XDMA\_0 模块配置如下:

1)在IP Catalog中找到如下图中的PCIe,并双击。



2) 在弹出的对话框中选择 "Add IP to Block Design" :

黑金动力社区 14/30





3)按下图进行 Basic 栏设置,这里选择主要是 Mode、PCIe Lane、Link Speed、DMA接口方式选择等,按图中设置即可。



4) PCIe ID 栏按下图红色框中设置, 其它默认:

黑金动力社区 15/30





## 5) PCIe:BARs、PCIe:MISC 中保持默认设置。



黑金动力社区 16/30





6) PCIe:DMA 主要设置 DMA 的参数: H2C 通道数、C2H 通道数、ID 设置,采用下图设置即可,然后单击 OK 即可完成设置。

黑金动力社区 17/30





#### 完成后并进行简单的连线后如下图所示:



6. 单击下图中的 Run Connection Automation,并进行如下设置,再单击 OK 后会自动进行连线,

黑金动力社区 18/30





#### 完成后如下所示:



rst\_mig\_7series\_0\_100M 配置采用默认即可。

7. axi\_interconnect 配置如下,模块的具体内容见 XILINX pg059-axi-interconnect.pdf 文档;

黑金动力社区 19/30







黑金动力社区 20/30



至此完成了 FPGA 端的模块设置。

8. 添加顶层约束文件 XDC, 具体方法在 LED 流水灯中已做介绍, 在这里简单介绍工程中约束文件(PCIe.xdc),具体写法参考到 xilinx 官网下载 UG912 文档及其它约束文档, 约束文件如下:

```
Project Summary
            × PCle.xdc
Q 🕍 ← → 🐰 🖺 🖺 // 🖩 🗘
   set_property PACKAGE_PIN J20 [get_ports sys_rst_n]
   set_property IOSTANDARD LVCMOS33 [get_ports sys_rst_n]
   set_property PULLUP true [get_ports sys_rst_n]
   set_property BITSTREAM. CONFIG. SPI_BUSWIDTH 4 [current_design]
   set_property CONFIG_MODE SPIx4 [current_design]
   set_property BITSTREAM. CONFIG. CONFIGRATE 50 [current_design]
10 | set_false_path -from [get_ports sys_rst_n]
   11
   create_clock =period 10.000 =name sys_clk [get_ports sys_clk_clk_p]
13 set_property PACKAGE_PIN F10 [get_ports sys_clk_clk_p]
15 set_property IOSTANDARD DIFF_SSTL15 [get_ports sys_ddr_clk_p]
16 set_property IOSTANDARD DIFF_SSTL15 [get_ports sys_ddr_clk_n]
  set_property PACKAGE_PIN R4 [get_ports sys_ddr_clk_p]
17
   set_property PACKAGE_PIN T4 [get_ports sys_ddr_clk_n]
19
  20 | set_property PACKAGE_PIN T6 [get_ports sys_rst]
21 | set_property IOSTANDARD LVCMOS15 [get_ports sys_rst]
22 set_property CLOCK_DEDICATED_ROUTE BACKBONE [get_nets PCIe_i/clk_wiz_0/inst/clk_inl_PCIe_clk_wiz_0_0]
```

当然也可以按照如下图操作进行约束,可以约束位置、电平标准,速率等属性。



#### 外部接口信号定义

| 接口                          | 描述        |
|-----------------------------|-----------|
| sys_rst_n                   | PCIe 复位信号 |
| sys_ddr                     | 系统时钟      |
| sys_clk_clk_n、sys_clk_clk_p | PCIe 参考时钟 |

黑金动力社区 21/30



| sys_rst | 系统复位信 <del>号</del> |
|---------|--------------------|
|         |                    |

9. 然后在如下图中对 xdma 对于 DDR3 的映射地址进行如下分配:



10. 完成上述步骤后,右键单击 PCIe.bd 模块选择如下图中 "Create HDL Wrapper..." 的进行 顶层文件创建:



11. 编译综合下载到 AX7103 的 FLASH 之前,还需做最后一个步工作,修改 XDMA IP 的 PCIe 管脚分配约束,该约束说明适应于 AX7103 开发板的 PCIe 所有例程。参考如下:

黑金动力社区 22/30



由于 vivado 软件生成的 XDMA IP PCIe 管脚约束是默认的,与 AX7103 开发板的硬件不相符,需自己修改 PCIe 管脚约束。打开 PCIe 相关例程,这里以 PCIe\_test 进行说明,按照红色框提示找到 PCIe xdma IPcore,如下图:



在打开的文件清单中找到下图中红色标注的.xdc PCIe 管脚约束文件并打开,按右侧方式修改,由于是 read only 属性,可用 uedit 软件进行修改或在顶层.xdc 文件中进行约束,本教程中用的 uedit 软件进行修改,修改方法:在文件夹中找到该文件用 uedit 软件修改即可。这种方法每改动 XDMA 一次需重新分配(修改的地方如下图所示)。



黑金动力社区 23/30



修改完成后进行编译综合,然后下载 BIN 文件到 AX7103 的 FLASH 中。把开发板插入计算机 PCIe 插槽(断电操作)。这里需要电脑主板有 x4,x8 或者 x16 的 PCIE 插槽,及 PCIE 插槽支持 PCIE 2.0 标准,具体用户可以查看主板型号来知道 PCIE 插槽的信息。

## 3.2 PCIe 驱动安装

由于 PCIe 驱动程序没有经过微软数字签名,所以只能用于测试,需要将系统设置到测试模式。

1) 使用管理员身份运行 cmd



2) 输入命令 Bcdedit.exe -set TESTSIGNING ON 打开测试模式

黑金动力社区 24/30





3) 重启电脑后桌面显示正在运行测试模式



4) 没有安装 PCIE 驱动时,设备管理器如下,发现一个 PCI 串行端口。



黑金动力社区 25/30



5) 例程提供的编译好的驱动程序,在工程下的 driver 目录下(根据操作系统选择相应驱动),在 demo 目录下的 "xilinx PCIe 驱动相关资料"提供了 xilinx 官方的 Windows 和 linux 驱动源码及测试程序,有兴趣的自己可以研究研究:



6)选择设备,右键更新驱动



7) 浏览计算机以查找驱动程序软件





8) 测试电脑安装的是 win7, 这里使用 Win7\_Release 版本



9) 有个安全警告,选择安装

黑金动力社区 27/30





#### 10) 正确安装了设备驱动



# 3.3 上位机测试程序

说明:上位机测试程序的开发平台为 QT5.6.2,提供了测试源代码。文中不进行简介。

黑金动力社区 28/30



# 4 实验现象

开启上位机测程序进行 PCIe 速度测试,打开下图的测速软件 pciespeed,位于 26\_PCIE\_test\PC\exe\_PCIE, 实验结果如下:



## 1) 读写同时进行测试



#### 2) 只读测试

黑金动力社区 29/30





### 3) 只写测试



黑金动力社区 30/30