

# Vivado 下 PLL 实验

黑金动力社区 2019-01-09

### 1 文档简介

很多初学者看到板上只有一个特定时钟输入的时候都产生疑惑,比如时钟输入 200MHz 或其它频率,那么我要产生一个想要的频率,如 100Mhz、150Mhz 等怎么办? 其实在很多 FPGA 芯片内部都集成了 PLL,其他厂商可能不叫 PLL,但是也有类似的功能模块,通过 PLL 可以倍频分频,产生其他很多时钟。本实验通过调用 PLL IP core 来学习 PLL 的使用、vivado 的 IP core 使用方法。

## 2 实验环境

- Windows 10 64 位
- vivado(vivado2019.1)
- 黑金 FPGA 开发板(AX7101 开发板、AX7102 开发板、AX7103 开发板)
- 示波器

### 3 实验原理

PLL(phase-locked loop),即锁相环。是 FPGA 中的重要资源。由于一个复杂的 FPGA 系统往往需要多个不同频率,相位的时钟信号。所以,一个 FPGA 芯片中 PLL 的数量是衡量 FPGA 芯片能力的重要指标。FPGA 的设计中,时钟系统的 FPGA 高速的设计极其重要,一个低抖动,低延迟的系统时钟会增加 FPGA 设计的成功率。

本实验将通过使用 PLL,输出一个方波到开发板上的扩展口(AX7101 开发板 J11 的 PIN3 脚,AX7102 开发板 J5 的 PIN3 脚,AX7103 开发板 J13 的 PIN3 脚),来给大家演示在 Vivado 软件里使用 PLL 的方法。

版权所有



7 系列的 FPGA 使用了专用的全局(Global)和区域(Regional)IO 和时钟资源来管理设计中各种的时钟需求。Clock Management Tiles(CMT)提供了时钟合成(Clock frequency synthesis),倾斜矫正 (deskew),过滤抖动(jitter filtering)功能。

每个 CMTs 包含一个 MMCM(mixed-mode clock manager)和一个 PLL。如下图所示, CMT 的输入可以是 BUFR, IBUFG, BUFG, GT, BUFH, 本地布线(不推荐使用),输出需要接到 BUFG 或者 BUFH 后再使用



#### ▶ 混合模式时钟管理器(MMCM)

MMCM 用于在与给定输入时钟有设定的相位和频率关系的情况下,生成不同的时钟信号。 MMCM 提供了广泛而强大的时钟管理功能,

MMCM 内部的功能框图如下图所示:

黑金动力社区 2 / 12





### ➤ 数字锁相环(PLL)

锁相环(PLL)主要用于频率综合。使用一个PLL可以从一个输入时钟信号生成多个时钟信号。

#### PLL 内部的功能框图如下图所示:



黑金动力社区 3/12



想了解更多的时钟资源, 建议大家看看 Xilinx 提供的文档"7 Series FPGAs Clocking Resources User Guide"。

### 4 建立工程

本实验中为大家演示如果调用 Xilinx 提供的 PLL IP 核来产生不同频率的时钟, 并把其中的一个时钟输出到 FPGA 外部 IO 上, 也就是 AX7101 开发板 J11 的 PIN3 脚, AX7102 开发板 J5 的 PIN3 脚, AX7103 开发板 J13 的 PIN3 脚。

下面为程序设计的详细步骤。

1. 新建一个 pll test 的工程,点击 Project Manager 界面下的 IP Catalog。



2. 再在 IP Catalog 界面里选择 FPGA Features and Design\Clocking 下面的 Clocking Wizard,双击打开配置界面。





3. 在第一个界面 Clocking Options 里,我们选择 PLL 资源,输入的时钟频率为 200Mhz。

黑金动力社区 5 / 12





4. 在 Output Clocks 界面里选择 clk\_out1~clk\_out4 四个时钟的输出,频率分别为 200Mhz, 100Mhz, 50Mhz, 25Mhz。这里还可以设置时钟输出的相位,我们不做设置,保留默认相位,点击 OK 完成,

黑金动力社区 6/12





5. 在弹出的对话框中点击 Generate 按钮生成 PLL IP 的设计文件。



黑金动力社区 7/12



6. 这时一个 clk\_wiz\_0.xci 的 IP 会自动添加到我们的 pll\_test 项目中, 用户可以双击它来修改这个 IP 的配置。



选择 IP Sources 这页,然后双击打开 clk\_wiz\_0.veo 文件,这个文件里提供了这个 IP 的实例化模板。我们只需要把框框的中内容拷贝到我们 verilog 程序中,对 IP 进行实例化。



黑金动力社区 8/12



7. 我们再来编写一个顶层设计文件来实例化这个 PLL IP, 编写 pll\_test.v 代码如下。

```
timescale 1ns / 1ps
module pll_test(
                                                         //system clock positive
input
                    sys_clk_p,
                                                         //system clock negative
input
                    sys clk n,
                                                         //reset .low active
input
                    rst n,
                                                         //pll clock output J5_Pin3
output
                    clk out
);
wire
                   locked;
                   pll_clk o;
wire
                   sys clk;
                                                        //single end clock
generate single end clock
IBUFDS sys_clk_ibufgds
.0
                     (sys_clk
                     (sys clk p
                     (sys_clk_n
.IB
);
/***********************
         PLL IP calling
*******************
clk_wiz_0 clk_wiz_0_inst
(// Clock in ports
                                                         // IN 50Mhz
.clk in1
                     (sys clk
                                           ),
// Clock out ports
                                                         // OUT 200Mhz
.clk out1
                                           ),
                                                         // OUT 100Mhz
.clk out2
                                           ),
                     (
.clk_out3
                                                         // OUT 50Mhz
                                           ),
                                                         // OUT 25Mhz
.clk out4
                     (pll clk o
                                           ),
// Status and control signals
                                                         // RESET IN
.reset
                     (~rst n
                                           ).
.locked
                     (locked
/***********************
Calling ODDR to make the clock signal output through normal IO
******************************
.DDR CLK EDGE
                  ("SAME EDGE"
ODDR inst
                                                         // 1-bit DDR output data
.Q
                    (clk out
                                           ),
.C
                                                        // 1-bit clock input
                    (pll_clk_o
                                          ),
.CE
                    (1'b1
                                                        // 1-bit clock enable input
                                          ),
                                                        // 1-bit data input (associated with C)
.D1
                    (1'b1
                                          ),
.D2
                    (1'b0
                                                        // 1-bit data input (associated with C)
                                          ),
                    (1'b0
                                                        // 1-bit reset input
.R
                                          ),
.S
                     (1'b0
                                                         // 1-bit set input
);
endmodule
```

程序中先把 FPGA 输入的 200MHz 的差分时钟通过 IBUFDS 转化为单端时钟信号,同时实例化 clk\_wiz\_0, 再把单端时钟信号输入到 clk\_wiz\_0 的 clk\_in1, clk\_out4 的输出连接到 pll\_clk\_o 网络。

注意:例化的目的是在上一级模块中调用例化的模块完成代码功能,在 Verilog 里例化信号的格式如下:模块名必须和要例化的模块名一致,包括信号名也必须一致,模块与模块之间的连接信号不能相互冲突,否则会产生编译错误。

黑金动力社区 9 / 12



另外我们程序中添加了一个 ODDR 原语,使得 clk\_wiz\_0 的 BUFG 输出的时钟信号能够输出到 FPGA 的普通 IO。通过 ODDR 把两路单端的数据合并到一路上输出,上下沿同时输出数据,上沿输出 a 路下沿输出 b 路;如果两路输入信号一路恒定为 1,一路恒定为 0,那么输出的信号实际上就是输入的时钟信号 pll\_clk\_o。

另一种方法就是直接输出到普通 IO,直接通过普通逻辑资源连接。但这样 Clock 输出的时延和抖动(Jitter)都会变差。

8. 保存工程后, pll\_test 自动成为了 top 文件, clk\_wiz\_0 成为 Pll\_test 文件的子模块。



9. 再为工程添加 xdc 管脚约束文件 pll.xdc。

### 5 仿真

添加一个 vtf\_pll\_test 仿真文件,运行后 PLL 的 clk\_out 有时钟信号输出,其输出的频率为 25Mhz。

黑金动力社区 10 / 12





## 6 测量 PLL 输出波形

编译工程并生成 pll\_test.bit 文件,再把 bit 文件下载到 FPGA 中,接下去我们就可以用示波器来测量输出时钟波形了。

用示波器探头的地线连接到开发板上的地(AX7101 开发板 J11 的 PIN1 脚,AX7102 开发板 J5 的 PIN1 脚、AX7103 开发板 J13 的 PIN1 脚),信号端连接 AX7101 开发板 J11 的 PIN3 或 AX7102 开发板 J5 的 PIN3 脚或 AX7103 开发板 J13 的 PIN3 脚(测量的时候需要注意,避免示波器表头碰到其它管脚而导致电源和地短路)。

这时我们可以在示波器里看到 25Mhz 的时钟波形,波形的幅度为 3.3V, 占空比为 1:1,波形显示如下图所示:



如果您想输出其它频率的波形,可以修改时钟的输出为 clk\_wiz\_0 的 clk\_out2 或 clk\_out3 或 clk\_out4。也可以修改 clk\_wiz\_0 的 clk\_out4 为您想要的频率,这里也需要注意一下,因为时钟的输出是通过 PLL 对输入时钟信号的倍频和分频系数来得到的,所以并不是所有的时钟频率都可以用 PLL 能够精确产生的,不过 PLL 也会自动为您计算实际输出接近的时钟频率。

黑金动力社区 11 / 12



另外需要注意的是,有些用户的示波器的带宽和采样率太低,会导致测量高频时钟信号的时候,高频部分衰减太大,测量波形的幅度会变低。

# 7 附录

pll test.v(verilog 代码)

```
`timescale 1ns / 1ps
module pll_test(
input
                     sys_clk_p,
                                                         //system clock positive
                                                         //system clock negative
input
                   sys clk n,
input
                   rst n,
                                                         //reset ,low active
                                                         //pll clock output J5_Pin3
output
                   clk out
);
wire
                  locked;
                  pll_clk_o;
wire
                   sys_clk;
                                                        //single end clock
generate single end clock
IBUFDS sys_clk_ibufgds
.0
                     (sys_clk
                     (sys_clk_p
.IB
                     (sys_clk_n
):
/**********************
         PLL IP calling
clk wiz 0 clk wiz 0 inst
(// Clock in ports
.clk in1
                                                        // IN 50Mhz
                     (sys_clk
                                           ),
// Clock out ports
                                                        // OUT 200Mhz
.clk out1
                                           ),
.clk_out2
                                                        // OUT 100Mhz
                     (
                                           ),
                                                        // OUT 50Mhz
.clk_out3
                                           ),
                                                        // OUT 25Mhz
.clk out4
                     (pll_clk_o
                                           ),
// Status and control signals
                                                        // RESET IN
.reset
                     (~rst n
                                           ),
.locked
                     (locked
);
Calling ODDR to make the clock signal output through normal IO
ODDR #(
.DDR_CLK_EDGE
                    ("SAME_EDGE"
ODDR_inst
                                                       // 1-bit DDR output data
                     (clk_out
.Q
                                          ),
. C
                     (pll_clk_o
                                                       // 1-bit clock input
                                          ),
.CE
                     (1'b1
                                                       // 1-bit clock enable input
                                          ),
.D1
                                                       // 1-bit data input (associated with C)
                     (1'b1
                                          ),
.D2
                                                       // 1-bit data input (associated with C)
                     (1'b0
                                          ),
.R
                                                       // 1-bit reset input
                     (1'b0
                                          ),
.S
                     (1'b0
                                          )
                                                        // 1-bit set input
endmodule
```

黑金动力社区 12 / 12