### 디지털시스템설계 실습 보고서

# 실험 1. 논리회로 기초

무은재학부

20210716 최대현

### 1. 연산의 진리표 작성

신호 A, B에 대한 NOT, OR, AND, NOR, NAND의 연산 결과를 진리표로 작성하면 다음과 같다.



| < N 6R> |   |     | <uand></uand> |   |     |
|---------|---|-----|---------------|---|-----|
| 4       | B | A+B | A             | ß | A·B |
| 0       | 0 | 1   | 0             | 0 | 1   |
| 0       | , | 0   | 1             | 0 | 1   |
| (       | 1 | 0   | 1             | 1 | ō   |

#### 2. 논리 게이트의 Verilog 구현

#### 2-1) lab1\_1: AND 게이트의 Verilog 구현

AND 게이트를 구현한 source 파일은 다음과 같다. 입력 와이어 inA와 inB, 출력 와이어 outAND를 만들어준 뒤 and gate modeling으로 연결해준 코드이다.

```
/* CSED273 lab1 experiment 1 */
2
   /* lab1_1.v */
3
4
   /* Implement AND */
5
output wire outAND;
7
      input wire inA, inB;
8
9
      10
11
      /* Add your code here */
12 '
      and(outAND, inA, inB);
13
14
15 ☆ endmodule
```

그리고 이 파일을 시뮬레이션하기 위해 만든 testbench code는 다음과 같다. Module lab1\_1을 그대로 가져와서 AND라는 이름으로 선언해줬고, 입력값 A와 B의 초기값은 1로 설정한 뒤 10번의 timescale 이후 종료시켰다. 이 때, A는 1 timescale마다 반전시키고 B는 2 timescale마다 반전시켰다.

#### C:/Users/user/Desktop/lab/lab1/lab1\_1\_tb.v

```
/* CSED273 lab1 experiment 1 */
2 :
    /* lab1 1 tb.v */
3
4 : 'timescale 1ns / 1ps
wire out:
6
       reg A, B;
7 :
       lab1_1 AND(out, A,B);
8
       /* Initialize A and B */
9 ;
      initial begin
10 🖨
11
           A=10
12
          B=10
13
14
          #10 $finish:
15
16 🗇
       end
       /* Flip A every 1ns */
17 i
       always begin
18 🖨
           #1 A <= !A:
19 i
       end
20 🛆
       /* Flip B every 2ns */
21 !
       always begin
22 🖨
23
           #2 B <= !B;
24
25 ;
       end
26 🖨
27 🛆 endmodule
28
```

#### 이를 10ns동안 시뮬레이션해본 결과는 다음과 같다.



또한, schematic 기능을 이용해 생성한 회로도는 다음과 같다.



#### 2-2) lab1-2\_1: {OR, NOT} functionally complete의 Verilog 구현

OR와 NOT 게이트만으로 AND 게이트를 구현한 source 파일은 다음과 같다. 별도의 와이어 na, nb, c를 만들었다. na와 nb는 A, B를 not gate로 반전시킨 값을 전달하고, c는 na와 nb를 or 연산한 값을 전달한다. 마지막으로 이것을 not 연산 해주면 OR, NOT 연산만 가지고 AND 연산을 만들어낼 수 있다. 즉 {OR, NOT} 집합은 functionally complete하다.

```
4
5 ⊝ /* Implement AND with {OR, NOT}
7 impodule lab1_2_i(outAND, inA, inB);
        output wire outAND;
8
        input wire inA, inB;
9
10
11
        /* Add your code here */
12
       wire nA:
13
       wire nB:
14
       wire of
15
        not(nA, inA);
16
        not(nB, inB);
17
        or(c, nA, nB);
18
        not(outAND, c);
19
```

또한, schematic 기능을 이용해 생성한 회로도는 다음과 같다.



### 2-3) lab1-2\_2: {AND, NOT} functionally complete의 Verilog 구현

AND와 NOT 게이트만으로 OR게이트를 구현한 source 파일은 다음과 같다.

별도의 wire na, nb, c를 구현했다. na, nb는 각각 inA, inB를 not gate로 반전시키는 역할이다. C는 na, nb를 and 연산한 결과를 전달하는 역할이고 이것을 not gate로 반전시키면 and와 not 연산만 가지고 or 연산을 만들어낼 수 있다. 즉, {AND, NOT} 집합은 functionally complete하다.

```
1 /* CSED273 lab1 experiment 2_ii */
    /* lab1_2_ii.v */
2
3
4
5 ⊝ /* Implement OR with {AND, NOT}
     * You are only allowed to wire modules together */
output wire outOR;
8
        input wire inA, inB;
9
        wire nA, nB;
10
        wire of
11
12
        /* Add your code here */
13
        not(nA,inA);
14
        not(nB, inB);
15
        and(c, nA, nB);
16
        not(outOR, c);
17
18
19
20 🛆 endmodule
```

또한, schematic 기능을 이용해 생성한 회로도는 다음과 같다.



## 2-4) lab1-2\_3: {NAND} functionally complete의 Verilog 구현

AND와 NOT 게이트만으로 OR게이트를 구현한 source 파일은 다음과 같다.

```
/* CSED273 lab1 experiment 2_iii */
 1
     /* lab1_2_iii.v */
 2
 3
 4
     module lab1_2_iii(outAND, outOR, outNOT, inA, inB);
 5 ⊖
         output wire outAND, outOR, outNOT;
 6
 7
         input wire inA, inB;
 8
 9
         AND(outAND, inA, inB);
         OR(outOR, inA, inB);
10
         NOT(outNOT, inA):
11
12
13 ☆ endmodule
```

```
14 :
15 i
16 ⊝ /* Implement AND, OR, and NOT modules with {NAND}
     * You are only allowed to wire modules below
18 △ * i.e.) No and, or, not, etc. Only nand, AND, OR, NOT are available*/
20
        output wire outAND;
        input wire inA, inB;
21
22
23
     /* Add your code here */
24
        wire anb:
25
26
        nand(anb, inA, inB);
27
        nand(outAND, anb, anb);
28
29
30
31 🚊 endmodule
```

NAND gate만으로 AND를 구현할 경우 A, B를 NAND 연산하고, (anb) 이것을 자기 자신과 NAND 연산해줌으로서 만들어낼 수 있다.

```
32 ¦
33 	☐ module OR(outOR, inA, inB);
         output wire outOR;
         input wire inA, inB;
36
37
         /* Add your code here */
38
39
         wire nA:
         wire nB:
40
         nand(nA, inA, inA);
41
         nand(nB, inB, inB);
42
         nand(outOR, nA, nB);
43
45
46 合 endmodule
47
48 ⊜ module NOT(outNOT, inA);
         output wire outNOT;
49
50
         input wire inA:
51
52
         /* Add your code here */
53
         nand(outNOT, inA, inA);
54
55
56
57 🛆 endmodule
```

NAND gate만으로 OR을 구현할 경우 A, B를 각각 자기 자신과 NAND 연산하여 A', B'를 만들고, 이것을 NAND 연산해줌으로서 만들어낼 수 있다.

NAND gate만으로 NOT을 구현할 경우 A를 자기 자신과 NAND 연산하여 만들어낼 수 있다.

NAND 연산만으로 AND, OR, NOT을 전부 구현할 수 있으므로, {NAND} 집합은 functionally complete하다.

Schematic 기능으로 생성한 회로도는 다음과 같다.



#### 2-5) lab1-2\_4: {NOR} functionally complete의 Verilog 구현

NOR 게이트만으로 AND, OR NOT게이트를 구현한 source 파일은 다음과 같다.

```
/* CSED273 lab1 experiment 2_iv */
2 :
   /* lab1_2_iv.v */
3
4
output wire outAND, outOR, outNOT;
        input wire inA, inB;
7
8
        AND(outAND, inA, inB);
9
        OR(outOR, inA, inB);
10
       NOT(outNOT, inA);
11
12
13 🖒 endmodule
14
15
16 □ /* Implement AND, OR, and NOT modules with {NOR}
    * You are only allowed to wire modules below
    * i.e.) No and, or, not, etc. Only nor, AND, OR, NOT are available*/
output wire outAND;
20
       input wire inA, inB;
21
       wire nA, nB;
22
23
       /* Add your code here */
24
25
       nor(nA, inA, inA);
       nor(nB, inB, inB);
26
       nor(outAND, nA, nB);
27
28
```

NOR gate만으로 AND를 구현할 경우 A, B 각각 자기 자신과의 NOR 연산을 통해 A', B'을 만들어내고. 이것을 NOR 연산해줌으로서 만들어낼 수 있다.

```
29 !
30 ☆ endmodule
31
32 ⊨ module OR(outOR, inA, inB);
         output wire outOR;
33
         input wire inA, inB;
34
         wire anorb;
35
36
         /* Add your code here */
37
         nor(anorb, inA, inB);
38
         nor(outOR, anorb, anorb);
39
         40
41
42 A endmodule
43
44 ⊜ module NOT(outNOT, inA);
         output wire outNOT;
45
         input wire inA:
46
47
48
         /* Add your code here */
49
50
         nor(outNOT, inA, inA);
51
52
53 ☆ endmodule
```

NOR gate만으로 OR를 구현할 경우 A, B의 NOR 연산을 한 값(anorb)을 자기 자신과 NOR 연산해줌으로서 만들어낼 수 있다.

NOR gate만으로 NOT을 구현할 경우 자기 자신과의 NOR 연산을 통해 만들어낼 수 있다.

NOR 연산만으로 AND. OR, NOT을 전부 구현할 수 있으므로, {NOR} 집합은 functionally complete하다.

Schematic 기능으로 생성한 회로도는 다음과 같다.



### 3. 결론

- 이번 실습을 통해 Verilog의 기초 문법을 익히고, gate-level modeling하는 방법을 숙지했다. Schematic 기능을 이용해 회로도를 생성하고, testbench 기능을 이용해 가상의 신호를 주며 simulation해볼 수 있었다. 또한, {AND, NOT}, {OR, NOT}, {NAND}, {NOR} 집합이 각각 functionally complete하다는 것을 증명할 수 있었다.