# 디지털시스템설계 실습 보고서

#### 3. 디코더와 멀티플렉서

20210716 최대현

# 1. 실습 개요

이번 실습에서는 Multiple-output 회로를 대표하는 디코더와 Multiple-input 회로를 대표하는 멀티플렉서의 기능을 이해하고 이를 사용해 회로를 구성한다. active-low decoder expansion을 이해하고 구현하고, 소수 판별기, 배수 검출기와 같은 특수목적 디코더를 구현하며, 5bit Majority function을 additional gate를 이용한 multiplexer simplify로 구현한다.

# 2. 이론적 배경

#### 1) 디코더(decoder)

디코더는 n개의 입력을 받아 최대  $2^n$ 개의 고유 출력을 가지는 회로다. n개의 이진 입력과  $2^n$ 개의 서로 다른 출력을 가지는 경우를 binary decoder라고 한다. decoder에는 data input 이외에 Enable input이 추가로 존재한다. Enable input은 디코더를 켜거나 끄기 위해서 사용된다.

| Х Ү                      | D3               | D2               | D1               | D0          |  |
|--------------------------|------------------|------------------|------------------|-------------|--|
| 0 0<br>0 1<br>1 0<br>1 1 | 0<br>0<br>0<br>1 | 0<br>0<br>1<br>0 | 0<br>1<br>0<br>0 | 1<br>0<br>0 |  |

사진 1: 디코더의 진리표

# 2) 디코더 확장(decoder expansion)

EN(enable input)을 사용하여 디코더를 켜거나 끌 수 있다는 점을 이용해 여러 개의 디코더를 연결하여 더 많은 수의 입력을 처리하는 것.

# 3) 특수 목적 디코더

# - 소수 판별기

주어진 입력이 소수일 때 참을 출력하는 디코더이다.

# - 배수 검출기

입력이 각각 2, 3, 5, 7의 배수인지를 나타내는 디코더이다. 이 때, 입력에 따라 하나의 출력에 대해서 여러 출력이 동시에 참일 수도 있다.

# 4) 멀티플렉서 (Multiplexer, MUX)

선택 신호에 따라 여러 입력 신호 중 하나를 골라 출력하는 장치이다. 주로  $2^n$ 개의 입력 신호 중 한 개를 선택하여 출력한다.  $2^n$ 개의 data input에 대해 n bit control input으로 조절하여 사용한다.

| S1 | S0 | Υ  |
|----|----|----|
| 0  | 0  | 10 |
| 0  | 1  | I1 |
| 1  | 0  | 12 |
| 1  | 1  | 13 |

# 사진 2: 4X1 멀티플렉서의 진리표

# 5) Majority / Minority function

홀수 개의 입력에 대해 다수 또는 소수를 차지하는 입력을 나타내는 함수.

# 3. 실험 전 준비

3-1. lab3\_1

Decoder expansion



3-2. lab3\_2

# i) 4 bit 소수 판별기



4 bit 소수 판별기를 K-map과 bool 연산법칙으로 simplify 하여 나타내면 다음과 같다.

F(A,B,C,D) = BC'D+B'CD+A'B'C+A'CD

# ii) 배수 검출기

# 2의 배수 검출기



F(A,B,C,D) = AD'+BD'+CD' = D'(A+B+C)

3의 배수 검출기

# 如如初初

| AD C | 00 | 01 | 4 | 10 |
|------|----|----|---|----|
| 00   | 0  | 0  | T | 0  |
| 01   | G  | 0  | D | 0  |
| 11   |    | D  | 0 | 0  |
| (0   | 0  | 0  | ס | ٥  |

F(A,B,C,D) = A'B'CD + A'BCD' + ABC'D' + ABCD + AB'C'D

# 5의 배수 검출기

tel my agon 1

| AD CO | ) | (1 | 10 |   |
|-------|---|----|----|---|
| 00 0  | 0 | 0  | 0  | L |
| 01 0  |   | 3  | 0  |   |
| 11 0  | o | 0  | D  |   |
| (O U  | U | 0  | 0  |   |

F(A,B,C,D) = A'BC'D+ABCD+AB'CD'

7의 배수 검출기

侧如分類

| AD C | 900 | 01 | d | 10 |
|------|-----|----|---|----|
| 00   | 0   | 0  | 0 | 0  |
| 01   | 0   | o  | 0 | D  |
| 11   | o   | v  | D | 0  |
| (0   | 0   | o  | 6 | D  |

F(A,B,C,D) = A'BCD+ABCD'

# /四部个路门

| AD C | 00 | 9 | (1 | 10 |
|------|----|---|----|----|
| 00   | 0  | 0 | 0  | 0  |
| 01   | Ó  | 0 | 0  | ō  |
| 11   | 0  | D | 0  | 0  |
| (0   | 6  | D |    | 0  |

F(A,B,C,D) = AB'CD

# 3-3. lab3\_3

# 5-bit majority function by 8X1 MUX

Majority function을 big endian 방식으로 input을 가져와서 구현하였고, 편의 상 하위 2 비트 (i0, i1)에 대해 additional gate를 구현하였다.

# Truth table

# Majority function

| Truth    | table |             |                 |               | F( 1         |
|----------|-------|-------------|-----------------|---------------|--------------|
|          |       | I4I, I2 Z Z | Majory Function |               | $F(r_0,r_1)$ |
| O        |       | 00000       | 0               |               |              |
| ı        |       | 00001       | 0               |               | 6            |
| ے        |       | 00010       | 0               | $\rightarrow$ | Ó            |
| 3        |       | 00011       | 0               |               |              |
| 4        |       | 00100       | 0               |               |              |
|          |       | 00101       | 0               | -)            | I.I          |
| 5        |       | 00110       | 0               |               | -0-1         |
| 4        |       | 00111       | 1               |               |              |
| 8        |       | 01000       | D               |               |              |
| 9        |       | 01001       | 0               | _             | T. T.        |
| (0       |       | 01010       | 0               | =             | $I_0 I_0$    |
| 1        |       | 61011       | 1               |               |              |
| (2       |       | 01100       | 0               |               |              |
| 13       |       | 0 1101      | (               | =             | るける          |
| 14       |       | 0 11 10 -   | <i>f</i>        | i.            |              |
| 15       |       | 0 (111      | 1               |               | T -          |
| (6       |       | 10001       | Ö               | $\Rightarrow$ | $I_0 L_1$    |
| (8       |       | 10010       | 0               |               |              |
| 49       |       | 10011       |                 |               |              |
| ەد       |       | (0   00     | 0               | -             | Io+I,        |
| 11<br>12 |       | 10 110      | j               | -             | 10-1         |
| 23       |       | 10111       | <u> </u>        |               |              |
| 4        |       | 11000       | 0               |               | CotII        |
| 7        | •     | 11001       | !               | <del>-)</del> | L0 (21       |
| 26<br>21 |       | 11010       | !               |               |              |
| 28       |       | 1(100       | - 1             |               |              |
| 29       |       | 11101       | i               | $\Rightarrow$ | 1            |
| 30       |       | 11110       | Ì               |               |              |
| 3 (      | Ì     | (1)         | ſ               |               |              |
|          |       |             |                 |               |              |

# 3. 5-bit majority function by 8×1 MUX



# 4. 본 실험

본 실험은 Verilog 프로그래밍으로 회로를 구현하며 진행되었다.

# 4-1. lab3\_1.v

Decoder expansion을 구현한 Verilog 코드이다.

#### wire [3:0] a:

```
decoder dO(en, in[3:2], a); // en 물려주는 2X4 decoder , output은 [3:0] wire여야 함 decoder d1(a[0], in[1:0], out[3:0]); // output 0~3 decoder d2(a[1], in[1:0], out[7:4]); // output 4~7 decoder d3(a[2], in[1:0], out[11:8]); // output 8~11 decoder d4(a[3], in[1:0], out[15:12]); // output 12~15
```

# <source code>



<Schematic 기능으로 출력한 회로도>



<simulation 결과>

# 4-2. lab3\_2.v

특수 목적 디코더를 구현한 코드이다. 이 때 0은 소수도, 배수도 아닌 것으로 처리했다. (각 decoder에 대해 output을 0으로 처리함)



# <Schematic 기능으로 출력한 회로도>



<source code>

| Name               | Value | ,0,000 n | 16       | ,2,000 ns | В    | 4,000 ns |    | 6,000 ns |                | ,8,000 ns |            | ,10,000 n | 8   | ,12,000 n | s          | 14,000 n | 18 |
|--------------------|-------|----------|----------|-----------|------|----------|----|----------|----------------|-----------|------------|-----------|-----|-----------|------------|----------|----|
| ✓ <b>™</b> in[3:0] | f     |          | <u> </u> | 2         | √ 3  | 4        |    | 6        | <del>/ 7</del> | 8         | <u>/ 9</u> | a         | У Ь |           | <u>√ d</u> | 9        |    |
| ₩ [3]              | 1     |          |          | 1         |      | 1        | /\ | 1        |                |           | Λ          | 1         | /   | 1         | Λ          | 1        |    |
| <b>₩</b> [2]       | 1     |          |          |           |      |          |    |          |                |           |            |           |     |           |            |          |    |
| ¥ [1]              | 1     |          |          |           |      |          |    |          |                |           |            |           |     |           |            |          |    |
| 10]                | 1     |          |          |           |      |          |    |          |                |           |            |           |     |           |            |          |    |
| out_prime          | 0     |          |          |           |      |          |    |          |                |           |            |           |     |           |            |          |    |
| ■ out_mul[4:0]     | 06    |          | 00       | 01        | χ α2 | 01       | 04 | 08       | 08             | 01        | \ œ        | 05        | 10  | 08        | 00         | 09       | χ  |
| 18 [4]             | 0     |          |          |           |      |          |    |          |                |           |            |           |     |           |            |          |    |
| 18 [3]             | 0     |          |          |           |      |          |    |          |                |           |            |           |     |           |            |          |    |
| 18 [2]             | 1     |          |          |           |      |          |    |          |                |           |            |           |     |           |            |          | Г  |
| 18 [1]             | 1     |          |          |           |      |          |    |          |                |           |            |           |     |           |            |          | Г  |
| 18 [0]             | 0     |          |          |           |      |          |    |          |                |           |            |           |     |           |            |          |    |
|                    |       |          |          |           |      |          |    |          |                |           |            |           |     |           |            |          |    |
|                    |       |          |          |           |      |          |    |          |                |           |            |           |     |           |            |          |    |
|                    |       |          |          |           |      |          |    |          |                |           |            |           |     |           |            |          |    |

<simulation 결과>

# 4-3. lab3\_3.v

5 bit majority function을 multiplexer로 출력하는데, additional gate를 이용해서 8X1 MUX로 구현한 코드이다.

```
wire [7:0] d_input;
assign c_input = in[4:2];
assign d_input[0] = 0;
assign d_input[1] = in[1]&in[0];
assign d_input[2] = in[1]&in[0];
assign d_input[3] = in[1]|in[0];
assign d_input[4] = in[1]&in[0];
assign d_input[5] = in[1]|in[0];
assign d_input[6] = in[1]|in[0];
assign d_input[7] = 1;
mux A(d_input, in[4:2], out);
```

#### <source code>



#### <Schematic 기능으로 출력한 회로도>



<simulation 결과>

# 5. 결론

Lab 3\_1에서는 지금까지 이론적으로만 해 봤던 decoder expansion을 직접 해 볼 수 있었고, lab 3\_2에서는 디코더를 응용하여 소수 판독기와 배수 검출기라는 특수 디코더를 구현해볼 수 있었다. 또한, lab 3\_3에서는 5비트, 즉 32개의 input이 필요한 multiplexer를 additional gate를 이용하여 8X1 multiplexer로 간단히 만들어볼 수 있었다.

# 6. 고찰

이번 실습에서는 이론적으로 학습했던 디코더와 멀티플렉서를 Verilog로 직접 구현해보는 시간을 가졌다. Schematic 기능과 testbench 코드를 이용하여 decoder expansion과 multiplexer simplify가 원활하게 되었음을 알 수 있었다. 또한, 기존에는 decoder라고 하면 여러 개의 output 중 하나씩만 출력하는 것들만 다뤘었는데, 배수 판별기에서는 여러 개의 output이 동시에 구현되는 것이 인상 깊었다. 유익한 수업이었다.