# Curso: Engenharia de Computação

Arquitetura de Computadores

Prof. Clayton J A Silva, MSc clayton.silva@professores.ibmec.edu.br



# IAS - a máquina de von Neumman Referência para as arquiteturas modernas



Gargalos: limitações de performance

Quais são os elementos das arquiteturas modernas?

# Elementos do sistema de computação

- Memória
- Barramento
- Processadores
- Dispositivos de Entrada/Saída

# Elementos do sistema de computação

- Memória
- Barramento
- Processadores
- Dispositivos de Entrada/Saída

# Elementos do sistema de computação

- Memória
- Barramento
- Processadores
- Dispositivos de Entrada/Saída

# Visão geral

- Unidade de controle: controla a operação da CPU e, portanto, do computador.
- Unidade lógica e aritmética (ULA): executa as funções de processamento de dados do computador.
- Registradores: proporciona armazenagem interna na CPU.
- Interconexão da CPU: alguns mecanismos que proporcionam comunicação entre a unidade de controle, ALU e registradores.



# Visão geral

Áreas funcionais



# Visão geral

#### Múltiplos núcleos (cores)

- A placa-mãe contém um *slot* ou um soquete para o chip do processador, o que geralmente contém múltiplos núcleos (cores) individuais, que é conhecido como processador *multicore*.
- Cada núcleo contém ULA, Lógica de instrução, cache L1
- Há também *slots* para os chips da memória, chips de controlador E/S e outros componentes-chave do computador.



## Estrutura interna

- Os componentes são interligados por um barramento interno do processador
- Registradores visíveis ao usuário: Uso geral; Dados; Endereços.
- Registradores de controle e de estado: PC, IR, MAR, MBR e de estado (PSW).
- O registrador PSW pode conter bits específicos para: sinal, zero, carry, ...



## Estrutura interna

- Os componentes são interligados por um barramento interno do processador
- Registradores visíveis ao usuário: Uso geral; Dados; Endereços.
- Registradores de controle e de estado: PC, IR, MAR, MBR e de estado (PSW).
- O registrador PSW pode conter bits específicos para: sinal, zero, carry, ...



# Set de instruções

- A operação do processador é determinada pelas instruções que ele executa, conhecidas como instruções de máquina ou instruções de computador.
- A coleção de diferentes instruções que o processador pode executar é conhecida como set (conjunto) de instruções.
- As instruções que podem ser interpretadas pelo processador, decodificadas pela UC.
- Cada instrução corresponde um comportamento específico
- Armazenadas em posições lineares de endereço
- Normalmente possuem visibilidade sobre alguns registradores



# Set de instruções

Os elementos de uma instrução de máquina são:

- A instrução pode ser dividida em dois campos, *opcode*, ou código da instrução; e *operando*.
- A referência aos dados usados pela operação.
- A referência ao resultado, ou seja, o destino da operação.
- A referência à próxima instrução.





## Set de instruções

Alternativas de projeto

RISC (Reduced Instruction Set Computing)

X

CISC (Complex Instruction Set Computing)

| Aspecto                        | RISC (Reduced Instruction Set<br>Computing)                                                                    | CISC (Complex Instruction Set Computing)                                                                               |
|--------------------------------|----------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------|
| Complexidade<br>das Instruções | Conjunto reduzido de instruções simples e de execução rápida.                                                  | Conjunto maior e mais complexo de instruções, permite operações complexas em uma instrução.                            |
| Ciclo de Instrução             | Instruções executadas em um único<br>ciclo de clock, aumentando a<br>previsibilidade e eficiência no pipeline. | Instruções podem levar múltiplos ciclos,<br>dificultando o pipeline, mas simplificando<br>operações complexas.         |
| Uso de<br>Registradores        | Maior uso de registradores, com mais<br>operações ocorrendo diretamente<br>neles, reduzindo acessos à memória. | Menor quantidade de registradores, com<br>acesso direto à memória para muitas<br>instruções.                           |
| Eficiência no<br>Pipeline      | Simplicidade das instruções e ciclo fixo favorecem a eficiência do pipeline, promovendo paralelismo.           | Complexidade das instruções pode dificultar o pipeline, mas menos instruções são necessárias para operações complexas. |
| Tamanho do<br>Código           | Requer mais instruções para tarefas<br>complexas, resultando em um código<br>geralmente maior.                 | Menor quantidade de instruções<br>necessárias para operações complexas,<br>gerando código mais compacto.               |
| Aplicações e<br>Desempenho     | Ideal para dispositivos móveis e<br>sistemas embarcados devido à<br>eficiência energética e velocidade.        | Preferido em desktops e servidores, onde a compatibilidade e execução de tarefas complexas são essenciais.             |
| Exemplos de<br>Processadores   | ARM, MIPS, SPARC                                                                                               | x86 (Intel e AMD)                                                                                                      |

#### Estágios do ciclo de instruções

- **Buscar a instrução** (**FI do inglês**, *Fetch Instruction*): ler a próxima instrução esperada em um *buffer*.
- Decodificar a instrução (DI): decodificar o opcode e o operando.
- Calcular endereço do operando (CO): calcular o endereço efetivo de cada operando origem.
- Buscar os operandos (FO do inglês, Fetch Operands): ler cada operando da memória/registradores.
- Executar a instrução (EI): efetuar a operação indicada e armazenar o resultado, se houver.
- Escrever o operando (WO do inglês, Write Operands): armazenar o resultado na memória/registradores.

## Estágios do ciclo de instruções

- Os estágios possuem duração aproximadamente igual
- Os estágios são independentes
- A execução da tarefa em cada estágio é simultânea, ou seja, paralela
- Não há conflito quando estágios diferentes precisam acessar memória
- Deve-se prever uma saída para instruções de desvio

|             |    |    | Tempo | )  | _  |    |    |    |    |    |    |    |    |    |
|-------------|----|----|-------|----|----|----|----|----|----|----|----|----|----|----|
|             |    |    |       |    |    |    |    |    |    |    |    |    |    |    |
|             | 1  | 2  | 3     | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 |
| Instrução 1 | FI | DI | CO    | FO | EI | wo |    |    |    |    |    |    |    |    |
| Instrução 2 |    | FI | DI    | со | FO | EI | wo |    |    |    |    |    |    |    |
| Instrução 3 |    |    | FI    | DI | CO | FO | EI | wo |    |    |    |    |    |    |
| Instrução 4 |    |    |       | FI | DI | co | FO | EI | wo |    |    |    |    |    |
| Instrução 5 |    |    |       |    | FI | DI | CO | FO | EI | wo |    |    |    |    |
| Instrução 6 |    |    |       |    |    | FI | DI | СО | FO | EI | wo |    |    |    |
| Instrução 7 |    |    |       |    |    |    | FI | DI | со | FO | EI | wo |    |    |
| Instrução 8 |    |    |       |    |    |    |    | FI | DI | со | FO | EI | wo |    |
| Instrução 9 |    |    |       |    |    |    |    |    | FI | DI | co | FO | EI | wo |

## Ganho de desempenho

 Pode-se comparar o ganho de desempenho entre uma arquitetura sem e uma com pipeline pela relação

$$G = \frac{T_{s/pipe}}{T_{c/pipe}}$$

- O tempo s/pipe é calculado admitindo n instruções e um tempo t em cada estágio, logo para 6 estágios:  $T_{s/pipe}=6.\,n.\,t$
- O tempo c/pipe será  $T_{c/pipe} = 6.t + (n-1)t = (5+n)t$
- Portanto o ganho será

$$G = \frac{6n}{(5+n)}$$

#### com desvio incondicional

|       |    | FI         | DI         | CO         | FO         | EI         | WO         |
|-------|----|------------|------------|------------|------------|------------|------------|
|       | 1  | <b>I</b> 1 |            |            |            |            |            |
|       | 2  | <b>I2</b>  | I1         |            |            |            |            |
| Tempo | 3  | 13         | I2         | I1         |            |            |            |
|       | 4  | <b>I4</b>  | 13         | <b>I2</b>  | I1         |            |            |
|       | 5  | 15         | I4         | 13         | I2         | I1         |            |
|       | 6  | <b>I</b> 6 | 15         | <b>I</b> 4 | I3         | I2         | <b>I</b> 1 |
|       | 7  | <b>I7</b>  | <b>I</b> 6 | 15         | <b>I</b> 4 | 13         | <b>I2</b>  |
|       | 8  | 18         | 17         | <b>I</b> 6 | I5         | I4         | 13         |
|       | 9  | <b>I</b> 9 | 18         | I7         | <b>I</b> 6 | 15         | <b>I4</b>  |
| ,     | 10 |            | <b>I</b> 9 | 18         | I7         | <b>I</b> 6 | 15         |
|       | 11 |            |            | 19         | 18         | <b>I7</b>  | <b>I</b> 6 |
|       | 12 |            |            |            | <b>I</b> 9 | 18         | 17         |
|       | 13 |            |            |            |            | <b>I</b> 9 | 18         |
|       | 14 |            |            |            |            |            | 19         |

|    | FI         | DI         | CO        | FO  | EI  | wo  |
|----|------------|------------|-----------|-----|-----|-----|
| 1  | I1         |            |           |     |     |     |
| 2  | I2         | I1         |           |     |     |     |
| 3  | I3         | I2         | I1        |     |     |     |
| 4  | <b>I</b> 4 | I3         | 12        | I1  |     |     |
| 5  | 15         | <b>I</b> 4 | 13        | I2  | I1  |     |
| 6  | <b>I</b> 6 | 15         | <b>I4</b> | 13  | I2  | I1  |
| 7  | I7         | <b>I</b> 6 | I5        | I4  | 13  | I2  |
| 8  | I15        |            |           |     |     | 13  |
| 9  | <b>I16</b> | I15        |           |     |     |     |
| 10 |            | I16        | I15       |     |     |     |
| 11 |            |            | I16       | I15 |     |     |
| 12 |            |            |           | I16 | I15 |     |
| 13 |            |            |           |     | I16 | I15 |
| 14 |            |            |           |     |     | I16 |



#### Classificação das instruções

# Modos de endereçamento como a instrução indica a localização do dado na arquitetura

- imediato
- direto
- indireto
- relativo ou indexado
- •

#### Tipos de ação

- Aritméticas e lógicas
- Desvio condicional e incondicional
- Transferência de dados
- Controle

#### Classificação das instruções

#### Número de campos do operando

- Sem operando (zero-op): Não possuem operandos explícitos, geralmente operando com acumuladores ou registradores padrão.
- Instruções monádicas (um operando): Contêm um único operando explícito.
- Instruções diádicas (dois operandos): Possuem dois operandos explícitos.
  Comum em operações aritméticas ou lógicas.
- Instruções triádicas (três operandos): Possuem três operandos explícitos. Por exemplo, instruções que especificam dois operandos de entrada e um de saída.

### Endereçamento imediato, desvio, monádica

- operando contém o próprio dado
- dado é buscado juntamente na busca da instrução
- a execução da instrução tipicamente mais rápida

#### Exemplo

Considerando o set de instruções do Atmeg2560,

JMP k

operação: PC ← k, carrega no Contador de Programa o valor do operando

## Endereçamento direto, transferência de dados, diádica

- operando contém o endereço do dado em memória
- execução da instrução requer, em consequência, uma busca da instrução, seguida da busca ao dado armazenado no endereço

#### Exemplo

Considerando o set de instruções do Atmeg2560,

#### LDS Rd, k

operação: Rd ← [k], carrega no registrador de uso geral Rd o valor armazenado no endereço k da memória

## Endereçamento indireto, transferência de dados, diádica

- operando carrega um dado ou lê um dado em memória
- endereço que aponta ao dado está contido em um registrador.
- endereço nessa forma é chamado de ponteiro.

#### Exemplo

Considerando o set de instruções do Atmeg2560,

#### LD Rd, X

operação: Rd  $\leftarrow$  [X], carrega no registrador de uso geral Rd o valor armazenado no endereço da memória cujo valor está armazenado no registrador de endereço X – r27,r26

### Endereçamento relativo, desvio, monádica

- operando indica o desvio relativo da execução
- altera o PC em um valor k

#### Exemplo

Considerando o set de instruções do Atmeg2560,

#### RJMP k

operação: PC  $\leftarrow$  PC + 1 + k, desvia a próxima instrução para o endereço 2k+1



IBMEC.BR

- f)/IBMEC
- in IBMEC
- @IBMEC\_OFICIAL
- @@IBMEC

