# Curso: Engenharia de Computação

Arquitetura de Computadores

Prof. Clayton J A Silva, MSc clayton.silva@professores.ibmec.edu.br



# Microcontrolador Atmel ATmega V-2560



# Manual do microcontrolador

Atmel Atmel

#### Atmel ATmega640/V-1280/V-1281/V-2560/V-2561/V

#### Atmel ATmega640/V-1280/V-1281/V-2560/V-2561/V

8-bit Atmel Microcontroller with 16/32/64KB In-System Programmable Flash

#### DATASHEET

#### **Features**

- High Performance, Low Power Atmel® AVR® 8-Bit Microcontroller
- Advanced RISC Architecture
- 135 Powerful Instructions Most Single Clock Cycle Execution
- 32 x 8 General Purpose Working Registers
- Fully Static Operation
- Up to 16 MIPS Throughput at 16MHz
- On-Chip 2-cycle Multiplier
- High Endurance Non-volatile Memory Segments
  - 64K/128K/256KBytes of In-System Self-Programmable Flash
  - 4Kbytes EEPROM
  - 8Kbytes Internal SRAM
  - Write/Erase Cycles:10,000 Flash/100,000 EEPROM
  - Data retention: 20 years at 85°C/ 100 years at 25°C
  - Optional Boot Code Section with Independent Lock Bits
  - In-System Programming by On-chip Boot Program
     True Read-While-Write Operation
  - Programming Lock for Software Security
- Endurance: Up to 64Kbytes Optional External Memory Space
- Atmel<sup>®</sup> QTouch<sup>®</sup> library support
- Capacitive touch buttons, sliders and wheels
- QTouch and QMatrix acquisition
- Up to 64 sense channels JTAG (IEEE<sup>®</sup> std. 1149.1 compliant) Interface
- Boundary-scan Capabilities According to the JTAG Standard
- Extensive On-chip Debug Support
- Programming of Flash, EEPROM, Fuses, and Lock Bits through the JTAG Interface

#### Peripheral Features

- Two 8-bit Timer/Counters with Separate Prescaler and Compare Mode
- Four 16-bit Timer/Counter with Separate Prescaler, Compare- and Capture Mode
- Real Time Counter with Separate Oscillator
- Four 8-bit PWM Channels
- Six/Twelve PWM Channels with Programmable Resolution from 2 to 16 Bits
- (ATmega1281/2561, ATmega640/1280/2560)
- Output Compare Modulator
- 8/16-channel, 10-bit ADC (ATmega1281/2561, ATmega640/1280/2560)
- Two/Four Programmable Serial USART (ATmega1281/2561, ATmega640/1280/2560)
- Master/Slave SPI Serial Interface
- Byte Oriented 2-wire Serial Interface
- Programmable Watchdog Timer with Separate On-chip Oscillator
- On-chip Analog Comparator
- Interrupt and Wake-up on Pin Change

#### Special Microcontroller Features

- Power-on Reset and Programmable Brown-out Detection
- Internal Calibrated Oscillator
- External and Internal Interrupt Sources
- Six Sleep Modes: Idle, ADC Noise Reduction, Power-save, Power-down, Standby, and Extended Standby

- 54/86 Programmable I/O Lines (ATmega1281/2561, ATmega640/1280/2560)
- 64-pad QFN/MLF, 64-lead TQFP (ATmega1281/2561)
- 100-lead TQFP, 100-ball CBGA (ATmega640/1280/2560)
- RoHS/Fully Green
- Temperature Range:
- -40°C to 85°C Industrial
- Ultra-Low Power Consumption - Active Mode: 1MHz, 1.8V: 500µA
  - Power-down Mode: 0.1µA at 1.8V
- Speed Grade:
  - ATmega640V/ATmega1280V/ATmega1281V:
  - 0 4MHz @ 1.8V 5.5V, 0 8MHz @ 2.7V 5.5V
  - ATmega2560V/ATmega2561V:
  - 0 2MHz @ 1.8V 5.5V, 0 8MHz @ 2.7V 5.5V
  - ATmega640/ATmega1280/ATmega1281: • 0 - 8MHz @ 2.7V - 5.5V, 0 - 16MHz @ 4.5V - 5.5V
  - ATmega2560/ATmega2561:
- 0 16MHz @ 4.5V 5.5V

- Arquitetura RISC
- 135 instruções
- Até 16 MIPS em 16 MHz
- Flash 256 kB
- 32 registradores de 8 bits
- 4 kB EEPROM
- 8 kB SRAM
- Periféricos
  - 4 canais PWM de 8 bits
  - 16 canais conversor AD
  - • •

Microcontroladores

Circuitos integrados que possuem internamente todos os componentes necessário ao seu funcionamento (exceto fonte de alimentação). Microcontroladores são computadores de um único chip.



# Pinagem





# Overview da arquitetura





# REGISTRADORES DE USO GERAL

32 (trinta e dois) registradores de uso geral com capacidade de armazenar 8 bits cada, para uso geral e cujo tempo de acesso é de



# Contador de Programa (PC)

Registrador de **16-bits** que armazena o endereço da próxima instrução na FPM



# Registrador de Status

Registrador de **8-bits** que armazena o resultado da instrução aritmética mais recentemente executada



# Registrador de Instrução

Registrador de **4-bits** que armazena o endereço da próxima instrução



Além desses registradores, o microcontrolador possui 64 registradores de I/O.



## Memória FPM Flash

Memória Flash com capacidade de 256 kB, palavras de 16-bits, dividida em duas seções: a seção de boot do programa e a seção do programa de aplicação.



# Memória SRAM

Memória com capacidade para armazenamento de dados de 64 kB



## Memória EEPROM

Memória com capacidade para armazenamento de dados de 4 Kb para leitura e escrita de bytes

# Endereçamento Atmel ATmega V-2560



# Endereçamento *Flash* = boot + aplicação

Program Flash Memory Map

Address (HEX)

0 Application Flash Section

0x7FFF/0xFFFF/0x1FFFF

**Boot Flash Section** 

# Endereçamento da área de dados

## Data Memory Map

### Address (HEX)

0 - 1F

20 - 5F

60 - 1FF

200

21FF

2200

**FFFF** 

| 32 Registers                   |
|--------------------------------|
| 64 I/O Registers               |
| 416 External I/O Registers     |
| Internal SRAM<br>(8192 × 8)    |
| External SRAM<br>(0 - 64K × 8) |

# Endereçamento de registradores de uso geral



# Registradores ponteiros X,Y,Z

| Registrador X | R27  | R26  |
|---------------|------|------|
| Endereços     | 0x1B | 0x1A |
| Registrador Y | R29  | R28  |
| Endereços     | 0x1D | 0x1C |
| Registrador Z | R31  | R30  |
| Endereços     | 0x1F | 0x1E |

# Registrador de Status

The AVR Status Register – SREG – is defined as:



- Bit 2: N Indica um resultado negativo em operação lógica e aritmética
- Bit 1: Z Indica um resultado zero em operação lógica e aritmética
- Bit 0: C Indica um carry em operação lógica e aritmética

# Set de instruções Microcontrolador Atmel ATmega V-2560



# Set de instruções

Ver manual AVR Instruction Set Manual



# **AVR® Instruction Set Manual**

# **AVR® Instruction Set Manual**

### Introduction

This manual gives an overview and explanation of every instruction available for 8-bit AVR® devices. Each instruction has its own section containing functional description, it's opcode, and syntax, the end state of the status register, and cycle times.

The manual also contains an explanation of the different addressing modes used by AVR devices and an appendix listing all modern AVR devices and what instruction it has available.

# Set de instruções

#### 5.69 LDI – Load Immediate



### 5.69.2 Status Register (SREG) and Boolean Formula

| L                | 1               | Н  | S | V | N                | Z | С |
|------------------|-----------------|----|---|---|------------------|---|---|
| : <del>-</del> : | : <del></del> : | 11 | - |   | 2 <del>-</del> 2 | - | - |

<u>Set de instruções – Lógicas e aritméticas</u>

| Mnemonics      | Operands          | Description                              | Operation                           | Flags         | #Clocks |
|----------------|-------------------|------------------------------------------|-------------------------------------|---------------|---------|
| ARITHMETIC AND | LOGIC INSTRUCTION | NS.                                      | 20.1                                | jac .         | Tr.     |
| ADD            | Rd, Rr            | Add two Registers                        | Rd ← Rd + Rr                        | Z, C, N, V, H | 1       |
| ADC            | Rd, Rr            | Add with Carry two Registers             | Rd ← Rd + Rr + C                    | Z, C, N, V, H | 1       |
| ADIW           | RdI,K             | Add Immediate to Word                    | Rdh:Rdl ← Rdh:Rdl + K               | Z, C, N, V, S | 2       |
| SUB            | Rd, Rr            | Subtract two Registers                   | Rd ← Rd - Rr                        | Z, C, N, V, H | 1       |
| SUBI           | Rd, K             | Subtract Constant from Register          | Rd ← Rd - K                         | Z, C, N, V, H | 1       |
| SBC            | Rd, Rr            | Subtract with Carry two Registers        | Rd ← Rd - Rr - C                    | Z, C, N, V, H | 1       |
| SBCI           | Rd, K             | Subtract with Carry Constant from Reg.   | Rd ← Rd - K - C                     | Z, C, N, V, H | 1       |
| SBIW           | RdI,K             | Subtract Immediate from Word             | Rdh:Rdl ← Rdh:Rdl - K               | Z, C, N, V, S | 2       |
| AND            | Rd, Rr            | Logical AND Registers                    | Rd ← Rd • Rr                        | Z, N, V       | 1       |
| ANDI           | Rd, K             | Logical AND Register and Constant        | Rd ← Rd • K                         | Z, N, V       | 1       |
| OR             | Rd, Rr            | Logical OR Registers                     | Rd ← Rd v Rr                        | Z, N, V       | 1       |
| ORI            | Rd, K             | Logical OR Register and Constant         | Rd ← Rd v K                         | Z, N, V       | 1       |
| EOR            | Rd, Rr            | Exclusive OR Registers                   | Rd ← Rd ⊕ Rr                        | Z, N, V       | 1       |
| СОМ            | Rd                | One's Complement                         | Rd ← 0xFF – Rd                      | Z, C, N, V    | 1       |
| NEG            | Rd                | Two's Complement                         | Rd ← 0x00 – Rd                      | Z, C, N, V, H | 1       |
| SBR            | Rd,K              | Set Bit(s) in Register                   | Rd ← Rd v K                         | Z, N, V       | 1       |
| CBR            | Rd,K              | Clear Bit(s) in Register                 | $Rd \leftarrow Rd \cdot (0xFF - K)$ | Z, N, V       | 1       |
| INC            | Rd                | Increment                                | Rd ← Rd + 1                         | Z, N, V       | 1       |
| DEC            | Rd                | Decrement                                | Rd ← Rd – 1                         | Z, N, V       | 1       |
| TST            | Rd                | Test for Zero or Minus                   | Rd ← Rd • Rd                        | Z, N, V       | 1       |
| CLR            | Rd                | Clear Register                           | Rd ← Rd ⊕ Rd                        | Z, N, V       | 1       |
| SER            | Rd                | Set Register                             | Rd ← 0xFF                           | None          | 1       |
| MUL            | Rd, Rr            | Multiply Unsigned                        | R1:R0 ← Rd x Rr                     | Z, C          | 2       |
| MULS           | Rd, Rr            | Multiply Signed                          | R1:R0 ← Rd x Rr                     | Z, C          | 2       |
| MULSU          | Rd, Rr            | Multiply Signed with Unsigned            | R1:R0 ← Rd x Rr                     | Z, C          | 2       |
| FMUL           | Rd, Rr            | Fractional Multiply Unsigned             | R1:R0 ← (Rd x Rr) << 1              | Z, C          | 2       |
| FMULS          | Rd, Rr            | Fractional Multiply Signed               | R1:R0 ← (Rd x Rr) << 1              | Z, C          | 2       |
| FMULSU         | Rd, Rr            | Fractional Multiply Signed with Unsigned | R1:R0 ← (Rd x Rr) << 1              | Z, C          | 2       |

Set de instruções – Deslocamento

|             |                 | Jet de matide                    | Desideatified                              | 150  |      |
|-------------|-----------------|----------------------------------|--------------------------------------------|------|------|
| DATA TRANSF | ER INSTRUCTIONS |                                  |                                            |      | - 53 |
| MOV         | Rd, Rr          | Move Between Registers           | Rd ← Rr                                    | None | 1    |
| MOVW        | Rd, Rr          | Copy Register Word               | Rd+1:Rd ← Rr+1:Rr                          | None | 1    |
| LDI         | Rd, K           | Load Immediate                   | Rd ← K                                     | None | 1    |
| LD          | Rd, X           | Load Indirect                    | Rd ← (X)                                   | None | 2    |
| LD          | Rd, X+          | Load Indirect and Post-Inc.      | $Rd \leftarrow (X), X \leftarrow X + 1$    | None | 2    |
| LD          | Rd, - X         | Load Indirect and Pre-Dec.       | $X \leftarrow X - 1$ , $Rd \leftarrow (X)$ | None | 2    |
| LD          | Rd, Y           | Load Indirect                    | Rd ← (Y)                                   | None | 2    |
| LD          | Rd, Y+          | Load Indirect and Post-Inc.      | $Rd \leftarrow (Y), Y \leftarrow Y + 1$    | None | 2    |
| LD          | Rd, - Y         | Load Indirect and Pre-Dec.       | $Y \leftarrow Y - 1$ , $Rd \leftarrow (Y)$ | None | 2    |
| LDD         | Rd,Y+q          | Load Indirect with Displacement  | $Rd \leftarrow (Y + q)$                    | None | 2    |
| LD          | Rd, Z           | Load Indirect                    | Rd ← (Z)                                   | None | 2    |
| LD          | Rd, Z+          | Load Indirect and Post-Inc.      | $Rd \leftarrow (Z), Z \leftarrow Z+1$      | None | 2    |
| LD          | Rd, -Z          | Load Indirect and Pre-Dec.       | $Z \leftarrow Z - 1$ , $Rd \leftarrow (Z)$ | None | 2    |
| LDD         | Rd, Z+q         | Load Indirect with Displacement  | $Rd \leftarrow (Z + q)$                    | None | 2    |
| LDS         | Rd, k           | Load Direct from SRAM            | Rd ← (k)                                   | None | 2    |
| ST          | X, Rr           | Store Indirect                   | (X) ← Rr                                   | None | 2    |
| ST          | X+, Rr          | Store Indirect and Post-Inc.     | $(X) \leftarrow Rr, X \leftarrow X + 1$    | None | 2    |
| ST          | - X, Rr         | Store Indirect and Pre-Dec.      | $X \leftarrow X - 1$ , $(X) \leftarrow Rr$ | None | 2    |
| ST          | Y, Rr           | Store Indirect                   | (Y) ← Rr                                   | None | 2    |
| ST          | Y+, Rr          | Store Indirect and Post-Inc.     | $(Y) \leftarrow Rr, Y \leftarrow Y + 1$    | None | 2    |
| ST          | - Y, Rr         | Store Indirect and Pre-Dec.      | $Y \leftarrow Y - 1$ , $(Y) \leftarrow Rr$ | None | 2    |
| STD         | Y+q,Rr          | Store Indirect with Displacement | $(Y + q) \leftarrow Rr$                    | None | 2    |
| ST          | Z, Rr           | Store Indirect                   | (Z) ← Rr                                   | None | 2    |
| ST          | Z+, Rr          | Store Indirect and Post-Inc.     | $(Z) \leftarrow Rr, Z \leftarrow Z + 1$    | None | 2    |
| ST          | -Z, Rr          | Store Indirect and Pre-Dec.      | $Z \leftarrow Z - 1$ , $(Z) \leftarrow Rr$ | None | 2    |
| STD         | Z+q,Rr          | Store Indirect with Displacement | (Z + q) ← Rr                               | None | 2    |
| STS         | k, Rr           | Store Direct to SRAM             | (k) ← Rr                                   | None | 2    |
| LPM         |                 | Load Program Memory              | R0 ← (Z)                                   | None | 3    |
| LPM         | Rd, Z           | Load Program Memory              | Rd ← (Z)                                   | None | 3    |
|             |                 |                                  |                                            |      |      |

# Set de instrucões – Deslocamento

|                            |          |                                  | <u> </u>                              | 1147 |   |
|----------------------------|----------|----------------------------------|---------------------------------------|------|---|
| DATA TRANSFER INSTRUCTIONS |          |                                  |                                       |      |   |
| LPM                        | Rd, Z+   | Load Program Memory and Post-Inc | $Rd \leftarrow (Z), Z \leftarrow Z+1$ | None | 3 |
| ELPM                       | 38 111   | Extended Load Program Memory     | R0 ← (RAMPZ:Z)                        | None | 3 |
| ELPM                       | Rd, Z    | Extended Load Program Memory     | Rd ← (RAMPZ:Z)                        | None | 3 |
| ELPM                       | Rd, Z+   | Extended Load Program Memory     | Rd ← (RAMPZ:Z), RAMPZ:Z ← RAMPZ:Z+1   | None | 3 |
| SPM                        | 42<br>45 | Store Program Memory             | (Z) ← R1:R0                           | None |   |
| IN                         | Rd, P    | In Port                          | Rd ← P                                | None | 1 |
| OUT                        | P, Rr    | Out Port                         | P ← Rr                                | None | 1 |
| PUSH                       | Rr       | Push Register on Stack           | STACK ← Rr                            | None | 2 |
| POP                        | Rd       | Pop Register from Stack          | Rd ← STACK                            | None | 2 |

# Microchip Studio 7

## Manual IDE

| bout Microchip Studio for AVR® and SAM Devices                                                                 | >                                             |
|----------------------------------------------------------------------------------------------------------------|-----------------------------------------------|
| SAM STUDIO KIT INTEGRATION                                                                                     | AVR DEVICES                                   |
| © 2020 Microship Tochnology, Inc.                                                                              | ww.microchip.com/<br>ww.microchip.com/support |
| OS Version: Microsoft Windows NT 6.2.9200.0 (Platform: Win32NT)  View Installed Components: Atmel Kits         | ~                                             |
| Installed Packages: Atmel Kits - 7.0.132 Atmel Kits (7.0.132)                                                  | Copy to clipboard                             |
| Package details: Atmel Kits Version: 7.0.132 Package GUID: 6F4B8FE4-C464-4916-8B43-AC92431C1CDF Company: Atmel | MICROCHIE                                     |
|                                                                                                                | ОК                                            |



# Ver manual AVR Assembler



# **AVR Assembler**

## **AVR Assembler**

#### **Preface**

Welcome to the Microchip AVR® Assembler.

The Assembler generates fixed code allocations, consequently no linking is necessary.

The AVR Assembler is the assembler formerly known as AVR Assembler 2 (AVRASM2). The former AVRASM distributed with AVR Studio<sup>®</sup> 4 has now been obsoleted and will not be distributed with current products.

For documentation on the instruction set of the AVR family of microcontrollers, refer to the 8-bit AVR Instruction Set Manual.

# Ver manual da IDE



# **Atmel Studio 7 User Guide**

## **Atmel Studio 7**

#### Preface

Atmel Studio is an Integrated Development Environment (IDE) for writing and debugging AVR®/ARM® applications in Windows® XP/Windows Vista®/Windows 7/8 environments. Atmel Studio provides a project management tool, source file editor, simulator, assembler, and front-end for C/C++, programming, and on-chip debugging.

Atmel Studio supports the complete range of Microchip AVR tools. Each new release contains the latest updates for the tools as well as support for new AVR/ARM devices.

Atmel Studio has a modular architecture, which allows interaction with 3<sup>rd</sup> party software vendors. GUI plugins and other modules can be written and hooked to the system. Contact Microchip for more information.





















Ln 1 Col 1 Ch 1 INS

# ATmega 2560





# Aplicações em *assembly* para o AVR *Assembler*



# Sintaxe

| 4. | AVR  | Assembler Syntax                | .12  |
|----|------|---------------------------------|------|
|    | 4.1. | Keywords                        | .12  |
|    | 4.2. | Preprocessor Directives         | . 12 |
|    | 4.3. | Comments                        | .12  |
|    | 4.4. | Line Continuation               | . 12 |
|    | 4.5. | Integer Constants               | . 12 |
|    | 4.6. | Strings and Character Constants | . 12 |
|    | 4.7. | Multiple Instructions per Line  | 13   |
|    | 4.8. | Operands                        |      |

# Instruções do set de instruções

O AVR Assembler reconhece instruções do set de instruções do processador diretamente convertidas para o processador.

Exemplos:

| ADC - Add with Carry                                       |                 |
|------------------------------------------------------------|-----------------|
| ADD – Add without Carry                                    | 24              |
| ADIW – Add Immediate to Word                               | 25              |
| AND – Logical AND                                          | 26              |
| ANDI – Logical AND with Immediate                          | 27              |
| ASR – Arithmetic Shift Right                               | 28              |
| BCLR – Bit Clear in SREG                                   | 29              |
| BLD – Bit Load from the T Bit in SREG to a Bit in Register |                 |
| BRBC - Branch if Bit in SREG is Cleared                    | 31              |
| BRBS – Branch if Bit in SREG is Set                        | 32              |
| BRCC – Branch if Carry Cleared                             | <mark>33</mark> |
| BRCS – Branch if Carry Set                                 | 34              |
| BREAK - Break                                              | 35              |
| BREQ – Branch if Equal                                     | 35              |
| BRGE – Branch if Greater or Equal (Signed)                 | 36              |
| BRHC – Branch if Half Carry Flag is Cleared                | 37              |
| BRHS – Branch if Half Carry Flag is Set                    | 38              |
| BRID – Branch if Global Interrupt is Disabled              | 39              |

# Diretivas

O assembler reconhece também as chamadas diretivas, que não são os comandos do processador, mas orientam o comportamento do assembler na transformação do nível de montagem para o nível ISA.

#### Exemplos:

|            | mbler Directives      |    |
|------------|-----------------------|----|
|            | BYTE                  |    |
|            | CSEG                  |    |
| 5.3.       | CSEGSIZE              |    |
| 5.4.       | DB                    |    |
| 5.5.       | DD                    |    |
| 5.6.       | DEF                   |    |
| 5.7.       | DQ                    |    |
| 5.8.       | DSEG                  |    |
|            | DW                    |    |
|            | ELIF and ELSE         |    |
|            | ENDIF                 |    |
|            | ENDM and ENDMACRO     |    |
|            | EQU                   |    |
|            | ERROR                 |    |
|            | ESEG                  |    |
|            | IF, IFDEF, and IFNDEF |    |
| 5.17.      | INCLUDE               | TS |
|            | LIST                  |    |
|            | LISTMAC               |    |
|            | MACRO                 |    |
|            | MESSAGE               |    |
| . ڪ ڪ ۽ اپ |                       |    |

# Label

As instruções de desvio podem remeter a um endereço ou a um *label* (rótulo), que marca a linha do código para a qual a próxima instrução deve ser executada.

#### Exemplo

```
; Exemplo label
ldi r26,0x00
ldi r27,0x02
jmp rotulo
ldi r19,0x11
rotulo: ldi r19,0x33
st x,r19
```

# Macros

A diretiva MACRO informa ao Assembler que este é o início de uma macro. Leva o **nome da macro** como parâmetro e pode ter até 10 parâmetros. A definição da macro é encerrada por uma diretiva ENDMACRO.

#### Sintaxe:

```
;Realiza a soma de dois registradores r16 e r17 e carrega na posição de memoria definida por X .MACRO soma add r16,r17 st X,r16 inc r26 jmp rotulo .ENDMACRO

;Exemplo MACRO ldi r27,0x02 ;Inicializa X ldi r26,0x00 ldi r16,0x03 ldi r17,0x2a rotulo: soma
```

# Diretiva .def

Define um nome simbólico em um registrador. Permite que sejam referenciados por meio do símbolo e que pode ser usado no programa.

Sintaxe:

```
;Atribui representacao simbolica aos registradores
.def var1=r16
.def var2=r17
.def x1=r27
.def x0=r26
;Define MARCO
.MACRO soma
add var1, var2
st X, var1
inc x0
jmp rotulo
. ENDMACRO
;Corpo do codigo
ldi x1,0x02
ldi x0,0x00
ldi var1,0x03
ldi var2,0x2a
rotulo:soma
```

#### Diretivas .equ/.set

- Definem um símbolo igual a uma expressão. Atribuem um valor a um rótulo, que ser usado em expressões posteriores.
- .EQU. O rótulo é uma constante e não pode ser alterado ou redefinido.
- SET. Ao contrário do EQU, o rótulo pode ser alterado (redefinido) posteriormente no programa.

#### Sintaxe:

```
.def var1=r16
.def var2=r17
.equ delta=0x030a
;Define MARCO
.MACRO soma
add var1, var2
st X, var1
inc r26
jmp rotulo
. ENDMACRO
;Corpo do codigo
ldi r27,0x02
ldi r26,0x00
ldi var1,0x03
lds var2,delta
rotulo:soma
```

;Atribui representacao simbolica aos registradores

```
;Atribui representacao simbolica aos registradores
.def var1=r16
.def var2=r17
.set delta=0x030a
;Define MARCO
.MACRO soma
add var1, var2
st X, var1
inc r26
.set delta=delta+0x0002
jmp rotulo
. ENDMACRO
;Corpo do codigo
ldi r27,0x02
ldi r26,0x00
ldi var1,0x03
lds var2, delta
rotulo:soma
```

# Diretivas .cseg/.dseg

- .CSEG. Segmento de código. Define o início de um Segmento de Código. Um arquivo pode ter vários segmentos distintos, que são concatenados quando montados. A diretiva não leva nenhum parâmetro.
- .DSEG. Segmento de dados. Define o início de um segmento de dados. Um arquivo pode consistir em vários segmentos de dados, que são concatenados em um único segmento de dados quando montados. A diretiva não leva nenhum parâmetro

# Diretivas .cseg/.dseg

```
;Atribui representacao simbolica aos registradores
.DSEG
.def var1=r16
.def var2=r17
.set delta=0x030a
.CSEG
;Define MARCO
.MACRO soma
add var1, var2
st X, var1
inc r26
.set delta=delta+0x0002
jmp rotulo
. ENDMACRO
;Corpo do codigo
ldi r27,0x02
ldi r26,0x00
ldi var1,0x03
lds var2, delta
rotulo:soma
```

# Aplicações - Exemplos



Carregar os valores decimais 1 a 16 nos registradores internos do processador R16 a R31.



Instruções Idi rd,K
 onde 16≤d ≤31, 0≤K≤255

```
main.asm ≠ X Start Page
                                                                                                           Registers
                                                                                                            R00 = 0 \times 00 R01 = 0 \times 00 R02 = 0 \times 00 R03 = 0 \times 00 R04 = 0 \times 00 R05 = 0 \times 00
     ; AssemblerApplication1.asm
                                                                                                              R06 = 0 \times 00 R07 = 0 \times 00 R08 = 0 \times 00 R09 = 0 \times 00 R10 = 0 \times 00 R11 = 0 \times 00
                                                                                                              R12 = 0x00 R13 = 0x00 R14 = 0x00 R15 = 0x00 R16 = 0x01 R17 = 0x02
                                                                                                              R18 = 0x03 R19 = 0x04 R20 = 0x05 R21 = 0x06 R22 = 0x07 R23 = 0x08
     ; Data: 01/11/2021 19:03:51
                                                                                                              R24 = 0x09 R25 = 0x0A R26 = 0x0B R27 = 0x0C R28 = 0x0D R29 = 0x0E
     ; Autor : clayton j a silva
                                                                                                              R30 = 0x0F R31 = 0x10
     ;Carrega os registradores r0 a r31 com valores crescentes 1 a 16, em decimal
     ldi r16,0x01
     ldi r17,0x02
     ldi r18,0x03
     ldi r19,0x04
     ldi r20,0x05
     ldi r21,0x06
     ldi r22,0x07
     ldi r23,0x08
     ldi r24,0x09
     ldi r25,0x0A
     ldi r26,0x0B
     ldi r27,0x0C
     ldi r28,0x0D
     ldi r29,0x0E
     ldi r30,0x0F
     ldi r31,0x10
```

Carregar os valores decimais 1 a 16 nos registradores internos do processador R16 a R31. Somar todos os valores.



Elaborar um código para carregar o dado 15 no endereço 0x0200, da SRAM do microcontrolador 2560. O programa deve armazenar os 10 múltiplos de 3 a partir de 15 nos endereços seguintes ao endereço 0x0200.



Elaborar um código para carregar o dado 15 no endereço 0x0200, da SRAM do microcontrolador 2560. O programa deve armazenar os 10 múltiplos de 3 a partir de 15 nos endereços seguintes ao endereço 0x0200.

```
.DSEG
.equ ref1=0x02
.equ ref0=0x00 ;Endereco inicial
.set lim=0x0f ;Valor inicial a armazenar
.equ num=0x03 ;Valor de base
.equ flag=0x0b ;Numero de multiplos de 3 a armazenar
.CSEG
.MACRO soma
.set lim=lim+3
inc r26
jmp loop
. ENDMACRO
ldi r27,ref1
ldi r26,ref0
loop:ldi r16,lim
st x,r16
cpi r26,flag
brne bloco
break
bloco: soma
```

Elaborar um código para ler um dado de 8 bits de um dispositivo de entrada conectado no registrador 0 de I/O do microcontrolador. Carregar o dado lido no endereço 0x0200, da SRAM. O programa deve pesquisar se o dado está em uma tabela nos endereços 0x0201 a 0x020A. Se o dado for encontrado, o sistema deve apresentar no registrador 1 de I/O, para o dispositivo de saída, o dado armazenado no endereço 0x020B. Em caso contrário, o sistema deve apresentar na porta B, para o dispositivo de saída, o dado armazenado no endereço 0x020C.



Elaborar um código para ler um dado de 8 bits de um dispositivo de entrada conectado no registrador 0 de I/O do microcontrolador. Carregar o dado lido no endereço 0x0200, da SRAM. O programa deve pesquisar se o dado está em uma tabela nos endereços 0x0201 a 0x020A. Se o dado for encontrado, o sistema deve apresentar no registrador 1 de I/O, para o dispositivo de saída, o dado armazenado no endereço 0x020B. Em caso contrário, o sistema deve apresentar na porta B, para o dispositivo de saída, o dado armazenado no endereço 0x020C.



```
.DSEG
.equ ref1=0x02
.equ ref0=0x00
.equ entrada=0x00
.set lim=0x0201
.equ acerto=0x020B
.equ falta=0x020C
.equ flag=0x0b
.CSEG
in r16,entrada
ldi r27, ref1
ldi r26,ref0
st x,r16
loop: lds r17,lim
cp r16, r17
brne bloco
lds r18, acerto
out 1,r18
break
bloco: .set lim=lim+1
cpi r26,flag
brne loop
lds r18, falta
out 1,r18
break
```



IBMEC.BR

- f)/IBMEC
- in IBMEC
- @IBMEC\_OFICIAL
- @@IBMEC

