## 产品手册

## **Datasheet**

## MM32SPIN220B

32 位基于 ARM Cortex M0 核心的微控制器

版本:1.0.1



# 目录

| 1. | 总介     |                             | 8  |
|----|--------|-----------------------------|----|
| 1  | .1 概:  | <b>戱</b>                    | 8  |
| 1  | .2 产   | 品特性                         | 8  |
| 2. | 规格     | 说明                          | 10 |
| 2  | 2.1 器位 | 件对比                         | 10 |
| 2  | 2.2 概〕 | <b>戱</b>                    | 11 |
|    | 2.2.1  | ARM®的Cortex™-M0核心并内嵌闪存和SRAM | 11 |
|    | 2.2.2  | 内置闪存存储器                     | 11 |
|    | 2.2.3  | 内置SRAM                      | 11 |
|    | 2.2.4  | 嵌套的向量式中断控制器(NVIC)           | 11 |
|    | 2.2.5  | 外部中断/事件控制器(EXTI)            | 11 |
|    | 2.2.6  | 时钟和启动                       | 11 |
|    | 2.2.7  | 栅极驱动器 (Gate-Driver)         | 11 |
|    | 2.2.8  | 供电方案                        | 12 |
|    | 2.2.9  | 供电监控器                       | 12 |
|    | 2.2.10 | 电压调压器                       | 12 |
|    | 2.2.11 | 低功耗模式                       | 12 |
|    | 2.2.12 | DMA                         | 12 |
|    | 2.2.13 | 定时器和看门狗                     | 13 |
|    | 2.2.14 | 通用异步收发器(UART)               | 14 |
|    | 2.2.15 | I <sup>2</sup> C总线          | 15 |
|    | 2.2.16 | 通用输入输出接口(GPIO)              | 15 |
|    | 2.2.17 | ADC(模拟/数字转换器)               | 15 |
|    | 2.2.18 | 串行单线SWD调试口(SW-DP)           | 15 |
|    | 2.2.19 | 比较器(COMP)                   | 15 |
| 3. | 引脚     | 定义                          | 19 |
| 4. | 存储     | 器映像                         | 24 |
| 5  | 由与     | <b>接性</b>                   | 26 |



| 5  | 5.1 测记 | 式条件            | 26 |
|----|--------|----------------|----|
|    | 5.1.1  | 最小和最大数值        | 26 |
|    | 5.1.2  | 典型数值           | 26 |
|    | 5.1.3  | 典型曲线           | 26 |
|    | 5.1.4  | 负载电容           | 26 |
|    | 5.1.5  | 引脚输入电压         | 27 |
|    | 5.1.6  | 供电方案           | 27 |
|    | 5.1.7  | 电流消耗测量         | 28 |
| 5  | 5.2 绝对 | 付最大额定值         | 28 |
| 5  | 5.3 工作 | 乍条件            | 29 |
|    | 5.3.1  | 通用工作条件         | 29 |
|    | 5.3.2  | Gatedriver工作条件 | 30 |
|    | 5.3.3  | 上电和掉电时的工作条件    | 30 |
|    | 5.3.4  | 内嵌复位和电源控制模块特性  | 32 |
|    | 5.3.5  | 供电电流特性         | 33 |
|    | 5.3.6  | 外部时钟源特性        | 35 |
|    | 5.3.7  | 内部时钟源特性        | 37 |
|    | 5.3.8  | PLL特性          | 38 |
|    | 5.3.9  | 存储器特性          | 39 |
|    | 5.3.10 | EMC特性          | 39 |
|    | 5.3.11 | 绝对最大值(电气敏感性)   | 40 |
|    | 5.3.12 | I/O端口特性        | 41 |
|    | 5.3.13 | NRST引脚特性       | 44 |
|    | 5.3.14 | TIM定时器特性       | 45 |
|    | 5.3.15 | 通信接口           | 45 |
|    | 5.3.16 | 12位ADC特性       | 47 |
|    | 5.3.17 | GateDriver特性   | 51 |
| 6. | 封装物    | 导性             | 53 |
| 6  | 5.1 封湖 | 麦QFN32         | 53 |
| 7. | 型号的    | 命名             | 54 |



8. 修改记录.......55



## 图片目录

| 图1.  | MM32SPIN220B模块框图                           | 17 |
|------|--------------------------------------------|----|
| 图2.  | 时钟树                                        | 18 |
| 图3.  | MM32SPIN220B QFN32引脚分布                     | 19 |
| 图4.  | 引脚的负载条件                                    | 26 |
| 图5.  | 引脚输入电压                                     | 27 |
| 图6.  | 供电方案                                       | 27 |
| 图7.  | 电流消耗测量方案                                   | 28 |
| 图8.  | 外部高速时钟源的交流时序图                              | 36 |
| 图9.  | 使用8MHz晶体的典型应用                              | 37 |
| 图10. | 输入输出交流特性定义                                 | 44 |
| 图11. | 建议的NRST引脚保护                                | 44 |
| 图12. | I <sup>2</sup> C总线交流波形和测量电路 <sup>(1)</sup> | 47 |
| 图13. | 使用ADC典型的连接图                                | 50 |
| 图14. | 供电电源和参考电源去藕线路                              | 50 |
| 图15. | 上电时序状态图                                    | 51 |
| 图16. | 射出保护(Shoot-Through Protection)时序图          | 52 |
| 图17. | QFN32,方形扁平无引线封装外形                          | 53 |



## 表格目录

| 表1.  | MM32SPIN220B产品功能和外设配置                | 10 |
|------|--------------------------------------|----|
| 表2.  | 定时器功能比较                              | 13 |
| 表3.  | MM32SPIN220B引脚定义                     | 20 |
| 表4.  | PA端口功能复用                             | 21 |
| 表5.  | PD端口功能复用                             | 21 |
| 表6.  | GateDriver引脚说明                       | 23 |
| 表7.  | 存储器映像                                | 24 |
| 表8.  | 电压特性                                 | 28 |
| 表9.  | 电流特性                                 | 28 |
| 表10. | 温度特性                                 | 29 |
| 表11. | 通用工作条件                               | 29 |
| 表12. | Gatedriver工作条件                       | 30 |
| 表13. | 上电和掉电时的工作条件                          | 31 |
| 表14. | 内嵌复位和电源控制模块特性                        | 32 |
| 表15. | 停机和待机模式下的典型和最大电流消耗                   | 33 |
| 表16. | 运行模式下的典型电流消耗,数据处理代码从内部Flash中运行       | 34 |
| 表17. | 睡眠模式下的典型电流消耗,数据处理代码从内部Flash或RAM中运行   | 34 |
| 表18. | 内置外设的电流消耗 <sup>(1)</sup>             | 35 |
| 表19. | 高速外部用户时钟特性                           | 35 |
| 表20. | HSE 8 ~ 24MHz振荡器特性 <sup>(1)(2)</sup> | 36 |
| 表21. | HSI振荡器特性 <sup>(1)(2)</sup>           | 37 |
| 表22. | LSI振荡器特性 <sup>(1)</sup>              | 37 |
| 表23. | 低功耗模式的唤醒时间                           | 38 |
| 表24. | PLL特性 <sup>(1)</sup>                 | 38 |
| 表25. | 闪存存储器特性                              | 39 |
| 表26. | 闪存存储器寿命和数据保存期限                       | 39 |
| 表27. | EMS特性                                | 40 |
| 表28. | ESD特性                                | 41 |



| 表29. | I/O静态特性                                                      | 41 |
|------|--------------------------------------------------------------|----|
| 表30. | 输出电压特性                                                       | 42 |
| 表31. | 输入输出交流特性(1)                                                  | 43 |
| 表32. | NRST引脚特性                                                     | 44 |
| 表33. | TIMx <sup>(1)</sup> 特性                                       | 45 |
| 表34. | I <sup>2</sup> C接口特性                                         | 46 |
| 表35. | ADC特性                                                        | 47 |
| 表36. | F <sub>ADC</sub> = 15MHz <sup>(1)</sup> 时的最大R <sub>AIN</sub> | 49 |
| 表37. | ADC精度-局限的测试条件 <sup>(1)(2)</sup>                              | 49 |
| 表38. | PWM 输入输出状态表                                                  | 52 |
| 表39. | QFN32尺寸参数                                                    | 53 |
| 表40. | 修改记录表                                                        | 55 |



## 1. 总介

## 1.1 概述

MM32SPIN220B 使用高性能的 ARM® Cortex<sup>TM</sup>-M0 为内核的 32 位微控制器(MCU),内嵌两组具备有自举二极管的 N 通道半桥栅极驱动器。MCU 最高工作频率可达 96MHz,内置高速存储器,丰富的增强型 I/O 端口和外设连接到外部总线。 MM32SPIN220B 系列包含 1 个 12 位 ADC、 4 个 16 位通用定时器、1 个 32 位通用定时器、1 个 6级 PWM 定时器,还包含标准的 UART 通信接口与特有的单线双向通信接口。

MM32SPIN220B 产品系列输入电压为 3V ~ 15V, 具有过温保护和欠压锁定保护功能,可以进入待机模式,保证低功耗应用的要求。

MM32SPIN220B 产品提供 QFN32 封装形式;下面给出了该系列产品中所有外设的基本介绍。

这些丰富的外设配置,使得 MM32SPIN220B 产品微控制器适合于多种应用场合:

- 单相永磁无刷电机
- 快速无线充电

## 1.2 产品特性

- 两组 N 型半桥式栅极驱动器 (GATE-DRIVER)
  - 工作电压范围: 5V 至 13V
  - 二相栅极驱动器
  - 驱动能力: 5000PF 负载,上升时间与下降时间为 75N 秒
  - UVLO 保护
  - 上下桥短路自动保护功能
- 内核与系统:
  - 32 位 ARM® Cortex™-M0 处理器内核 最高工作频率可达 96MHZ
  - 单指令周期 32 位硬件乘法器
- 存储器
  - 高达 64K 字节的闪存程序存储器
  - 高达 8K 字节的 SRAM
- 时钟、复位和电源管理
  - 2.0V~5.5V供电
  - 上电/断电复位(POR/PDR)、可编程电压监测器(PVD)
  - 外部 8 ~ 24MHz 高速晶体振荡器
  - 内嵌经出厂调校的 48MHz 高速振荡器
  - 内嵌 40KHz 低速振荡器
  - PLL 支持 CPU 最高运行在 96MHz
- 低功耗
  - 睡眠、停机和待机模式
- 1 个 12 位模数转换器, 1µS 转换时间(多达 8 个输入通道)
  - 转换范围: 0~V<sub>DDA</sub>
- 2个比较器
- 5 通道 DMA 控制器
  - 支持的外设: Timer、UART、I2C 和 ADC



- 多达 10 个快速 I/O 端口:
  - 所有 I/O 口可以映像到 16 个外部中断; 特定的端口支持输入输出 5V 信号
- 调试模式
  - 串行单线调试(SWD)
- 多达 9 个定时器
  - 1个16位高级定时器4通道高级控制定时器
  - 1个32位定时器和4个16位定时器
  - 2个看门狗定时器(独立的和窗口型的)
  - 系统时间定时器: 24 位自减型计数器
- 多达2个通信接口
  - 1个UART接口
  - 1 个 I<sup>2</sup>C 接口
- 96 位的芯片唯一 ID (UID)
- 采用 QFN32 封装

#### 注:

本文给出了 MM32SPIN220B 产品的订购信息和器件的机械特性。有关完整的 MM32SPIN220B 产品的详细信息,请参考 MM32SPIN220B 产品数据手册第 2.2 节。

有关 CortexTM-MO 核心的相关信息,请参考《CortexTM-MO 技术参考手册》。



## 2. 规格说明

## 2.1 器件对比

表 1. MM32SPIN220B 产品功能和外设配置

| 产品型号 外围接口 |                  | MM32SPIN220BNT |
|-----------|------------------|----------------|
| 闪存·       | - <b>K</b> 字节    | 64             |
| SRAM      | - <b>K</b> 字节    | 8              |
|           | 通用目的             | 5              |
| 定时器       | 高级控制             | 1              |
| 法归校口      | UART             | 1              |
| 通讯接口      | I <sup>2</sup> C | 1              |
| GPI       | 〇端口              | 10             |
| (通        | 道数)              | 10             |
| 12 位同     | 司步 ADC           | 1              |
| (通        | 道数)              | 8              |
| 比较器       |                  | 2              |
| CPU 频率    |                  | 96 MHz         |
| 工作电压      |                  | 3.0V ~ 15V     |
| 畫         | 対装               | QFN32          |



#### 2.2 概述

#### 2.2.1 ARM®的 Cortex™-M0 核心并内嵌闪存和 SRAM

ARM<sup>®</sup>的 Cortex<sup>™</sup>-MO 处理器是最新一代的嵌入式 ARM 处理器,它为实现 MCU 的需要提供了低成本的平台、缩减的引脚数目、降低的系统功耗,同时提供卓越的计算性能和先进的中断系统响应。

ARM®的 Cortex™-M0 是 32 位的 RISC 处理器,提供额外的代码效率,在通常 8 和 16 位系统的存储空间上发挥了 ARM 内核的高性能。

MM32SPIN220B 拥有内置的 ARM 核心,因此它与所有的 ARM 工具和软件兼容。

#### 2.2.2 内置闪存存储器

最大 64K 字节的内置闪存存储器,用于存放程序和数据。

#### 2.2.3 内置 SRAM

最大 8K 字节的内置 SRAM。

### 2.2.4 嵌套的向量式中断控制器(NVIC)

MM32SPIN220B 产品内置嵌套的向量式中断控制器,能够处理多达 68 个可屏蔽中断通道(不包括 16 个 Cortex<sup>TM</sup>-M0 的中断线)和 16 个可编程优先级。

- 紧耦合的 NVIC 能够达到低延迟的中断响应处理
- 中断向量入口地址直接进入内核
- 紧耦合的 NVIC 接口
- 允许中断的早期处理
- 处理晚到的较高优先级中断
- 支持中断尾部链接功能
- 自动保存处理器状态
- 中断返回时自动恢复,无需额外指令开销

该模块以最小的中断延迟提供灵活的中断管理功能。

#### 2.2.5 外部中断/事件控制器(EXTI)

外部中断/事件控制器包含 20 个边沿检测器,用于产生中断/事件请求。每个中断线都可以独立地配置它的触发事件(上升沿或下降沿或双边沿),并能够单独地被屏蔽;有一个挂起寄存器维持所有中断请求的状态。EXTI 可以检测到脉冲宽度小于内部 APB2 的时钟周期。多达 39 个通用 I/O 口连接到 16 个外部中断线。

#### 2.2.6 时钟和启动

系统时钟的选择是在启动时进行,复位时内部 48MHz 的振荡器被选为默认的 CPU 时钟,随后可以选择外部的、具失效监控的 8~24MHz 时钟;当检测到外部时钟失效时,它将被隔离,系统将自动地切换到内部的振荡器,如果使能了中断,软件可以接收到相应的中断。同样,在需要时可以采取对 PLL 时钟完全的中断管理(如当一个间接使用的外部振荡器失效时)。

多个预分频器用于配置 AHB 的频率、高速 APB(APB2 和 APB1)区域。AHB 和高速 APB 的最高频率是 96MHz。参考图 2 的时钟驱动框图。

#### 2.2.7 栅极驱动器 (Gate-Driver)

芯片中集成了两个 GateDriver, 支持外挂功率 N型 MOSFET 驱动器。

该 GateDriver 还支持电压 UVLO 保护。



N型半桥式栅极驱动器(Gate-Driver)支持以下特性:

- 工作电压范围: 5V 至 13V
- 二相栅极驱动器
- 驱动能力: 5000pF 负载,上升时间与下降时间为 75n 秒
- UVLO 保护
- 上下桥短路自动保护功能

### 2.2.8 供电方案

- V<sub>DD</sub> = 2.0V ~ 5.5V: V<sub>DD</sub> 引脚为 I/O 引脚和内部调压器供电。
- V<sub>SSA</sub>, V<sub>DDA</sub> = 2.5V ~ 5.5V: 为复位模块、振荡器和 PLL 的模拟部分提供供电。V<sub>DDA</sub> 和 V<sub>SSA</sub> 必须分别连接到 V<sub>DD</sub> 和 V<sub>SS</sub>。

#### 2.2.9 供电监控器

本产品内部集成了上电复位(POR)/掉电复位(PDR)电路,该电路始终处于工作状态,保证系统在供电超过 1.8V 时工作;当  $V_{DD}$  低于设定的阀值(VPOR/PDR)时,置器件于复位状态,而不必使用外部复位电路。

器件中还有一个可编程电压监测器(PVD),它监视  $V_{DD}/V_{DDA}$  供电并与阀值  $V_{PVD}$  比较,当  $V_{DD}$  低于或高于阀值  $V_{PVD}$  时产生中断,中断处理程序可以发出警告信息或将微控制器转入安全模式。PVD 功能需要通过程序开启。

#### 2.2.10 电压调压器

调压器将外部电压转成内部数字逻辑工作的电压,该调压器在复位后始终处于工作状态。

#### 2.2.11 低功耗模式

MM32SPIN220B产品支持低功耗模式,可以在要求低功耗、短启动时间和多种唤醒事件之间达到最佳的平衡。

#### ● 睡眠模式

在睡眠模式,只有 CPU 停止,所有外设处于工作状态并可在发生中断/事件时唤醒 CPU。

#### ● 停机模式

在保持 SRAM 和寄存器内容不丢失的情况下,停机模式可以达到最低的电能消耗。在停机模式下,停止所有内部 1.5V 部分的供电,HSI 的振荡器和 HSE 晶体振荡器被关闭,调压器可以被置于普通模式或低功耗模式。

#### ● 待机模式

待机模式可实现系统的最低功耗。该模式是在 CPU 深睡眠模式时关闭电压调节器。整个 1.5V 供电区域被断电。PLL、HSI 和 HSE 振荡器也被断电。SRAM 和寄存器内容丢失。只有备份的寄存器和待机电路维持供电。

当一个外部复位(NRST 引脚)、 IWDG 复位或 WKUP 引脚上的上升沿,微控制器从待机模式退出。

可以通过任一配置成 EXTI 的信号把微控制器从停机模式中唤醒, EXTI 信号可以是 16 个外部 I/O 口之一、PVD 的输出的唤醒信号。

#### 2.2.12 DMA

灵活的 5 路通用 DMA 可以管理存储器到存储器、设备到存储器和存储器到设备的数据传输; DMA 控



制器支持环形缓冲区的管理,避免了控制器传输到达缓冲区结尾时所产生的中断。

每个通道都有专门的硬件 DMA 请求逻辑,同时可以由软件触发每个通道;传输的长度、传输的源地址和目标地址都可以通过软件单独设置。

DMA 可以用于主要的外设: UART、I<sup>2</sup>C、SPI、通用/基本/高级控制定时器 TIMx 和 ADC。

#### 2.2.13 定时器和看门狗

中等容量的 MM32SPIN220B 产品包含 1 个高级控制定时器、5 个通用定时器,以及 2 个看门狗定时器和 1 个系统嘀嗒定时器。

下表比较了高级控制定时器、通用定时器和基本定时器的功能:

| 定时器 | Timer    | 计数器分辨率         | 计数器类型  | 预分频系数                                    | DMA 请求 | 捕获/比 | 互补         |
|-----|----------|----------------|--------|------------------------------------------|--------|------|------------|
| 类型  | TITIET   | 月数命分辨率         | 月製命天空  | 1. 10. 10. 10. 10. 10. 10. 10. 10. 10. 1 | 生成     | 较通道  | 输出         |
| 高级  | TIM1     | 16 位           | 递增、递减、 | 1和65536之间的任                              | 有      | 4    | 有          |
| 可纵  | I IIVI I | 10 <u>177.</u> | 递增/递减  | 意整数                                      | 有      |      | 有          |
|     | TIM2     | 32 位           | 递增、递减、 | 1 和 2 <sup>32</sup> -1 之间的任              | 有      | 4    | 无          |
|     | TIIVIZ   | 32 <u> 1/</u>  | 递增/递减  | 意整数                                      | Ţ      |      | <i>)</i> L |
|     | TIM3     | TIM3 16 位      | 递增、递减、 | 1和65536之间的任                              | 有      | 4    | 无          |
| 通用  | TIVIO    |                | 递增/递减  | 意整数                                      |        |      | <i>)</i> L |
| (四) | TIM14    | TIM14 16 位     | 递增     | 1和65536之间的任                              | 无      | 1    | 无          |
|     |          |                | 处相     | 意整数                                      | 儿      |      | ال ا       |
|     | TIM16,   | 16 位           | 递增     | 1和65536之间的任                              | 有      | 1    | 有          |
|     | TIM17    | 10 10.         | が担     | 意整数                                      | Ħ      |      | H          |

表 2. 定时器功能比较

#### 高级控制定时器(TIM1)

高级控制定时器(TIM1)具有带死区插入的互补 PWM 输出,还可以被当成完整的通用定时器。四个独立的通道可以用于:

- 输入捕获
- 输出比较
- 产生 PWM (边缘或中心对齐模式)
- 单脉冲输出

配置为 16 位通用定时器时,它与 TIMx 定时器具有相同的功能。配置为 16 位 PWM 发生器时,它具有全调制能力( $0\sim100\%$ )。

在调试模式下,计数器可以被冻结,同时 PWM 输出被禁止,从而切断由这些输出所控制的开关。

很多功能都与通用的 TIM 定时器相同,内部结构也相同,因此高级控制定时器可以通过定时器链接功能与 TIM 定时器协同操作,提供同步或事件链接功能。

#### 通用定时器(TIM2/3/14/16/17)

MM32SPIN220B产品中,内置了多达 5 个可同步运行的通用定时器。每个定时器都 PWM 输出,或作为简单时间基准。

#### **TIM2/3**



MM32SPIN220B 器件具有两个可同步的 4 通道通用定时器。TIM2 基于一个 32 位自动重载递增/递减计数器和一个 16 位预分频。TIM3 基于一个 16 位自动重载递增/递减计数器和一个 16 位预分频。它们都具有 4 个独立通道,用于输入捕获/输出比较、PWM、单脉冲模式输出。在最大的封装中,可提供多达 12 个输入捕捉/输出比较/PWM。

TIM2 和 TIM3 通用定时器可通过定时器链接功能与 TIM1 高级控制定时器协同工作,提供同步或事件链接功能。

TIM2 和 TIM3 都可生成独立的 DMA 请求。

这些定时器能够处理正交(增量)编码器信号,也能处理1到3个霍尔效应传感器的数字输出。

在调试模式下,其计数器可被冻结。

#### **TIM14**

该定时器基于一个 16 位自动重载递增计数器和一个 16 位预分频器。

TIM14 具有一个单通道,用于输入捕获/输出比较,PWM 或单脉冲模式输出。

在调试模式下,其计数器可被冻结。

#### TIM16/17

两种定时器基于一个 16 位自动重载递增计数器和一个 16 位预分频器。

它们每个都有一个单通道,用于输入捕获/输出比较,PWM或单脉冲模式输出。

TIM16 和 TIM17 有互补输出,带死区生成和独立 DMA 请求生成功能。

在调试模式下,其计数器可被冻结。

## 独立看门狗

独立的看门狗是基于一个 12 位的递减计数器和一个 8 位的预分频器,它由一个内部独立的 40KHz 的振荡器提供时钟;因为这个振荡器独立于主时钟,所以它可运行于停机和待机模式。它可以被当成看门狗用于在发生问题时复位整个系统,或作为一个自由定时器为应用程序提供超时管理。通过选项字节可以配置成是软件或硬件启动看门狗。在调试模式下,计数器可以被冻结。

#### 窗口看门狗

窗口看门狗内有一个7位的递减计数器,并可以设置成自由运行。它可以被当成看门狗用于在发生问题时复位整个系统。它由主时钟驱动,具有早期预警中断功能,在调试模式下,计数器可以被冻结。

#### 系统时基定时器

这个定时器是专用于实时操作系统,也可当成一个标准的递减计数器。它具有下述特性:

- 24 位的递减计数器
- 自动重加载功能
- 当计数器为 0 时能产生一个可屏蔽系统中断
- 可编程时钟源

#### 2.2.14 通用异步收发器(UART)

UART 接口具有硬件的 CTS 和 RTS 信号管理。



所有 UART 接口都可以使用 DMA 操作。

#### 2.2.15 I<sup>2</sup>C 总线

1个 I<sup>2</sup>C 总线接口, 能够工作于多主模式或从模式, 支持标准和快速模式。

I<sup>2</sup>C 接口支持 7 位或 10 位寻址, 7 位从模式时支持双从地址寻址。

#### 2.2.16 通用输入输出接口(GPIO)

每个 GPIO 引脚都可以由软件配置成输出(推挽或开漏)、输入(带或不带上拉或下拉)或复用的外设功能端口。多数 GPIO 引脚都与数字或模拟的复用外设共享。除了具有模拟输入功能的端口,所有的 GPIO 引脚都有大电流通过能力。

在需要的情况下,I/O 引脚的外设功能可以通过一个特定的操作锁定,以避免意外的写入 I/O 寄存器。在 AHB 上的 I/O 脚可达 18MHz 的翻转速度。

#### 2.2.17 ADC (模拟/数字转换器)

MM32SPIN220B 产品内嵌 1 个 12 位的模拟/数字转换器(ADC),每个 ADC 可用多达 10 个外部通道,可以实现单次或扫描转换。在扫描模式下,自动进行在选定的一组模拟输入上的转换。

ADC 可以使用 DMA 操作。

模拟看门狗功能允许非常精准地监视一路、多路或所有选中的通道,当被监视的信号超出预置的阀值时,将产生中断。

由通用定时器(TIMx)和高级控制定时器(TIM1)产生的事件,可以分别内部级联到 ADC 的触发,应用程序能使 AD 转换与时钟同步。

#### 2.2.18 串行单线 SWD 调试口(SW-DP)

内嵌 ARM 的两线串行调试端口(SW-DP)

ARM 的 SW-DP 接口允许通过串行线调试工具连接到单片机。

#### 2.2.19 比较器 (COMP)

MM32SPIN220B 内嵌两个通用比较器 COMP1 和 COMP2,可独立使用(适用所有终端上的 I/O 口),也可与定时器结合使用。它们可用于多种功能,包括:

- 由模拟信号触发低功耗模式唤醒事件
- 调节模拟信号

比较器为通用的可编程电压比较器,可独立使用,适用所有终端上的I/O口。支持两个独立的比较器。

- 轨对轨比较器
- 每个比较器有可选门限
  - 可复用的 I/O 引脚
  - 内部参考电压和三个等分电压值(1/4, 1/2, 3/4)
- 可编程迟滞电压
- 可编程的速率和功耗
- 输出端可以复位向到一个 I/O 端口或多个定时器输入端,可以触发以下事件:
  - 捕获事件
  - OCref\_clr 事件(逐周期电流控制)
  - 为实现快速 PWM 关断的刹车事件



● 两个比较器可以组合在一个窗口比较器中使用。

每个比较器都可产生中断,并支持把 CPU 从睡眠和停止模式唤醒(通过 EXTI 控制器)。







#### 图 2. 时钟树





## 3. 引脚定义

图 3. MM32SPIN220B QFN32 引脚分布





## 表 3. MM32SPIN220B 引脚定义

|       |                  |     | 1K J.  | WINDZOI INZZUD   | VIAT/C/C                                                |                    |
|-------|------------------|-----|--------|------------------|---------------------------------------------------------|--------------------|
| 引脚编码  |                  | 类型  | I/O    |                  |                                                         |                    |
| QFN32 | 引脚名称             | (1) | 电平 (2) | 主功能              | 可选的复用功能                                                 | 附加功能               |
| 1     | LGATE_B          |     |        | LGATE_B          |                                                         |                    |
| 2     | GND              | S   |        | GND              |                                                         |                    |
| 3     | PHASE_B          |     |        | PHASE_B          |                                                         |                    |
| 4     | UGATE_B          |     |        | UGATE_B          |                                                         |                    |
| 5     | BOOT_B           |     |        | BOOT_B           |                                                         |                    |
| 6     | PA13             | I/O | FT     | PA13             | SWDIO                                                   |                    |
| 7     | PA14             | I/O | FT     | PA14             | SWCLK/UART2_TX                                          |                    |
| 8     | PD0-<br>OSC_ IN  | I   |        | OSC_<br>IN       | I <sup>2</sup> C _SDA                                   | OSC_IN             |
| 9     | PD1-<br>OSC_OUT  | 0   |        | OSC_<br>OUT      | I <sup>2</sup> C_SCL                                    | OSC_OUT            |
| 10    | NRST             | I   |        | NRST             |                                                         |                    |
| 0     | Vssa             | S   |        | Vssa             |                                                         |                    |
| 11    | V <sub>DDA</sub> | S   |        | V <sub>DDA</sub> |                                                         |                    |
| 12    | PA0-WKUP         | I/O |        | PA0              | TIM2_CH1_ETR/<br>UART2_CTS/ADC_IN0                      | WKUP/<br>COMP1_OUT |
| 13    | PA1              | I/O |        | PA1              | TIM2_CH2/UART2_RTS/<br>ADC_IN1                          |                    |
| 14    | PA2              | I/O |        | PA2              | TIM2_CH3/ UART2_TX/<br>ADC_IN2                          | COMP2_OUT          |
| 15    | PA3              | I/O |        | PA3              | TIM2_CH4/ UART2_RX/<br>ADC_IN3                          |                    |
| 16    | PA4              | I/O |        | PA4              | TIM14_CH1/<br>ADC_IN4                                   |                    |
| 17    | PA5              | I/O |        | PA5              | TIM2_CH1_ETR/<br>ADC_IN5                                |                    |
| 18    | PA6              | I/O |        | PA6              | TIM3_CH1/<br>TIM16_CH1/TIM1_BKIN/<br>ADC_IN6            | COMP1_OUT          |
| 19    | PA7              | I/O |        | PA7              | TIM1_CH1N/ TIM3_CH2/<br>TIM14_CH1/TIM17_CH1/<br>ADC_IN7 | COMP2_OUT          |
| 20    | GND              | S   |        | GND              |                                                         |                    |
| 21    | VDD              | S   |        | VDD              |                                                         |                    |
| 22    | VCC              | S   |        | VCC              |                                                         |                    |
| 23    | LGATE_A          |     |        | LGATE_A          |                                                         |                    |
| 24    | GND              | S   |        | GND              |                                                         |                    |



| 引脚编码  |           | 类型  | I/O |           |         |      |
|-------|-----------|-----|-----|-----------|---------|------|
| QFN32 | 引脚名称      | (1) | 电平  | 主功能       | 可选的复用功能 | 附加功能 |
| 25    | PHASE_A   |     |     | PHASE_A   |         |      |
| 26    | UGATE_A   |     |     | UGATE_A   |         |      |
| 27    | BOOT_A    |     |     | BOOT_A    |         |      |
| 28    | G UPWM A  |     |     | G_UPWM_   |         |      |
| 20    | 0_0:, .   |     |     | Α         |         |      |
| 29    | LPWM_B    |     |     | LPWM_B    |         |      |
| 30    | UPWM_A    |     |     | UPWM_A    |         |      |
| 31    | G_LPWM_B  |     |     | G_LPWM_B  |         |      |
| 32    | VCC       | S   |     | VCC       |         |      |
| 0     | DVSS(GND) | S   |     | DVSS(GND) |         |      |

- 1. I = 输入, O = 输出, S = 电源, HiZ = 高阻
- 2. FT: 容忍 5V

## 表 4. PA 端口功能复用

| 司即力  | ۸۵۵       | Λ [ 4          | ۸۲۵      | ۸۲۵ | ۸۵        | ۸۵۶        | ۸۵۵ | Λ <i>Γ</i> 7 |
|------|-----------|----------------|----------|-----|-----------|------------|-----|--------------|
| 引脚名  | AF0       | AF1            | AF2      | AF3 | AF4       | AF5        | AF6 | AF7          |
| PA0  |           | UART2_CTS      | TIM2_    |     |           |            |     | COMP1_       |
| PAU  |           | UARTZ_CTS      | CH1_ ETR |     |           |            |     | OUT          |
| PA1  |           | UART2_RTS      | TIM2_CH2 |     |           |            |     |              |
| DAG  |           | LIADTO TV      | TIMO CHO |     |           |            |     | COMP2_       |
| PA2  |           | UART2_TX       | TIM2_CH3 |     |           |            |     | OUT          |
| PA3  |           | UART2_RX       | TIM2_CH4 |     |           |            |     |              |
| PA4  | SPI1_NSS  |                | -        |     | TIM14_CH1 |            |     |              |
| DAE  | CDI4 CCI/ |                | TIM2_    |     |           |            |     |              |
| PA5  | SPI1_SCK  | 5P11_5CK -     | CH1_ETR  |     |           |            |     |              |
| DAG  | CDI4 MICO | MICO TIMO OLIA | TIM1_    |     |           | TIMAC CLIA |     | COMP1_       |
| PA6  | SPI1_MISO | TIM3_CH1       | BKIN     |     |           | TIM16_CH1  |     | OUT          |
| DAZ  | CDI4 MOCI | TIMO CHO       | TIM1_    |     | TIMAA CHA | TIMAZ CLIA |     | COMP2_       |
| PA7  | SPI1_MOSI | TIM3_CH2       | CH1N     |     | TIM14_CH1 | TIM17_CH1  |     | OUT          |
| PA13 | SWDIO     |                |          |     |           | _          |     |              |
| PA14 | SWDCLK    | UART2_TX       |          |     |           |            |     |              |

## 表 5. PD 端口功能复用

|   | 引脚名 | AF0 | AF1                  | AF2 | AF3 | AF4 | AF5 |
|---|-----|-----|----------------------|-----|-----|-----|-----|
|   | PD0 |     | I <sup>2</sup> C_SDA |     |     |     |     |
| Ī | PD1 |     | I <sup>2</sup> C_SCL |     |     |     |     |



### 功能框图



## 应用参考线路





## 表 6. GateDriver 引脚说明

| 引脚号 | 引脚名称     | 引脚功能                                                                                                                                              |
|-----|----------|---------------------------------------------------------------------------------------------------------------------------------------------------|
| 1   | LGATE_B  | 栅极驱动器下桥臂输出B。将此引脚连接到低端MOSFET的栅极。该引脚由射出保护电路进行监控,用来确定何时MOSFET关闭。                                                                                     |
| 2   | GND      | IC的地线。                                                                                                                                            |
| 3   | PHASE_B  | <b>功率切换电路输出相节点B</b> 。将此引脚连接到MOSFET上方的源极和MOSFET下桥臂的漏极。该引脚用作UGATE驱动程序的返回路径。该引脚还受到射出保护电路的监控,用来确定上部MOSFET何时关闭。                                        |
| 4   | UGATE_B  | 栅极驱动器上桥臂输出B。将此引脚连接到上端MOSFET的栅极。 该引脚通过射出保护电路进行监控,用来确定上部MOSFET何时关闭。                                                                                 |
| 5   | BOOT_B   | <b>栅极驱动器自举电源输出B</b> 。用来提升上桥臂驱动器的电压。将引导电容器C <sub>ВООТ</sub> 连接在BOOT引脚和PHASE引脚之间用来从自举电路中引出。 自举电容器为打开上部 MOSFET提供电荷。电路设计尽量确保C <sub>ВООТ</sub> 置在IC附近。 |
| 20  | GND      | IC的地线。                                                                                                                                            |
| 21  | VDD      | IC内部的MCU电源。该引脚为IC提供偏置电压。此引脚可3.3~5V电压源连接,旁路使用R/C滤波器。                                                                                               |
| 22  | VCC      | IC内部的栅极驱动器电源。该引脚为IC提供偏置电压。此引脚可5~13V电压源连接, 旁路使用R/C滤波器。                                                                                             |
| 23  | LGATE_A  | <b>栅极驱动器下桥臂输出▲</b> 。将此引脚连接到低端MOSFET的栅极。该引脚由射出保护电路进行监控,用来确定何时MOSFET关闭。                                                                             |
| 24  | GND      | IC的地线。                                                                                                                                            |
| 25  | PHASE_A  | <b>功率切换电路输出相节点A</b> 。将此引脚连接到MOSFET上方的源极和MOSFET下方的漏极。该引脚用作UGATE驱动程序的返回路径。 该引脚还受到直通保护电路的监控,用来确定上部MOSFET何时关闭。                                        |
| 26  | UGATE_A  | 栅极驱动器上桥臂输出A。将此引脚连接到上端MOSFET的栅极。 该引脚通过射出保护电路进行监控,用来确定上部MOSFET何时关闭。                                                                                 |
| 27  | BOOT_A   | <b>栅极驱动器自举电源输出A</b> 。用来提升上桥臂驱动器的电压。将引导电容器C <sub>BOOT</sub> 连接在BOOT引脚和PHASE引脚之间用来从自举电路中引出。 自举电容器为打开上部 MOSFET提供电荷。电路设计尽量确保C <sub>BOOT</sub> 置在IC附近。 |
| 28  | G_UPWM_A | IC内部栅极驱动器上桥臂信号输入节点A。此引脚透过外部走线与UPWM_A连接。                                                                                                           |
| 29  | LPWM_B   | IC内部MCU下桥臂信号输出节点B。此引脚透过外部走线与G_UPWM_A连接。                                                                                                           |
| 30  | UPWM_A   | IC内部MCU上桥臂信号输出节点A。此引脚透过外部走线与UPWM_A连接。                                                                                                             |
| 31  | G_LPWM_B | IC内部栅极驱动器上桥臂信号输入节点B。此引脚透过外部走线方式与LPWM_B连接。                                                                                                         |
| 32  | VCC      | IC内部的栅极驱动器电源。该引脚为IC提供偏置电压。此引脚可5~13V电压源连接, 旁路使用R/C滤波器。                                                                                             |



## 4. 存储器映像

表 7. 存储器映像

| 总线    | 编址范围                      | 大小       | 外设               | 备注 |
|-------|---------------------------|----------|------------------|----|
|       | 0x4800 1000 – 0x5FFF FFFF | ~ 384 MB | Reserved         |    |
|       | 0x4800 0C00 – 0x4800 0FFF | 1 KB     | GPIOD            |    |
|       | 0x4800 0800 – 0x4800 0BFF | 1 KB     | Reserved         |    |
|       | 0x4800 0400 – 0x4800 07FF | 1 KB     | GPIOB            |    |
|       | 0x4800 0000 – 0x4800 03FF | 1 KB     | GPIOA            |    |
|       | 0x4002 6400 – 0x47FF FFFF | ~ 128 MB | Reserved         |    |
| AHB   | 0x4002 6000 – 0x4002 63FF | 1 KB     | Reserved         |    |
|       | 0x4002 2400 – 0x4002 5FFF | 15 KB    | Reserved         |    |
|       | 0x4002 2000 – 0x4002 23FF | 1 KB     | Flash 接口         |    |
|       | 0x4002 1400 – 0x4002 1FFF | 3 KB     | Reserved         |    |
|       | 0x4002 1000 – 0x4002 13FF | 1 KB     | RCC              |    |
|       | 0x4002 0400 – 0x4002 0FFF | 3 KB     | Reserved         |    |
|       | 0x4002 0000 – 0x4002 03FF | 1 KB     | DMA              |    |
|       | 0x4001 4C00 – 0x4001 7FFF | 13 KB    | Reserved         |    |
|       | 0x4001 4800 – 0x4001 4BFF | 1 KB     | TIM17            |    |
|       | 0x4001 4400 – 0x4001 47FF | 1 KB     | TIM16            |    |
|       | 0x4001 4000 – 0x4001 43FF | 1 KB     | TIM14            |    |
|       | 0x4001 3C00 - 0x4001 3FFF | 1 KB     | CPT              |    |
|       | 0x4001 3800 – 0x4001 3BFF | 1 KB     | UART1            |    |
| A DDO | 0x4001 3400 – 0x4001 37FF | 1 KB     | DBGMCU           |    |
| APB2  | 0x4001 3000 – 0x4001 33FF | 1 KB     | Reserved         |    |
|       | 0x4001 2C00 - 0x4001 2FFF | 1 KB     | TIM1             |    |
|       | 0x4001 2800 – 0x4001 2BFF | 1 KB     | Reserved         |    |
|       | 0x4001 2400 – 0x4001 27FF | 1 KB     | ADC              |    |
|       | 0x4001 0800 – 0x4001 23FF | 7 KB     | Reserved         |    |
|       | 0x4001 0400 – 0x4001 07FF | 1 KB     | EXTI             |    |
|       | 0x4001 0000 – 0x4001 03FF | 1 KB     | SYSCFG           |    |
|       | 0x4000 7400 – 0x4000 FFFF | 35 KB    | Reserved         |    |
|       | 0x4000 7000 – 0x4000 73FF | 1 KB     | PWR              |    |
|       | 0x4000 6C00 – 0x4000 6FFF | 1 KB     | Reserved         |    |
|       | 0x4000 6800 – 0x4000 6BFF | 1 KB     | Reserved         |    |
| APB1  | 0x4000 6400 – 0x4000 67FF | 1 KB     | Reserved         |    |
|       | 0x4000 6000 – 0x4000 63FF | 1 KB     | Reserved         |    |
|       | 0x4000 5C00 – 0x4000 5FFF | 1 KB     | Reserved         |    |
|       | 0x4000 5800 – 0x4000 5BFF | 1 KB     | Reserved         |    |
|       | 0x4000 5400 – 0x4000 57FF | 1 KB     | I <sup>2</sup> C |    |



| 总线    | 编址范围                       | 大小       | 外设                | 备注 |
|-------|----------------------------|----------|-------------------|----|
|       | 0x4000 4800 – 0x4000 4BFF  | 3 KB     | Reserved          |    |
|       | 0x4000 4400 – 0x4000 47FF  | 1 KB     | Reserved          |    |
|       | 0x4000 4000 – 0x4000 43FF  | 1 KB     | Reserved          |    |
|       | 0x4000 3800 – 0x4000 3BFF  | 1 KB     | Reserved          |    |
|       | 0x4000 3400 – 0x4000 37FF  | 1 KB     | Reserved          |    |
|       | 0x4000 3000 – 0x4000 33FF  | 1 KB     | IWDG              |    |
|       | 0x4000 2C00 – 0x4000 2FFF  | 1 KB     | WWDG              |    |
|       | 0x4000 2800 – 0x4000 2BFF  | 1 KB     | ВКР               |    |
|       | 0x4000 0800 – 0x4000 0BFF  | 8 KB     | Reserved          |    |
|       | 0x4000 0400 – 0x4000 07FF  | 1 KB     | TIM3              |    |
|       | 0x4000 0000 – 0x4000 03FF  | 1 KB     | TIM2              |    |
| SRAM  | 0x2000 2000 – 0x2FFF FFFF  | ~ 512 MB | Reserved          |    |
| SKAW  | 0x2000 0000 – 0x2000 1FFF  | 8 KB     | SRAM              |    |
|       | 0x1FFF F810 – 0x1FFF FFFF  | ~2 KB    | Reserved          |    |
|       | 0x1FFF F800 – 0x1FFF F80F  | 16 B     | Option bytes      |    |
|       | 0x1FFF F400 – 0x1FFF F7FF  | 1 KB     | Sysem memory      |    |
|       | 0x1FFE 1C00 – 0x1FFF F3FF  | ~ 256 MB | Reserved          |    |
|       | 0x1FFE 1000 – 0x1FFE 1BFF  | 3 KB     | Security space    |    |
|       | 0x1FFE 0200 – 0x1FFE 0FFF  | 3 KB     | Reserved          |    |
| Flash | 0x1FFE 0000 – 0x1FFE 01FF  | 0.5 KB   | Protect bytes     |    |
|       | 0x0802 0000 – 0x1FFD FFFF  | ~ 256 MB | Reserved          |    |
|       | 0x0800 0000 – 0x08000 FFFF | 64 KB    | Main Flash memory |    |
|       | 0x0002 0000 – 0x07FF FFFF  | ~ 128 MB | Reserved          |    |
|       |                            |          | 主闪存存储器,系统存储器或     |    |
|       | 0x0000 0000 – 0x0000 FFFF  | 64 KB    | 是 SRAM,有赖于 BOOT   |    |
|       |                            |          | 的配置               |    |



## 5. 电气特性

## 5.1 测试条件

除非特别说明,所有电压的都以Vss为基准。

## 5.1.1 最小和最大数值

除非特别说明,最小和最大数值是在环境温度  $T_A = 25^{\circ}C$ , $V_{DD} = 3.3V$  下执行的测试。

## 5.1.2 典型数值

除非特别说明,典型数据是基于 T<sub>A</sub> = 25°C和 V<sub>DD</sub> = 3.3V。这些数据仅用于设计指导而未经测试。

### 5.1.3 典型曲线

除非特别说明,典型曲线仅用于设计指导而未经测试。

## 5.1.4 负载电容

测量引脚参数时的负载条件示于下图。

图 4. 引脚的负载条件





## 5.1.5 引脚输入电压

引脚上输入电压的测量方式示于下图。



## 5.1.6 供电方案



注: 上图中的 4.7µF 电容必须连接到 V<sub>DD3</sub>



### 5.1.7 电流消耗测量





## 5.2 绝对最大额定值

加在器件上的载荷如果超过'绝对组最大额定值'列表(表 8、表 9、表 10)中给出的值,可能会导致器件永久性地损坏。这里只是给出能承受的最大载荷,并不意味在此条件下器件的功能性操作无误。器件长期工作在最大值条件下会影响器件的可靠性。

| 符号                               | 描述                                    | 最小值                                                                                             | 最大值  | 单位 |
|----------------------------------|---------------------------------------|-------------------------------------------------------------------------------------------------|------|----|
| VCC-VSS                          | 外部主供电电压(包含 VDDA 和 VDD) <sup>(1)</sup> | - 0.3                                                                                           | 23   | V  |
| LDO5V                            | LDO5V 输出电压                            | 0                                                                                               | 5.5  | V  |
| U/V/W                            | U/V/W                                 | -1                                                                                              | 23   | V  |
| V <sub>DD</sub> -V <sub>SS</sub> | 外部主供电电压(包含 VDDA 和 VDD)(1)             | - 0.3                                                                                           | 5.5  |    |
| V                                | 在 5V 容忍的引脚上的输入电压 <sup>(2)</sup>       | Vss - 0.3                                                                                       | 5.5  | V  |
| Vin                              | 在其它引脚上的输入电压(2)                        | Vss - 0.3                                                                                       | 5.5  |    |
| ΔV <sub>DDx</sub>                | 不同供电引脚之间的电压差                          |                                                                                                 | 50   | mV |
| Vssx-Vss                         | 不同接地引脚之间的电压差                          | VDDA和 VDD) (1) - 0.3 5.5   的输入电压(2) Vss - 0.3 5.5   输入电压(2) Vss - 0.3 5.5   间的电压差 50   间的电压差 50 | IIIV |    |
| V <sub>ESD(HBM)</sub>            | ESD 静电放电电压(人体模型)                      | 参见 5.3.11                                                                                       |      |    |

表 8. 电压特性

- 1. 所有的电源(V<sub>DD</sub>, V<sub>DDA</sub>)和地(V<sub>SS</sub>, V<sub>SSA</sub>)引脚必须始终连接到外部允许范围内的供电系统上。
- 2.  $I_{INJ(PIN)}$ 绝对不可以超过它的极限(见表 9),即保证  $V_{IN}$  不超过其最大值。如果不能保证  $V_{IN}$  不超过其最大值,也要保证在外部限制  $I_{INJ(PIN)}$  不超过其最大值。当  $V_{IN} > V_{Inmax}$  时,有一个正向注入电流;当  $V_{IN} < V_{SS}$  时,有一个反向注入电流。

|                                         | 衣 9. 电流特性                              |     |      |
|-----------------------------------------|----------------------------------------|-----|------|
| 符号                                      | 描述                                     | 最大值 | 单位   |
| I <sub>VDD</sub>                        | 经过VDD/VDDA电源线的总电流(供应电流) <sup>(1)</sup> | 150 |      |
| I <sub>VSS</sub>                        | 经过Vss地线的总电流(流出电流) <sup>(1)</sup>       | 150 |      |
| l                                       | 任意I/O和控制引脚上的输出灌电流                      | 20  | mA   |
| I <sub>IO</sub>                         | 任意I/O和控制引脚上的输出电流                       | -18 | IIIA |
| 1(2)(3)                                 | NRST引脚的注入电流                            | ± 5 |      |
| I <sub>INJ(PIN)</sub> <sup>(2)(3)</sup> | HSE的OSC_IN引脚的注入电流                      | ± 5 |      |

表 9. 电流特性



|                                  | 其他引脚的注入电流(4)                     | ± 5  |
|----------------------------------|----------------------------------|------|
| $\sum I_{\text{INJ(PIN)}}^{(2)}$ | 所有I/O和控制引脚上的总注入电流 <sup>(4)</sup> | ± 25 |

- 1. 所有的电源(VDD, VDDA)和地(VSS, VSSA)引脚必须始终连接到外部允许范围内的供电系统上。
- 2.  $I_{INJ(PIN)}$ 绝对不可以超过它的极限,即保证  $V_{IN}$  不超过其最大值。如果不能保证  $V_{IN}$  不超过其最大值,也要保证在外部限制  $I_{INJ(PIN)}$  不超过其最大值。当  $V_{IN} > V_{DD}$  时,有一个正向注入电流;当  $V_{IN} < V_{SS}$  时,有一个反向注入电流。
  - 3. 反向注入电流会干扰器件的模拟性能。参看第5.3.17节。
- 4. 当几个 I/O 口同时有注入电流时, $\Sigma$ I<sub>INJ(PIN)</sub>的最大值为正向注入电流与反向注入电流的即时绝对值之和。该结果基于在器件 4 个 I/O 端口上 $\Sigma$ I<sub>INJ(PIN)</sub>最大值的特性。

表 10. 温度特性

| 符号               | 描述     | 最大值         | 单位 |
|------------------|--------|-------------|----|
| T <sub>STG</sub> | 储存温度范围 | - 45 ~ +150 | °C |
| TJ               | 最大结温度  | 150         | °C |

## 5.3 工作条件

### 5.3.1 通用工作条件

表 11. 通用工作条件

| 符号                              | 参数                                                                | 条件                    | 最小值  | 最大值 | 单位      |
|---------------------------------|-------------------------------------------------------------------|-----------------------|------|-----|---------|
| fhclk                           | 内部AHB时钟频率                                                         |                       | 0    | 48  | NAL I - |
| f <sub>PCLK</sub>               | 内部APB时钟频率                                                         |                       | 0    | 48  | MHz     |
| VCC-VSS                         | 外部主供电电压(包含 V <sub>DDA</sub><br>和 V <sub>DD</sub> ) <sup>(1)</sup> | 3                     | 15   | V   |         |
| LDO5V                           | LDO5V 输出电压                                                        | 0                     | 5    | V   |         |
| U/V/W                           | U/V/W                                                             | -1                    | 15   | V   |         |
| V <sub>DD</sub>                 | 标准工作电压                                                            |                       | 2.0  | 5.5 | V       |
| V <sub>DDA</sub> <sup>(1)</sup> | 模拟部分工作电压                                                          | 必须与V <sub>DD</sub> 相同 | 2.5  | 5.5 | V       |
| P <sub>D</sub>                  | 功率耗散<br>温度: T <sub>A</sub> = 85℃                                  | QFN32                 | -    | -   | mW      |
|                                 | 环接泪床 Ⅰ. 05℃                                                       | 最大功率耗散                | - 25 | 85  | °C      |
| т.                              | 环境温度: T <sub>A</sub> = 85℃                                        | 低功率耗散(3)              | - 25 | 105 |         |
| T <sub>A</sub>                  | 五楼沿座 Ⅰ 105°C                                                      | 最大功率耗散                | - 25 | 85  | °C      |
|                                 | 环境温度:TA= 105℃                                                     | 低功率耗散(3)              | - 25 | 105 |         |

- 1.建议使用相同的电源为 $V_{DD}$ 和 $V_{DDA}$ 供电,在上电和正常操作期间, $V_{DD}$ 和 $V_{DDA}$ 之间最多允许有 300mV 的差别。
  - 2.如果  $T_A$  较低,只要  $T_J$  不超过  $T_{Jmax}$  (参见第 1 节) ,则允许更高的  $P_D$  数值。
  - 3.在较低的功率耗散的状态下,只要  $T_J$  不超过  $T_{Jmax}$  (参见第 1 节),  $T_A$  可以扩展到这个范围。



## 5.3.2 Gatedriver 工作条件

表 12. Gatedriver 工作条件

| 参数          | 符号                  | 测试条件                                                                          | 最小值 | 典型值 | 最大值      | 单位 |
|-------------|---------------------|-------------------------------------------------------------------------------|-----|-----|----------|----|
| 提供输入        |                     |                                                                               |     |     | •        |    |
| 电源电流        | Icc                 | UI = LI = 0V, Vcc = 12V                                                       |     | 0.8 | 1.2      | mA |
| VCC POR上升阈值 | Vccrth              | 提高Vcc                                                                         | 6   | 7   | 8        | V  |
| VCC迟滞阈值     | Vcchys              |                                                                               |     | 0.3 |          | V  |
| UI/LI PWM输入 |                     |                                                                               |     |     |          |    |
| 输入高电平       | PWM <sub>H</sub>    |                                                                               | 2   |     |          | V  |
| 输入低电平       | PWML                |                                                                               |     |     | 0.3      | V  |
| 输入下拉电阻      | RI                  |                                                                               |     | 200 |          | kΩ |
| 自举开关        |                     |                                                                               | 1   |     | <b>.</b> | •  |
| 导通电阻        | R <sub>DS(ON)</sub> | 正向偏置电流 = 10mA                                                                 |     | 40  |          | Ω  |
| 上桥臂驱动       |                     |                                                                               |     |     |          |    |
| 输出电阻,来源     | Ru_src              | VBOOT - VPHASE = 12V,<br>IUGATE = 100mA                                       |     | 4.5 | 9        | Ω  |
| 输出电阻,下沉     | Ru_snk              | V <sub>BOOT</sub> - V <sub>PHASE</sub> = 12V,<br>I <sub>UGATE</sub> = - 100mA |     | 2.8 | 5.6      | Ω  |
| 输出上升时间      | $T_{RUG}$           | $V_{BOOT}$ - $V_{PHASE}$ = 12V, $C_L$ = 1nF                                   |     | 15  | 30       | ns |
| 输出下降时间      | $T_{FUG}$           | $V_{BOOT}$ - $V_{PHASE}$ = 12 $V_{r}$ , $C_{L}$ = 1nF                         |     | 15  | 30       | ns |
| 死区时间        | T <sub>PDHUG</sub>  | VBOOT - VPHASE = 12V                                                          |     | 30  | 55       | ns |
| UI / UG下降延迟 | Tulfugf             | VBOOT - VPHASE = 12V                                                          |     | 20  | 35       | ns |
| UI / UG上升延迟 | Tuirugr             | VBOOT - VPHASE = 12V                                                          |     | 20  | 35       | ns |
| 下桥臂驱动       |                     |                                                                               |     |     |          |    |
| 输出电阻,来源     | R <sub>L_SRC</sub>  | $V_{BOOT}$ - $V_{PHASE}$ = 12 $V_{T}$ , $I_{LGATE}$ = 100mA                   |     | 4.5 | 9        | Ω  |
| 输出电阻,下沉     | R <sub>L_SNK</sub>  | V <sub>BOOT</sub> - V <sub>PHASE</sub> = 12V,<br>I <sub>LGATE</sub> = - 100mA |     | 2.8 | 5.6      | Ω  |
| 输出上升时间      | T <sub>RLG</sub>    | V <sub>CC</sub> = 12V, C <sub>L</sub> = 1nF                                   |     | 15  | 30       | ns |
| 输出下降时间      | T <sub>FLG</sub>    | V <sub>CC</sub> = 12V, C <sub>L</sub> = 1nF                                   |     | 15  | 30       | ns |
| 死区时间        | T <sub>PDHLG</sub>  | V <sub>CC</sub> = 12V                                                         |     | 30  | 55       | ns |
| LI / LG下降延迟 | T <sub>LIFLGF</sub> | V <sub>CC</sub> = 12V                                                         |     | 20  | 35       | ns |
| LI / LG上升延迟 | TLIRLGR             | Vcc = 12V                                                                     |     | 20  | 35       | ns |

## 5.3.3 上电和掉电时的工作条件

下表中给出的参数是在一般的工作条件下测试得出。



## 表 13. 上电和掉电时的工作条件

| 符号               | 参数                   | 条件                    | 最小值 | 最大值 | 单位   |  |
|------------------|----------------------|-----------------------|-----|-----|------|--|
|                  | V <sub>DD</sub> 上升速率 | T <sub>A</sub> = 27°C | 100 | 8   | μS/V |  |
| t <sub>VDD</sub> | VDD下降速率              | 1A = 27 C             | 100 | 8   | μ5/ν |  |



## 5.3.4 内嵌复位和电源控制模块特性

下表中给出的参数是依据表 11 列出的环境温度下和 VDD 供电电压下测试得出。

表 14. 内嵌复位和电源控制模块特性

| 符号                                   | 参数           | 条件                  | 最小值   | 典型值   | 最大值   | 单位 |
|--------------------------------------|--------------|---------------------|-------|-------|-------|----|
|                                      |              | PLS[3: 0]=0000(上升沿) | 1.813 | 1.819 | 1.831 | V  |
|                                      |              | PLS[3: 0]=0000(下降沿) |       | 1.705 |       | V  |
|                                      |              | PLS[3: 0]=0001(上升沿) | 2.112 | 2.116 | 2.124 | V  |
|                                      |              | PLS[3: 0]=0001(下降沿) |       | 2.0   |       | V  |
|                                      |              | PLS[3: 0]=0010(上升沿) | 2.411 | 2.414 | 2.421 | V  |
|                                      |              | PLS[3: 0]=0010(下降沿) |       | 2.297 |       | V  |
|                                      |              | PLS[3: 0]=0011(上升沿) | 2.711 | 2.714 | 2.719 | V  |
|                                      |              | PLS[3: 0]=0011(下降沿) |       | 2.597 |       | V  |
|                                      |              | PLS[3: 0]=0100(上升沿) | 3.011 | 3.013 | 3.018 | V  |
|                                      |              | PLS[3: 0]=0100(下降沿) |       | 2.895 |       | V  |
|                                      | 可编程的电压       | PLS[3: 0]=0101(上升沿) | 3.311 | 3.313 | 3.317 | V  |
| $V_{PVD}$                            | 检测器的电平<br>选择 | PLS[3: 0]=0101(下降沿) |       | 3.194 |       | V  |
|                                      | 选择           | PLS[3: 0]=0110(上升沿) | 3.611 | 3.613 | 3.616 | V  |
|                                      |              | PLS[3: 0]=0110(下降沿) |       | 3.494 |       | V  |
|                                      |              | PLS[3: 0]=0111(上升沿) | 3.91  | 3.913 | 3.916 | V  |
|                                      |              | PLS[3: 0]=0111(下降沿) |       | 3.793 |       | V  |
|                                      |              | PLS[3: 0]=1000(上升沿) | 4.21  | 4.212 | 4.215 | V  |
|                                      |              | PLS[3: 0]=1000(下降沿) |       | 4.092 |       | V  |
|                                      |              | PLS[3: 0]=1001(上升沿) | 4.51  | 4.512 | 4.515 | V  |
|                                      |              | PLS[3: 0]=1001(下降沿) |       | 4.391 |       | V  |
|                                      |              | PLS[3: 0]=1010(上升沿) | 4.809 | 4.811 | 4.813 | V  |
|                                      |              | PLS[3: 0]=1010(下降沿) |       | 4.69  |       | V  |
| V <sub>PVDhyst</sub> (2)             | PVD 迟滞       |                     |       | 100   |       | mV |
| V                                    | 上电/掉电复       | 下降沿                 | 1.623 | 1.656 | 1.675 | V  |
| V <sub>POR/PDR</sub>                 | 位阀值          | 上升沿                 |       | 1.747 |       | V  |
| V <sub>PDRhyst</sub> (2)             | PDR 迟滞       |                     |       | 90.9  |       | mV |
| T <sub>RSTTEMPO</sub> <sup>(2)</sup> | 复位持续时间       |                     |       | TBD   |       | mS |

- 1. 产品的特性由设计保证至最小的数值 VPOR/PDR。
- 2. 由设计保证,不在生产中测试。



### 5.3.5 供电电流特性

电流消耗是多种参数和因素的综合指标,这些参数和因素包括工作电压、环境温度、I/O 引脚的负载、产品的软件配置、工作频率、I/O 脚的翻转速率、程序在存储器中的位置以及执行的代码等。

电流消耗的测量方法说明,详见图 9。

本节中给出的所有运行模式下的电流消耗测量值,都是在执行一套精简的代码。

## 最大电流消耗

微控制器处于下列条件:

- 所有的 I/O 引脚都处于输入模式,并连接到一个静态电平上——V<sub>DD</sub> 或 V<sub>SS</sub> (无负载)。
- 所有的外设都处于关闭状态,除非特别说明。
- 闪存存储器的访问时间调整到 f<sub>HCLK</sub> 的频率(0~24MHz 时为0个等待周期,24~48MHz 时为1 个等待周期)。
- 指令预取功能开启(提示:这个参数必须在设置时钟和总线分频之前设置)。当开启外设时: fpclk1 = fhclk/2,fpclk2 = fhclk。

| V   |            |           |                     |    |   |  |
|-----|------------|-----------|---------------------|----|---|--|
| 符号  | 参数         | 条件        | 最大值                 | 单位 | Ī |  |
| 打与  | <b>少</b> 奴 | 浆什        | $T_A = 25^{\circ}C$ | 半型 |   |  |
|     | 停机模式下的供应电流 | 复位后进入停机模式 | 190                 |    |   |  |
| IDD | 待机模式下的供应电流 | 复位后进入待机模式 | 0.5                 | μA |   |  |

表 15. 停机和待机模式下的典型和最大电流消耗

- 1. 典型值是在 T<sub>A</sub> = 25℃下测试得到。
- 2. 由综合评估得出,不在生产中测试。



## 典型的电流消耗

### MCU 处于下述条件下:

- 所有的 I/O 引脚都处于输入模式,并连接到一个静态电平上——V<sub>DD</sub>或 V<sub>SS</sub>(无负载)。
- 所有的外设都处于关闭状态,除非特别说明。
- 闪存存储器的访问时间调整到 f<sub>HCLK</sub> 的频率(0~24MHz 时为 0 个等待周期, 24~48MHz 时为 1 个等待周期)。
- 环境温度和 V<sub>DD</sub> 供电电压条件列于表 11。
- 指令预取功能开启(提示:这个参数必须在设置时钟和总线分频之前设置)。当开启外设时: fpclk1 = fhclk/4, fpclk2 = fhclk/2。

|                 | 衣 16. 鱼17. | 侯八下的兴空电机相和 | ,数据处理代    | 何从内部 FlaSII 中运1 | J                 |      |
|-----------------|------------|------------|-----------|-----------------|-------------------|------|
| 符号              | 42 ML      | 夕 44       | £         | 典型值             | X (-)-            |      |
| 何亏              | 参数         | 条件         | fhclk     | 使能所有外设(2)       | 型值 <sup>(1)</sup> | 单位   |
|                 |            |            | 48MHz     | 13.47           | 7.55              |      |
|                 | 运行模式下的供应电流 | 外部时钟(2)    | 36MHz     | 11.83           | 6.67              |      |
|                 |            |            | 24MHz     | 8.62            | 5.15              |      |
| I <sub>DD</sub> |            |            | 8MHz      | 3.44            | 2.48              | mA   |
| טטי             |            | 运行于高速内部    | 48MHz     | 7.63            | 4.28              | IIIA |
|                 |            |            | 振荡器(HSI), | 36MHz           | 5.98              | 3.48 |
|                 |            | 使用AHB预分频   | 24MHz     | 4.55            | 2.88              |      |
|                 |            | 以减低频率      | 8MHz      | 1 40            | 0.85              |      |

表 16. 运行模式下的典型电流消耗,数据处理代码从内部 Flash 中运行

- 1. 典型值是在 T<sub>A</sub> = 25℃、V<sub>DD</sub> = 3.3V 时测试得到。
- 2. 外部时钟为 8MHz, 当 f<sub>HCLK</sub> > 8MHz 时启用 PLL。

表 17. 睡眠模式下的典型电流消耗,数据处理代码从内部 Flash 或 RAM 中运行

| 符号  | 参数         | 条件                | <b>4</b> | 典型值(1)          |        | A C |  |
|-----|------------|-------------------|----------|-----------------|--------|-----|--|
|     |            | 余件                | fHCLK    | 使能所有外设(2)       | 关闭所有外设 | 单位  |  |
| IDD | 睡眠模式下的供应电流 |                   | 48MHz    | 10.88           | 4.85   |     |  |
|     |            | 外部时钟(3)           | 36MHz    | 36MHz 9.45 4.22 | 4.22   |     |  |
|     |            | <u> </u>          | 24MHz    | 7.06            |        |     |  |
|     |            |                   | 8MHz     | 2.79            | 1.81   | mA  |  |
|     |            | 运行于高速内部           | 48MHz    | 5.89            | 2.49   |     |  |
|     |            | 振荡器 (HSI),        | 36MHz    | 4.68            | 2.12   |     |  |
|     |            | 使用AHB预分频<br>以减低频率 | 24MHz    | 3.45            | 1.74   |     |  |
|     |            |                   | 8MHz     | 1.03            | 0.48   |     |  |

- 1. 典型值是在 T<sub>A</sub> = 25℃、V<sub>DD</sub> = 3.3V 时测试得到。
- 2. 外部时钟为 8MHz, 当 f<sub>HCLK</sub> > 8MHz 时启用 PLL。



### 内置外设电流消耗

内置外设的电流消耗列于表 17, MCU 的工作条件如下:

- 所有的 I/O 引脚都处于输入模式,并连接到一个静态电平上——V<sub>DD</sub>或 V<sub>SS</sub>(无负载)。
- 所有的外设都处于关闭状态,除非特别说明。
- 给出的数值是通过测量电流消耗计算得出
  - 关闭所有外设的时钟
  - 只开启一个外设的时钟
- 环境温度和 V<sub>DD</sub>供电电压条件列于表 11。

表 18. 内置外设的电流消耗(1)

| 内置外设 |                  | 25℃时的典型功耗 | 单位 | 内置外设 |       | 25℃时的典型功耗 | 单位 |
|------|------------------|-----------|----|------|-------|-----------|----|
|      | TIM2             | 0.49      | mA | APB2 | ADC   | 0.53      |    |
| APB1 | TIM3             | 0.50      |    |      |       |           |    |
|      | I <sup>2</sup> C | 0.49      |    |      | UART1 | 0.52      |    |
|      | TIM14            | 0.52      |    |      | GPIOA | 0.53      | mA |
| APB2 | TIM16            | 0.52      |    | АНВ  | GPIOB | 0.53      |    |
| APD2 | TIM17            | 0.52      |    | AITD | GPIOC | 0.53      |    |
|      | TIM1             | 0.49      |    |      | GPIOD | 0.53      |    |

1. fhclk = 48MHz, fapb1 = fhclk/2, fapb2 = fhclk,每个外设的预分频系数为默认值。

#### 5.3.6 外部时钟源特性

### 来自外部振荡源产生的高速外部用户时钟

下表中给出的特性参数是使用一个高速的外部时钟源测得,环境温度和供电电压符合表 11 的条件。

表 19. 高速外部用户时钟特性

| 符号                   | 参数                             | 条件                                            | 最小值                | 典型值 | 最大值                | 单位  |
|----------------------|--------------------------------|-----------------------------------------------|--------------------|-----|--------------------|-----|
| f <sub>HSE_ext</sub> | 用户外部时钟频率(1)                    |                                               | 1                  | 8   | 32                 | MHz |
| V <sub>HSEH</sub>    | OSC_IN 输入引脚高电平电压               |                                               | 0.7V <sub>DD</sub> | -   | $V_{DD}$           | V   |
| VHSEL                | OSC_IN 输入引脚低电平电压               | _                                             | Vss                | -   | 0.3V <sub>DD</sub> | V   |
| tw(HSE)              | OSC_IN 高或低的时间 <sup>(1)</sup>   |                                               | 16                 | -   | -                  |     |
| t <sub>r(HSE)</sub>  | OSC_IN 上升或下降的时间 <sup>(1)</sup> |                                               | _                  | _   | 20                 | ns  |
| $t_{f(HSE)}$         | OOO_IIV 工介以下降的时间。              |                                               | _                  |     | 20                 |     |
| Cin(HSE)             | OSC_IN 输入容抗 <sup>(1)</sup>     | -                                             | -                  | 5   | -                  | pF  |
| DuCy(HSE)            | 占空比                            | -                                             | 45                 | -   | 55                 | %   |
| IL                   | OSC_IN 输入漏电流                   | $V_{SS} \leqslant V_{IN} \leqslant \\ V_{DD}$ | -                  | -   | ± 1                | uA  |

1. 由设计保证,不在生产中测试。





图 8. 外部高速时钟源的交流时序图

### 使用一个晶体/陶瓷谐振器产生的高速外部时钟

高速外部时钟(HSE)可以使用一个 8~24MHz 的晶体/陶瓷谐振器构成的振荡器产生。本节中所给出的信息是基于使用下表中列出的典型外部元器件,通过综合特性评估得到的结果。在应用中,谐振器和负载电容必须尽可能地靠近振荡器的引脚,以减小输出失真和启动时的稳定时间。有关晶体谐振器的详细参数(频率、封装、精度等),请咨询相应的生产厂商。

| 符号                      | 参数                                | 条件                                | 最小值 | 典型值  | 最大值 | 单位   |  |
|-------------------------|-----------------------------------|-----------------------------------|-----|------|-----|------|--|
| f <sub>OSC_IN</sub>     | 振荡器频率                             |                                   | 8   | 12   | 24  | MHz  |  |
| R <sub>F</sub>          | 反馈电阻                              |                                   |     | 1000 |     | kΩ   |  |
| C <sub>L1</sub>         | 建议的负载电容与对应的晶                      | D- 200                            |     | 30   |     | , F  |  |
| C <sub>L2</sub> (3)     | 体串行阻抗( <b>R</b> s) <sup>(4)</sup> | $R_S = 30\Omega$                  |     | 30   |     | pF   |  |
|                         | HSE 驱动电流                          | $V_{DD} = 3.3V$ ,                 |     |      |     |      |  |
| l <sub>2</sub>          |                                   | V <sub>IN</sub> = V <sub>SS</sub> |     |      | 1   | mA   |  |
|                         |                                   | 30pF 负载                           |     |      |     |      |  |
| g <sub>m</sub>          | 振荡器的跨导                            | 启动                                | 25  |      |     | mA/V |  |
| tsu(HSE) <sup>(5)</sup> | 启动时间                              | V <sub>DD</sub> 是稳定的              |     | 2    |     | mS   |  |

表 20. HSE 8~24MHz 振荡器特性(1)(2)

- 1. 谐振器的特性参数由晶体/陶瓷谐振器制造商给出。
- 2. 由综合评估得出,不在生产中测试。
- 3. 对于  $C_{L1}$  和  $C_{L2}$ ,建议使用高质量的、为高频应用而设计的(典型值为)5pF ~ 25pF 之间的资介电容器,并挑选符合要求的晶体或谐振器。通常  $C_{L1}$  和  $C_{L2}$  具有相同参数。晶体制造商通常以  $C_{L1}$  和  $C_{L2}$  的串行组合给出负载电容的参数。在选择  $C_{L1}$  和  $C_{L2}$  时, PCB 和 MCU 引脚的容抗应该考虑在内 (可以粗略地把引脚与 PCB 板的电容按 10pF 估计)。
- 4. 相对较低的 RF 电阻值,能够可以为避免在潮湿环境下使用时所产生的问题提供保护,这种环境下产生的泄漏和偏置条件都发生了变化。但是,如果 MCU 是应用在恶劣的潮湿条件时,设计时需要把这个参



数考虑进去。

5. tsu(HSE)是启动时间,是从软件使能 HSE 开始测量,直至得到稳定的 8MHz 振荡这段时间。这个数值是在一个标准的晶体谐振器上测量得到,它可能因晶体制造商的不同而变化较大。

图 9. 使用 8MHz 晶体的典型应用



## 5.3.7 内部时钟源特性

下表中给出的特性参数是使用环境温度和供电电压符合表 11 的条件测量得到。

#### 高速内部(HSI)振荡器

| 符号                   | 参数          | 条件                                     | 最小值   | 典型值   | 最大值   | 单位  |
|----------------------|-------------|----------------------------------------|-------|-------|-------|-----|
| f <sub>HSI</sub>     | 频率          |                                        | 39.94 | 48.26 | 64.14 | MHz |
|                      | 101 长       | $T_A = -40^{\circ}C \sim 105^{\circ}C$ | -10   |       | 9     |     |
| ACC                  |             | $T_A = -10^{\circ}C \sim 85^{\circ}C$  |       |       |       | %   |
| ACC <sub>HSI</sub>   | HSI 振荡器的精度  | $T_A = 0^{\circ}C \sim 70^{\circ}C$    |       |       |       | 70  |
|                      |             | T <sub>A</sub> = 25°C                  | -1    |       | 1     |     |
| t <sub>SU(HSI)</sub> | HSI 振荡器启动时间 |                                        |       |       | 2     | μS  |
| I <sub>DD(HSI)</sub> | HSI 振荡器功耗   |                                        |       | 80.53 | 122   | μA  |

表 21. HSI 振荡器特性<sup>(1)(2)</sup>

- 1. V<sub>DD</sub> = 3.3V, T<sub>A</sub> = -40°C ~ 105°C, 除非特别说明。
- 2. 由设计保证,不在生产中测试。

## 低速内部(LSI)振荡器

表 22. LSI 振荡器特性<sup>(1)</sup>

|                                 |             | *** |      |       |       |     |
|---------------------------------|-------------|-----|------|-------|-------|-----|
| 符号                              | 参数          | 条件  | 最小值  | 典型值   | 最大值   | 单位  |
| f <sub>LSI</sub> <sup>(2)</sup> | 频率          |     | 31.3 | 50.58 | 74.83 | KHz |
| $t_{\text{SU(LSI)}}^{(2)}$      | LSI 振荡器启动时间 |     |      |       | 1     | μS  |
| I <sub>DD(LSI)</sub> (3)        | LSI 振荡器功耗   |     |      | 1.082 | 1.652 | μΑ  |

- 1.  $V_{DD} = 3.3V$ ,  $T_A = -40^{\circ}C$  ~  $105^{\circ}C$ ,除非特别说明。
- 2. 由综合评估得出,不在生产中测试。
- 3. 由设计保证,不在生产中测试。

## 从低功耗模式唤醒的时间



下表列出的唤醒时间是在一个 8MHz 的 HSI 振荡器的唤醒阶段测量得到。唤醒时使用的时钟源依当前的操作模式而定:

- 停机或待机模式:时钟源是振荡器
- 睡眠模式:时钟源是进入睡眠模式时所使用的时钟

所有的时间是使用环境温度和供电电压符合表 11 的条件测量得到。

符号 单位 参数 条件 最大值  $t_{\text{WUSLEEP}}^{(1)}$ 从睡眠模式唤醒 使用 HSI 振荡器时钟唤醒 4 从停机模式唤醒(调压器处 twustop<sup>(1)</sup> HSI 振荡器时钟唤醒 = 2µS 8 于运行模式) μS HSI 振荡器时钟唤醒 = 2µS  $t_{\text{WUSTDBY}}^{(1)}$ 20000 从待机模式唤醒 调压器从关闭模式唤醒时间 = 38μS

表 23. 低功耗模式的唤醒时间

1. 唤醒时间的测量是从唤醒事件开始至用户程序读取第一条指令。

## 5.3.8 PLL 特性

下表列出的参数是使用环境温度和供电电压符合表 11 的条件测量得到。

| 符号                   | 参数                      |     |     | 单位  |     |
|----------------------|-------------------------|-----|-----|-----|-----|
| 付亏                   | <b>参</b> 奴              | 最小值 | 典型值 | 最大值 | 半型  |
| <b>4</b>             | PLL 输入时钟 <sup>(2)</sup> | 8   |     | 24  | MHz |
| f <sub>PLL_IN</sub>  | PLL 输入时钟占空比             | 40  |     | 60  | %   |
| f <sub>PLL_OUT</sub> | PLL 倍频输出时钟              | 40  |     | 100 | MHz |
| tLOCK                | PLL 锁相时间                |     |     | 100 | μS  |

表 24. PLL 特性<sup>(1)</sup>

- 1. 由设计保证,不在生产中测试。
- 2. 需要注意使用正确的倍频系数,从而根据 PLL 输入时钟频率使得 f<sub>PLL OUT</sub> 处于允许范围内。



## 5.3.9 存储器特性

#### 闪存存储器

除非特别说明, 所有特性参数是在 T<sub>A</sub> = - 40℃ ~ 105℃得到。

表 25. 闪存存储器特性

| 符号                | 参数             | 条件                                     | 最小值 | 典型值      | 最大值      | 单位 |
|-------------------|----------------|----------------------------------------|-----|----------|----------|----|
| t <sub>prog</sub> | 8位的编程时间        | $T_A = -40^{\circ}C \sim 125^{\circ}C$ | 4   | -        | -        | μS |
| terase            | 页(512K字节)擦除时间  | $T_A = -40^{\circ}C \sim 125^{\circ}C$ | 4   |          | 5        | mS |
| tME               | 整片擦除时间         | $T_A = -40^{\circ}C \sim 125^{\circ}C$ | 20  |          | 40       | mS |
|                   |                | 读模式,f <sub>HCLK</sub> = 48MHz          |     | 5        | 6        | mA |
| loo               | 供电电流           | 写模式,<br>f <sub>HCLK</sub> = 48MHz      |     |          | 7        | mA |
|                   |                | 擦除模式,<br>f <sub>HCLK</sub> = 48MHz     |     |          | 2        | mA |
| I <sub>SB</sub>   | Standby电流      |                                        |     | 1@25°C   | 50@125°C | μΑ |
| I <sub>DEP</sub>  | Deep Standby电流 |                                        |     | 0.5@25°C | 15@125°C | μΑ |
| V <sub>prog</sub> | 编程电压           |                                        |     | 3.3      |          | V  |

1. 由设计保证,不在生产中测试。

表 26. 闪存存储器寿命和数据保存期限

| 符号               | 参数          | 条件                                                                              | 最小值 | 典型值 | 最大值 | 单位 |
|------------------|-------------|---------------------------------------------------------------------------------|-----|-----|-----|----|
| N <sub>END</sub> | 寿命(译注:擦写次数) | T <sub>A</sub> = -40°C ~ 85°C (尾缀为 6)<br>T <sub>A</sub> = -40°C ~ 105°C (尾缀为 7) | 10  |     |     | 千次 |
|                  |             | T <sub>A</sub> = 85℃时,1000 次擦写 <sup>(2)</sup> 之后                                | 30  |     |     |    |
| t <sub>RET</sub> | 数据保存期限      | T <sub>A</sub> = 105°C,1000 次擦写 <sup>(2)</sup> 之后                               | 10  |     |     | 年  |
|                  |             | T <sub>A</sub> = 55℃,1 万次擦写 <sup>(2)</sup> 之后                                   | 20  |     |     |    |

- 1. 由综合评估得出,不在生产中测试。
- 2. 循环测试均是在整个温度范围下进行。

# 5.3.10 EMC 特性

敏感性测试是在产品的综合评估时抽样进行测试的。

## 功能性 EMS (电磁敏感性)

当运行一个简单的应用程序时(通过 I/O 端口闪烁 2 个 LED),测试样品被施加 2 种电磁干扰直到产生错误,LED 闪烁指示了错误的产生。

- 静电放电(ESD)(正放电和负放电)施加到芯片所有的引脚直到产生功能性错误。这个测试符合 IEC1000-4-2 标准。
- FTB: 在 V<sub>DD</sub>和 V<sub>SS</sub>上通过一个 100pF 的电容施加一个瞬变电压的脉冲群(正向和反向)直到产生功能性错误。这个测试符合 IEC1000-4-4 标准。



芯片复位可以使系统恢复正常操作。

测试结果列于下表中。这是基于应用笔记中定义的 EMS 级别和类型进行的测试。

表 27. EMS 特性

| 符号               | 参数                                                                         | 条件                                                                                         | 级别/类型 |
|------------------|----------------------------------------------------------------------------|--------------------------------------------------------------------------------------------|-------|
| V <sub>EFT</sub> | 在 V <sub>DD</sub> 和 V <sub>SS</sub> 上通过 100pF 的电容施加的、<br>导致功能错误的瞬变脉冲群电压极限。 | V <sub>DD</sub> = 3.3V,T <sub>A</sub> = +25°C,<br>f <sub>HCLK</sub> = 48MHz。符合 IEC1000-4-4 |       |

## 设计牢靠的软件以避免噪声的问题

在器件级进行 EMC 的评估和优化,是在典型的应用环境中进行的。应该注意的是,好的 EMC 性能与用户应用和具体的软件密切相关。

因此,建议用户对软件实行 EMC 优化,并进行与 EMC 有关的认证测试。

#### 软件建议

软件的流程中必须包含程序跑飞的控制,如:

- 被破坏的程序计数器
- 意外的复位
- 关键数据被破坏(控制寄存器等.....)

#### 认证前的试验

很多常见的失效(意外的复位和程序计数器被破坏),可以通过人工地在 NRST 上引入一个低电平或在晶振引脚上引入一个持续 1 秒的低电平而重现。

在进行 ESD 测试时,可以把超出应用要求的电压直接施加在芯片上,当检测到意外动作的地方,软件部分需要加强以防止发生不可恢复的错误。

#### 5.3.11 绝对最大值(电气敏感性)

基于三个不同的测试(ESD, LU),使用特定的测量方法,对芯片进行强度测试以决定它的电气敏感性方面的性能。

#### 静电放电(ESD)

静电放电(一个正的脉冲然后间隔一秒钟后一个负的脉冲)施加到所有样品的所有引脚上,样品的大小与芯片上供电引脚数目相关(3片x(n+1)供电引脚)。这个测试符合 JESD22-A114/C101 标准。

#### 静态栓锁

为了评估栓锁性能,需要在6个样品上进行2个互补的静态栓锁测试:

- 为每个电源引脚,提供超过极限的供电电压。
- 在每个输入、输出和可配置的 I/O 引脚上注入电流。

这个测试符合EIA/JESD78A集成电路栓锁标准。



| 表 | 28. | ESD | 特性 |
|---|-----|-----|----|
|   |     |     |    |

| 符号                                 | 参数                      | 条件     类型     |  | 最大值  | 单位 |
|------------------------------------|-------------------------|---------------|--|------|----|
| V <sub>ESD(HBM)</sub> 静电放电电压(人体模型) |                         | TA = +25°C,   |  | 2000 |    |
| Vesd(HBM)                          | <b>时</b> 电放电电压(八件模型)    | 符合JESD22-A114 |  | 2000 | V  |
| \/                                 | 静电放电电压(充电设备模型)          | TA = +25°C,   |  | 500  |    |
| Vesd(cdm)                          |                         | 符合JESD22-C101 |  | 500  |    |
| l                                  | 静态栓锁类(Latch-up current) | TA = +25°C,   |  | 200  | mΛ |
| ILU                                | 問念性钡矢(LalCh-up Current) | 符合JESD78A     |  | 200  | mA |

0. 由综合评估得出,不在生产中测试。

#### 5.3.12 I/O 端口特性

## 通用输入/输出特性

除非特别说明,下表列出的参数是按照表 11 的条件测量得到。所有的 I/O 端口都是兼容 CMOS 和 TTL。

符号 参数 条件 最小值 典型值 最大值 单位  $V_{\mathsf{IL}}$ 输入低电平电压 8.0 TTL 端口 V  $V_{\text{IH}}$ 输入高电平电压 2 - 0.5  $V_{\mathsf{IL}}$ 输入低电平电压 1.1 ٧ CMOS 端口  $V_{\text{IH}}$ 输入高电平电压 2.08  $V_{\text{hys}}$ I/O 脚施密特触发器电压迟滞(1) 500 700 800 m۷ 输入漏电流(2) μΑ  $I_{lkg}$ 1  $R_{PU}$ 弱上拉等效电阻(3)  $V_{IN} = V_{SS}$ 30 50 100 kΩ 弱下拉等效电阻(3)  $V_{\text{IN}} = V_{\text{DD}}$ 30 50 100  $R_{PD}$ I/O 引脚的电容 CIO 5 рF

表 29. I/O 静态特性

- 1. 施密特触发器开关电平的迟滞电压。由综合评估得出,不在生产中测试。
- 2. 如果在相邻引脚有反向电流倒灌,则漏电流可能高于最大值。
- 3. 上拉和下拉电阻是设计为一个真正的电阻串联一个可开关的 PMOS/NMOS 实现。这个 PMOS/NMOS 开关的电阻很小(约占 10%)。

所有 I/O 端口都是 CMOS 和 TTL 兼容(不需软件配置),它们的特性考虑了多数严格的 CMOS 工艺或 TTL 参数:

- 对于 V<sub>IH</sub>:
  - 如果 V<sub>DD</sub> 是介于[2.50V~3.08V];使用 CMOS 特性但包含 TTL。
  - 如果 V<sub>DD</sub> 是介于[3.08V ~ 3.60V]; 使用 TTL 特性但包含 CMOS。
- 对于 V<sub>IL</sub>:
  - 使用 CMOS 特性但包含 TTL。



#### 输出驱动电流

GPIO(通用输入/输出端口)可以吸收或输出多达+/-8mA 电流,并且吸收+20mA 电流(不严格的 V<sub>OL</sub>)。在用户应用中,I/O 脚的数目必须保证驱动电流不能超过 5.2 节给出的绝对最大额定值:

- 所有 I/O 端口从 V<sub>DD</sub> 上获取的电流总和,加上 MCU 在 V<sub>DD</sub> 上获取的最大运行电流,不能超过绝对最大额定值 I<sub>VDD</sub> (参见表 9)。
- 所有 I/O 端口吸收并从 Vss 上流出的电流总和,加上 MCU 在 Vss 上流出的最大运行电流,不能超过绝对最大额定值 I<sub>vss</sub> (参见表 9)。

# 输出电压

除非特别说明,下表出的参数是使用环境温度和 V<sub>DD</sub> 供电电压符合表 11 的条件测量得到。所有的 I/O 端口都是兼容 CMOS 和 TTL 的。

| 符号                                | 参数                 | 条件                            | 最小值                | 最大值 | 单位 |
|-----------------------------------|--------------------|-------------------------------|--------------------|-----|----|
| V <sub>OL</sub> <sup>(1)</sup>    | 输出低电平,当8个引脚同时吸收电流  | TTL 端口,l <sub>lo</sub> = +8mA |                    | 0.4 |    |
| V <sub>OH</sub> <sup>(2)</sup>    | 输出高电平,当8个引脚同时输出电流  | $2.7V < V_{DD} < 3.6V$        | 0.8V <sub>DD</sub> |     |    |
| V <sub>OL</sub> <sup>(1)</sup>    | 输出低电平,当8个引脚同时吸收电流  | CMOS 端口,lio=+8mA              |                    | 0.4 |    |
| V <sub>OH</sub> <sup>(2)</sup>    | 输出高电平,当8个引脚同时输出电流  | $2.7V < V_{DD} < 3.6V$        | 0.8V <sub>DD</sub> |     | V  |
| V <sub>OL</sub> <sup>(1)(3)</sup> | 输出低电平,当8个引脚同时吸收电流  | I <sub>IO</sub> = +20mA       |                    | 0.4 | V  |
| V <sub>OH</sub> <sup>(2)(3)</sup> | 输出高电平,当8个引脚同时输出电流  | $2.7V < V_{DD} < 3.6V$        | 0.8V <sub>DD</sub> |     |    |
| V <sub>OL</sub> <sup>(2)(3)</sup> | 输出低电平,当8个引脚同时吸收电流  | I <sub>IO</sub> = +6mA        |                    | TBD |    |
| V <sub>OH</sub> <sup>(2)(3)</sup> | 输出高电平, 当8个引脚同时输出电流 | 2V < V <sub>DD</sub> < 2.7V   | TBD                |     |    |

表 30. 输出电压特性

- 1. 芯片吸收的电流 I<sub>IO</sub> 必须始终遵循**错误!未找到引用源。9** 中给出的绝对最大额定值,同时 I<sub>IO</sub> 的总和 (所有 I/O 脚和控制脚) 不能超过 I<sub>VSS</sub>。
- 2. 芯片输出的电流 lio 必须始终遵循**错误!未找到引用源。9** 中给出的绝对最大额定值,同时 lio 的总和 (所有 l/O 脚和控制脚) 不能超过 l<sub>VDD</sub>。
  - 3. 由综合评估得出,不在生产中测试。

#### 输入输出交流特性

输入输出交流特性的定义和数值分别在图 13 和表 30 给出。

除非特别说明,下表列出的参数是使用环境温度和供电电压符合表 11 的条件测量得到。



表 31. 输入输出交流特性(1)

| MODEx<br>[1: 0]的配置 | 符号                        | 参数                                 | 条件                                            | 最小值 | 最大值               | 単位  |
|--------------------|---------------------------|------------------------------------|-----------------------------------------------|-----|-------------------|-----|
|                    |                           |                                    | $C_L = 30pF,$<br>$V_{DD} = 2.7V \sim 3.6V$    |     | 50                |     |
|                    | f <sub>max(IO)out</sub>   | 最大频率(2)                            | $C_L = 50pF,$<br>$V_{DD} = 2.7V \sim 3.6V$    |     | 30                | MHz |
|                    |                           |                                    | $C_L = 50pF$ ,<br>$V_{DD} = 2V \sim 2.7V$     |     | 20                |     |
|                    |                           |                                    | $C_L = 30pF,$<br>$V_{DD} = 2.7V \sim 3.6V$    |     | 5                 |     |
| 01<br>(50MHz)      | t <sub>f(IO)out</sub>     | 输出高至低电平的下降时间                       | $C_L = 50pF,$<br>$V_{DD} = 2.7V \sim 3.6V$    |     | 8                 |     |
|                    |                           |                                    | $C_L = 50pF,$<br>$V_{DD} = 2V \sim 2.7V$      |     | 12                |     |
|                    |                           | t <sub>r(IO)out</sub> 输出低至高电平的上升时间 | $C_L = 30pF,$<br>$V_{DD} = 2.7V \sim 3.6V$    |     | 5                 | nS  |
|                    | t <sub>r(IO)out</sub> 输出化 |                                    | $C_L = 50 pF,$<br>$V_{DD} = 2.7 V \sim 3.6 V$ |     | 8                 |     |
|                    |                           |                                    | $C_L = 50pF,$<br>$V_{DD} = 2V \sim 2.7V$      |     | 12                |     |
| 10                 | f <sub>max(IO)out</sub>   | 最大频率(2)                            | $C_L = 50pF,$<br>$V_{DD} = 2V \sim 3.6V$      |     | 20                | MHz |
| (20MHz)            | t <sub>f(IO)out</sub>     | 输出高至低电平的下降时间                       | C <sub>L</sub> = 50pF,                        |     | 20(3)             |     |
|                    | t <sub>r(IO)out</sub>     | 输出低至高电平的上升时间                       | V <sub>DD</sub> = 2V ~ 3.6V                   |     | 20(3)             | nS  |
| 11                 | f <sub>max(IO)out</sub>   | 最大频率(2)                            | $C_L = 50pF,$<br>$V_{DD} = 2V \sim 3.6V$      |     | 10                | MHz |
| (10MHz)            | t <sub>f(IO)out</sub>     | 输出高至低电平的下降时间                       | C <sub>L</sub> = 50pF,                        |     | 25 <sup>(3)</sup> | 2   |
|                    | t <sub>r(IO)out</sub>     | 输出低至高电平的上升时间                       | V <sub>DD</sub> = 2V ~ 3.6V                   |     | 25 <sup>(3)</sup> | nS  |
|                    | textipw                   | EXTI控制器检测到外部信<br>号的脉冲宽度            |                                               | 10  |                   | nS  |

- 1. I/O 端口的速度可以通过 MODEx[1:0]配置。参见 MM32SPIN220B 参考手册中有关 GPIO 端口配置寄存器的说明。
  - 2. 最大频率在图 13 中定义。
  - 3. 由设计保证,不在生产中测试。



图 10. 输入输出交流特性定义

#### 5.3.13 NRST 引脚特性

NRST 引脚输入驱动使用 CMOS 工艺,它连接了一个不能断开的上拉电阻,R<sub>PU</sub>(参见表 31)。除非特别说明,下表列出的参数是使用环境温度和 V<sub>DD</sub> 供电电压符合表 11 的条件测量得到。

| 符号                                   | 参数             | 条件        | 最小值  | 典型值         | 最大值      | 单位 |
|--------------------------------------|----------------|-----------|------|-------------|----------|----|
| V <sub>IL(NRST)</sub> <sup>(1)</sup> | NRST输入低电平电压    |           | -0.5 |             | 0.8      | V  |
| VIH(NRST) (1)                        | NRST输入高电平电压    |           | 2    |             | $V_{DD}$ | V  |
| V <sub>hys(NRST)</sub>               | NRST施密特触发器电压迟滞 |           |      | $0.2V_{DD}$ |          | mV |
| R <sub>PU</sub>                      | 弱上拉等效电阻 (2)    | VIN = VSS |      | 15          |          | kΩ |
| V <sub>F(NRST)</sub> <sup>(1)</sup>  | NRST输入滤波脉冲     |           |      |             | 100      | nS |
| V <sub>NF(NRST)</sub> <sup>(1)</sup> | NRST输入非滤波脉冲    |           | 300  |             |          |    |

表 32. NRST 引脚特性

- 1. 由设计保证,不在生产中测试。
- 2. 上拉电阻是设计为一个真正的电阻串联一个可开关的 PMOS 实现。这个 PMOS/NMOS 开关的电阻 很小(约占 10%)。

外部复位电路<sup>(1)</sup> NRST<sup>(2)</sup> RPU 滤波器 内部复位

图 11. 建议的 NRST 引脚保护



- 1. 复位网络是为了防止寄生复位。
- 2. 用户必须保证 NRST 引脚的电位能够低于表 31 中列出的最大 V<sub>IL(NRST)</sub>以下, 否则 MCU 不能得到复位。

#### 5.3.14 TIM 定时器特性

下表列出的参数由设计保证。

有关输入输出复用功能引脚(输出比较、输入捕获、外部时钟、PWM 输出)的特性详情,参见第 5.3.11 节。

| 符号                     | 参数                     | 条件                           | 最小值    | 最大值                     | 单位                    |
|------------------------|------------------------|------------------------------|--------|-------------------------|-----------------------|
| 4                      | 定时器分辨时间                |                              | 1      |                         | t <sub>TIMxCLK</sub>  |
| t <sub>res(TIM)</sub>  | <b>足</b> 門 奋刀 <u>카</u> | f <sub>TIMxCLK</sub> = 48MHz | 10.4   |                         | nS                    |
| <b>4</b>               | CH1 至 CH4 的定时器外部       |                              | 0      | f <sub>TIMxCLK</sub> /2 | MHz                   |
| <b>f</b> EXT           | 时钟频率                   | f <sub>TIMxCLK</sub> = 48MHz | 0      | 24                      | IVITZ                 |
| Resтıм                 | 定时器分辨率                 |                              |        | 16                      | 位                     |
| t                      | 当选择了内部时钟时,16位          |                              | 1      | 65536                   | t <sub>TIMx</sub> CLK |
| tcounter               | 计数器时钟周期                | $f_{TIMxCLK} = 48MHz$        | 0.0104 | 682                     | μS                    |
| t <sub>MAX_COUNT</sub> | 是十可能的计粉                |                              |        | 65536 x 65536           | t <sub>TIMx</sub> CLK |
|                        | 最大可能的计数                | $f_{TIMxCLK} = 48MHz$        |        | 44.7                    | S                     |

表 33. TIMx<sup>(1)</sup>特性

0. TIMx 是一个通用的名称,代表 TIM1,2,3,14,16,17。

# 5.3.15 通信接口

# I2C 接口特性

除非特别说明,表 33 列出的参数是使用环境温度, $f_{PCLK1}$  频率和  $V_{DD}$  供电电压符合表 11 的条件测量得到。

MM32SPIN220B 的 I<sup>2</sup>C 接口符合标准 I<sup>2</sup>C 通信协议,但有如下限制: SDA 和 SCL 不是'真'的引脚,当配置为开漏输出时,在引出脚和 V<sub>DD</sub>之间的 PMOS 管被关闭,但仍然存在。

I²C 接口特性列于表 33,有关输入输出复用功能引脚(SDA 和 SCL)的特性详情,参见第 5.3.11 节。



## 表 34. I<sup>2</sup>C 接口特性

| /s/r 口                                  | <b>会</b> 粉.            | 标准 I <sup>2</sup> C <sup>(1)</sup> |      | 快速 I <sup>2</sup> C <sup>(1)(2)</sup> |        | * 1- |
|-----------------------------------------|------------------------|------------------------------------|------|---------------------------------------|--------|------|
| 符号                                      | 参数                     | 最小值                                | 最大值  | 最小值                                   | 最大值    | + 单位 |
| tw(SCLL)                                | SCL 时钟低时间              | 4.7                                |      | 1.3                                   |        | 6    |
| t <sub>w(SCLH)</sub>                    | SCL 时钟高时间              | 4.0                                |      | 0.6                                   |        | μS   |
| t <sub>su(SDA)</sub>                    | SDA 建立时间               | 250                                |      | 100                                   |        |      |
| th(SDA)                                 | SDA 数据保持时间             | 0(3)                               |      | 0 <sup>(4)</sup>                      | 900(3) |      |
| $t_{r(\text{SDA})}$ $t_{r(\text{SCL})}$ | SDA 和 SCL 上升时间         |                                    | 1000 | 2.0+0.1C <sub>b</sub>                 | 300    | nS   |
| t <sub>f(SDA)</sub>                     | SDA 和 SCL 下降时间         |                                    | 300  |                                       | 300    |      |
| th(STA)                                 | 开始条件保持时间               | 4.0                                |      | 0.6                                   |        |      |
| t <sub>su(STA)</sub>                    | 重复的开始条件建立时间            | 4.7                                |      | 0.6                                   |        |      |
| t <sub>su(STO)</sub>                    | 停止条件建立时间               | 4.0                                |      | 0.6                                   |        | μS   |
| tw(STO:STA)                             | 停止条件至开始条件的时间<br>(总线空闲) | 4.7                                |      | 1.3                                   |        |      |
| Сь                                      | 每条总线的容性负载              |                                    | 400  |                                       | 400    | pF   |

- 1. 由设计保证,不在生产中测试。
- 2. 为达到标准模式 I<sup>2</sup>C 的最大频率,f<sub>PCLK1</sub> 必须大于 2MHz。为达到快速模式 I<sup>2</sup>C 的最大频率,f<sub>PCLK1</sub> 必须大于 4MHz。
  - 3. 如果不要求拉长 SCL 信号的低电平时间,则只需满足开始条件的最大保持时间。
  - 4. 为了跨越 SCL 下降沿未定义的区域,在 MCU 内部必须保证 SDA 信号上至少 300nS 的保持时间。





图 12. I<sup>2</sup>C 总线交流波形和测量电路<sup>(1)</sup>

1. 测量点设置于 CMOS 电平: 0.3V<sub>DD</sub> 和 0.7V<sub>DD</sub>。

# 5.3.16 12 位 ADC 特性

除非特别说明,下表的参数是使用符合表 11 的条件的环境温度、f<sub>PCLK2</sub>频率和 V<sub>DDA</sub> 供电电压测量得到。 注:建议在每次上电时执行一次校准。

表 35. ADC 特性

| 符号                               | 参数        | 条件                       | 最小值                                    | 典型值 | 最大值               | 单位                 |
|----------------------------------|-----------|--------------------------|----------------------------------------|-----|-------------------|--------------------|
| $V_{DDA}$                        | 供电电压      |                          | 2.5                                    | 5   | 5.5               | V                  |
| V <sub>REF+</sub>                | 正参考电压     |                          | 2.5                                    |     | V <sub>DDA</sub>  | V                  |
| f <sub>ADC</sub>                 | ADC时钟频率   |                          |                                        |     | 15                | MHz                |
| fs <sup>(2)</sup>                | 采样速率      |                          |                                        |     | 1                 | MHz                |
| <b>f</b> (2)                     | 外部触发频率    | f <sub>ADC</sub> = 15MHz |                                        |     |                   | kHz                |
| f <sub>TRIG</sub> <sup>(2)</sup> |           |                          |                                        |     |                   | 1/f <sub>ADC</sub> |
| V <sub>AIN</sub> <sup>(2)</sup>  | 转换电压范围    |                          | 0(Vssa或<br>V <sub>REF</sub> -连接到<br>地) |     | V <sub>REF+</sub> | V                  |
| R <sub>AIN</sub> <sup>(2)</sup>  | 外部输入阻抗    |                          | 参见公式1和表39                              |     | kΩ                |                    |
| R <sub>ADC</sub> <sup>(2)</sup>  | 采样开关电阻    |                          |                                        |     | 1                 | kΩ                 |
| C <sub>ADC</sub> <sup>(2)</sup>  | 内部采样和保持电容 |                          |                                        | 10  |                   | pF                 |
| t <sub>S</sub> <sup>(2)</sup>    | 采样时间      | f <sub>ADC</sub> = 15MHz | 0.1                                    |     | 16                | μS                 |
|                                  |           |                          | 1.5                                    |     | 239.5             | 1/f <sub>ADC</sub> |



| t <sub>STAB</sub> <sup>(2)</sup> | 上电时间   |     |                          |                       | 1 |                    | μS |
|----------------------------------|--------|-----|--------------------------|-----------------------|---|--------------------|----|
| t <sub>CONV</sub> (2)            | 总的转换时间 | (包括 | f <sub>ADC</sub> = 15MHz | 1                     |   | 16.9               | μS |
| (CONV-)                          | 采样时间)  |     |                          | 15~253(采样ts+逐步逼近13.5) |   | 1/f <sub>ADC</sub> |    |

- 1. 由综合评估保证,不在生产中测试。
- 2. 由设计保证,不在生产中测试。
- 3. 在该系列产品中,VREF+在内部连接到 VDDA,VREF-在内部连接到 VSSA。
- 4. 对于外部触发,必须在时延中加上一个延迟 1/f<sub>PCLK2</sub>。



$$R_{AIN} < \frac{T_S}{f_{ADC} \times C_{ADC} \times \ln(2^{N+2})} - R_{ADC}$$

上述公式(公式 1) 用于决定最大的外部阻抗,使得误差可以小于 1/4 LSB。其中 N = 12 (表示 12 位分辨率)。

| Ts (周期) | ts (µS) | 最大 R <sub>AIN</sub> (kΩ) |
|---------|---------|--------------------------|
| 1.5     | 0.1     | 1.2                      |
| 7.5     | 0.5     | 10                       |
| 13.5    | 0.9     | 19                       |
| 28.5    | 1.9     | 41                       |
| 41.5    | 2.76    | 60                       |
| 55.5    | 3.7     | 80                       |
| 71.5    | 4.77    | 104                      |
| 239.5   | 16.0    | 350                      |

表 36. F<sub>ADC</sub> = 15MHz<sup>(1)</sup>时的最大 R<sub>AIN</sub>

0. 由设计保证,不在生产中测试。

| NOTE TO OTHER PARKETS WAS IT |        |                                                      |       |      |     |  |  |
|------------------------------|--------|------------------------------------------------------|-------|------|-----|--|--|
| 符号                           | 参数     | 测试条件                                                 | 典型值   | 最大值  | 单位  |  |  |
| ET                           | 综合误差   |                                                      | ± 11  | ± 12 |     |  |  |
| EO                           | 偏移误差   | f <sub>PCLK2</sub> =48MHz,                           | ± 8   | ± 9  |     |  |  |
| EG                           | 增益误差   | $f_{ADC} = 15MHz$ , $R_{AIN} < 10 \text{ k}\Omega$ , | ± 7.5 | ± 9  | LSB |  |  |
| ED                           | 微分线性误差 | $V_{DDA} = 3V \sim 3.6V, T_A = 25^{\circ}C$          | ± 3   | ± 3  |     |  |  |
| EL                           | 积分线性误差 |                                                      | ± 11  | ± 11 |     |  |  |

表37. ADC精度-局限的测试条件(1)(2)

- 1. ADC 的直流精度数值是在经过内部校准后测量的。
- 2. ADC 精度与反向注入电流的关系:需要避免在任何标准的模拟输入引脚上注入反向电流,因为这样会显着地降低另一个模拟输入引脚上正在进行的转换精度。建议在可能产生反向注入电流的标准模拟引脚上,(引脚与地之间)增加一个肖特基二极管。

如果正向的注入电流,只要处于第 5.3.12 节中给出的  $I_{\text{INJ(PIN)}}$ 和  $\Sigma I_{\text{INJ(PIN)}}$ 范围之内,就不会影响 ADC 精度。

3.由综合评估保证,不在生产中测试。





图13. 使用ADC典型的连接图

- 1. 有关 R<sub>AIN</sub>、R<sub>ADC</sub> 和 C<sub>ADC</sub> 的数值,参见表 35。
- 2.  $C_{parasitic}$ 表示 PCB (与焊接和 PCB 布局质量相关) 与焊盘上的寄生电容 (大约 7pF)。较大的  $C_{parasitic}$ 数值将降低转换的精度,解决的办法是减小  $f_{ADC}$ 。

# PCB设计建议

电源的去藕必须按照下图连接。图中的10nF电容必须是瓷介电容(好的质量),它们应该尽可能地靠近MCU芯片。



图14. 供电电源和参考电源去藕线路



# 5.3.17 GateDriver 特性

图 15 上电时序状态图





射出保护(Shoot-Through Protection)

GateDriver 装有射出保护电路(Shoot-Through Protection Circuitry)。下图显示当 HI 和 LI 被 同时打开时,输出保护会同时切断高 high-side 和低 low-side 开关。这是为了防止高 high-side 和低 low-side 的输出在同一时间打开。



图 16 射出保护(Shoot-Through Protection)时序图

下表标示 PWM 输入/输出状态。

**PWM State** н LI **UGATE LGATE** On Off On Off Off On Off On On On Off Off Off Off Off Off

表 38 PWM 输入输出状态表

# 欠电压保护

如果电压 VCC<2.5V 时,会触发欠电压保护。当欠电压保护功能激活时, GateDriver 关闭 LDO5V 和驱动输出。



# 6. 封装特性

# 6.1 封装 QFN32

图 17. QFN32,方形扁平无引线封装外形





- 1. 图不是按照比例绘制。
- 2. 尺寸单位为毫米。

表 39 QFN32尺寸参数

| 标号 | 毫米        |       |      |  |  |
|----|-----------|-------|------|--|--|
| 孙与 | 最小值       | 典型值   | 最大值  |  |  |
| А  | 0.7       | 0.75  | 0.80 |  |  |
| A1 | 0.00      | 0.035 | 0.05 |  |  |
| b  | 0.20      | 0.25  | 0.30 |  |  |
| D  | 4.90      | 5.00  | 5.10 |  |  |
| D1 |           | 3.50  |      |  |  |
| D2 | 3.40      | 3.50  | 3.60 |  |  |
| Е  | 4.90      | 5.00  | 5.10 |  |  |
| E1 |           | 3.50  |      |  |  |
| E2 | 3.40      | 3.50  | 3.60 |  |  |
| е  |           | 0.5   |      |  |  |
| L  | 0.30      | 0.40  | 0.50 |  |  |
| N  | 引脚数目 = 32 |       |      |  |  |



# 7. 型号命名

| MM32 SPIN 2 22 C N                      | T x |
|-----------------------------------------|-----|
| Device family                           |     |
| MM32 = ARM-based 32-bit microcontroller |     |
| Product type                            |     |
| SPIN = Moto                             |     |
|                                         |     |
| Sub-family Sub-family                   |     |
| 2 =                                     |     |
|                                         |     |
| User code memory size                   |     |
| 22 =                                    |     |
|                                         |     |
|                                         |     |
| Function Family                         |     |
| C =                                     |     |
|                                         |     |
| Package                                 |     |
| N= QFN                                  |     |
|                                         |     |
|                                         |     |
| Pin count                               |     |
| T = 32 Pins                             | J   |
| . – 52                                  |     |
|                                         |     |
|                                         |     |
| Options                                 |     |

TR= tape and reel packing blank= tray packing



# 8. 修改记录

表 40 修改记录表

| 版本     | 内容            | 日期         |
|--------|---------------|------------|
| Ver0.1 | Draft version | 2017/12/06 |
|        |               |            |
|        |               |            |
|        |               |            |
|        |               |            |