# 同济大学计算机系

# 数字逻辑课程综合实验报告



| 学     | 号. | 215      |   |
|-------|----|----------|---|
| 姓     | 名。 | XX       |   |
| 专     | 业. | 计算机科学与技术 | _ |
| 授课老师」 |    | 张冬冬      |   |

#### 目录

| 一、 | 头短闪谷                     |
|----|--------------------------|
|    | 项目内容梗概                   |
|    | .输入输出                    |
|    | 法操作说明                    |
|    | l.实验工具及环境                |
|    | 数字系统总框图                  |
| 三、 | 系统控制器设计                  |
|    | 子系统模块建模                  |
|    | top 顶层模块                 |
|    |                          |
|    | B.Control 加速度传感器模块       |
|    | I.VGA 模拟模块               |
|    | i.FIFO 模拟队列模块            |
|    | 5.Time_transfer 时间格式转换模块 |
|    |                          |
|    | 3.display7 七段数码管显示模块     |
|    | ).Divider 时钟分频模块         |
|    | 测试模块建模                   |
|    | Control 模块               |
|    |                          |
|    | 3.Time_transfer 模块       |
|    | -<br>I.display7 模块       |
|    | i.MP3 模块                 |
|    | 实验结果                     |
|    | Modelsim 仿真波形图           |
|    | 实验结果贴图                   |
|    | 结论                       |
|    | 心得体会                     |
|    | 课程收获                     |
|    | .课程建议                    |
|    | 3.数字芯片设计之我见              |
|    |                          |

## 一、实验内容

#### 1. 项目内容梗概

基于 NEXYS4 FPGA、VS1003B, VGA, 加速度传感器的多模式旋转音游小游戏

#### 2. 输入输出

输入: 开发板上的按键, 拨码开关, 整体器件旋转方位

输出: 开发板上的 LED 灯, 七段数码管, MP3, VGA 显示屏

#### 3. 操作说明

刚开始为复位状态,打开拨码复位开关结束复位,vga 出现画面,MP3 开始播放音乐。MP3 播放音乐部分可以根据拨码开关来控制音量,选择音乐等,音量分为 4 档,音乐有三首。还可以通过拨码开关选择游戏模式。在模式 1 下,可以控制判定区旋转,判定区的标志将会根据板子角度变换位置,当小球到达判定区时,按下按键开关,则小球变大变白,说明成功选中,此时计分器加 1 分。在模式 2 下,可以将开发板和 vga 结合,在一起旋转,此时判定区不变,只有小球轨道根据 vga 和板子的旋转角度发生变化,若小球进入判定区,则计分器加 1 分。

在 vga 游戏画面进行的同时,开发板上的七段数码管从前到后依次显示第几首音乐、计分、播放音乐所用时间。播放完一首音乐或者音乐切换或者拨下复位开关,则数码管重新从 0 计时,游戏重新开始。

## 4. 实验工具及环境

#### 4.1 实验工具:

Nexys 4 DDR Artix-7——由 Xilinx 公司开发出的一款现场可编程 门阵列 (FPGA) 开发板:

VS1003B MP3——MP3 模块, 其协议为 SPI 协议模式 0, 实现音乐播放;

VGA—VGA(Video Graphics Array)是 IBM 在 1987 年 随 PS/2 机 一起推出的一种视频传输标准:

ADXL362——板载加速度传感器,其协议为 SPI 协议模式 0,可以感知三轴上的重力加速度,进而获取角度值。

#### 4.1 实验工具:

Vivado——FPGA 公司 Xilinx 开发的一种集成设计环境

Windows11——笔者所用的笔记本电脑的操作系统

Modelsim——一款集成仿真软件

## 二、多模式旋转音游数字系统总框图

#### 要实现的功能如下:

- 1. 实现 VGA 显示
- 2. 实现 MP3 音乐播放,音乐切换,音量调整
- 3. 实现对加速度传感器数据的读取
- 4. 实现基于七段数码管的数字钟计时,计分,以及音乐显示
- 5. 实现游戏整体功能
- 6. 实现基于 ROM IP 核的背景图片显示和 RAM IP 核的音乐存储
- 7. 实现 led 灯显示音量以及加速度传感器数据
- 8. 实现由音乐数据控制动画
- 9. 实现由加速度传感器数据控制动画

#### 框图设计如下:



#### RTL 图如下:



# 三、系统控制器设计

## 1.ASM 流程图



## 2.状态转移真值表

| PS | NS | 转换条件      |
|----|----|-----------|
| 00 | 00 | RST==0    |
| 00 | 01 | RST==1    |
| 01 | 00 | RST==0    |
| 01 | 10 | RST==1    |
| 10 | 10 | FINISH==0 |
| 10 | 11 | FINISH==1 |
| 11 | 01 | /         |

### 3.次态函数激励表达式

令编码首位为 B,末位为 A, 得 B(D)=~A • B • RST+A • ~B A(D)=~A • ~B • RST+A • FINISH+A • B

#### 4.控制命令逻辑表达式

CLR=WORK1=~A • ~B WORK=WORK3=WORK4=~A • B WORK5=A • ~B END=A • B

#### 5.系统控制器逻辑方案图



# 四、子系统模块建模

# 1.top 顶层模块

功能: 连接各个子模块,建立系统与外部的信号关联接口信号定义:

input CLK,//时钟信号 input RST,//复位信号 input BUTTON,//按钮信号

output MP3\_RSET,//MP3 复位信号

output MP3\_CS,//MP3, spi 通信的命令传输有效信号,低电平有效

output MP3\_DCS,//MP3, spi 通信的数据传输有效信号,低电平有效 output MP3\_MOSI,//MP3, spi 通信的 master 输出端 input MP3\_MISO,//MP3, spi 通信的 master 输入端 output MP3\_SCLK,//MP3, spi 通信的时钟 input MP3\_DREQ,//数据发送有效信号

output [3:0]VGA\_R,//vga 的 r 颜色分量,下同理 output [3:0]VGA\_G, output [3:0]VGA\_B, output VGA\_HS,//行扫描有效信号 output VGA\_VS,//场扫描有效信号

input MISO,//加速度传感器的 spi 通信的 master 输入端,以下同 MP3 output MOSI, output n\_CS, output SCLK,

output DISPLAY\_DP,//数码管点 output [7:0] DISPLAY\_AN,//数码管位选 output [6:0] DISPLAY\_C,//七段数码管

input [2:0] VOL\_SHIFT,//音量控制对应的拨码开关input [1:0] MUSIC\_SHIFT,//音乐切换对应的拨码开关input MODE,//游戏模式选择对应的拨码开关

output[15:0] LED//led 灯

#### 代码:

module top(

input CLK,//时钟信号 input RST,//复位信号 input BUTTON,//按钮信号

output MP3\_RSET,//MP3 复位信号 output MP3\_CS,//MP3, spi 通信的命令传输有效信号,低电平有效 output MP3\_DCS,//MP3, spi 通信的数据传输有效信号,低电平有效 output MP3\_MOSI,//MP3, spi 通信的 master 输出端 input MP3\_MISO,//MP3, spi 通信的 master 输入端 output MP3\_SCLK,//MP3, spi 通信的时钟 input MP3\_DREQ,//数据发送有效信号

output [3:0]VGA\_R,//vga 的 r 颜色分量,下同理 output [3:0]VGA\_G, output [3:0]VGA\_B, output VGA\_HS,//行扫描有效信号

```
output VGA_VS,//场扫描有效信号
       input MISO.//加速度传感器的 spi 通信的 master 输入端,以下同 MP3
       output MOSI,
       output n_CS,
       output SCLK,
       output DISPLAY DP.//数码管点
       output [7:0] DISPLAY_AN,//数码管位选
       output [6:0] DISPLAY C,//七段数码管
       input [2:0] VOL_SHIFT,//音量控制对应的拨码开关
       input [1:0] MUSIC_SHIFT,//音乐切换对应的拨码开关
       input MODE,//游戏模式选择对应的拨码开关
       output[15:0] LED//led 灯
       );
       wire FINISH;//一首音乐是否播放完毕
       wire [3:0] choice://音乐选择
       wire [11:0] HC,VC;//行计数和场计数
       wire EN;//vga 扫描是否在有效范围内
       wire[31:0] MUSIC DATA://根据向 MP3 传送数据,来产生伪随机数
       wire [7:0] SCORE;//积分
       wire roundDD://加速度传感器是否已经接收到了一轮数据
       wire [11:0] x_reg_temp, y_reg_temp, z_reg_temp;//加速度传感器下, x,y,z 方向的临时
数据
       wire reset1;//fifo 模块的延时,加速度传感器的复位信号
       wire [11:0]y_reg;//只需要 y 方向上的数据
       wire [15:0] ANG;//加速度衍生的角度相关值
       assign choice =( MUSIC SHIFT==2'b10 ? 4'h2 :(MUSIC SHIFT==2'b01 ? 4'h3 :
4'h1));
       assign LED[15:0]={VOL_SHIFT[2:0],1'b0,y_reg[11:0]};
       MP3
mp3(CLK,RST,MP3_RSET,MP3_CS,MP3_DCS,MP3_MOSI,MP3_MISO,MP3_SCLK,MP3_DR
EQ, VOL SHIFT, MUSIC SHIFT, FINISH, MUSIC DATA);
      // Gyro gyro( CLK, RST,GYRO_SPC,GYRO_SDI,GYRO_SDO,GYRO_CS,ANG);
       VGA vga(CLK,RST,VGA_HS,VGA_VS,HC,VC,EN);//模拟 vga 扫描信号
       //游戏控制总体模块
       Game
game(CLK,RST,EN,FINISH,y_reg,HC,VC,BUTTON,SCORE,{VGA_R[3:0],VGA_G[3:0],VGA
_B[3:0]},MUSIC_DATA,CHOICE,MODE);
       //加速度传感器模拟队列
```

 $FIFO\ fifo(CLK,\ roundDD,\ RST,x\_reg\_temp,\ y\_reg\_temp,\ z\_reg\_temp,x\_reg,\ y\_reg,\\ z\_reg,reset1);$ 

//加速度传感器

 $\label{lem:control} Control(\ CLK,reset1,\ MISO,MOSI,\ n\_CS,\ roundDD,x\_reg\_temp,\ y\_reg\_temp,\ z\_reg\_temp,SCLK);$ 

//数码管显示

wire [15:0] time\_cnt;

//时间转换和七段数码管

Time\_transfer time\_transfer(CLK,FINISH | (~RST),time\_cnt);

Display7

display7(CLK,{choice[3:0],4'b1111,SCORE[7:0],time\_cnt[15:0]},DISPLAY\_C,DISPLAY\_AN,D ISPLAY\_DP);

endmodule

#### 2.Game 游戏控制模块

**功能**:作为游戏主体,实现游戏相关功能**框图**:



#### 接口信号定义:



input CLK,//时钟

input RST, //复位信号

input EN,//vga 扫描有效信号

input FINISH, //音乐播放完成或者切

换信号

input [11:0] ANG,//角度传感器

input [11:0] HC,//行计数

input [11:0] VC,//场计数

input BUTTON,//计分按钮

output [7:0] SCORE, //得分

```
input[3:0] CHOICE,//选择的音乐
    input MODE//游戏模式
代码:
module Game(
                                                       .clk_in1(CLK),
    input
            CLK,
                                                       .clk_out1(clk)
    input
            RST.
                                                  );
    input EN,//有效信号
    input FINISH,
                                                  reg [18:0] addra
                                                                       = 0;
                                                                                    //背
    input [11:0] ANG,//角度
                                              景图片存储 ROM 地址
    input [11:0] HC,
                                                  wire
                                                             [11:0]
                                                                                  douta;
                                              //ROM 输出
    input [11:0] VC,
    input BUTTON,
                                                  integer hc;
    output [7:0] SCORE,
                             //得分
                                                  integer vc;
    output reg [11:0] RGB,
    input[31:0] MUSIC_DATA,
                                                  background
    input[3:0] CHOICE,
                                              image(.clka(clk),.addra(addra),.douta(douta));
    input MODE
    );
                                                  reg[9:0] px_ball,py_ball;//小球位置
   //画面坐标数据和颜色参数
                                                  reg[9:0] r_ball;//小球半径
    parameter center_x=512,
                                                  reg[11:0] c_ball;//小球颜色
               center y=384;
                                                  reg[2:0] final_path;
    parameter cycle_r=450;
    parameter angle1=12'b0001_1000_0000,
                                                  //画图和画圆
                                                 always@(posedge clk or negedge RST or
angle2=12'b0010_1000_0000;
                                              posedge FINISH)
    parameter red=12'hf 0 0,
                                                  if(~RST || FINISH ) begin
               orange=12'hf_a_0,
                                                       RGB<=black;
               cyan=12'h0_f_f
                                                  end
               green=12'h0_f_0,
                                                  else begin
               yellow=12'hf_f_0,
                                                       if(EN) begin
               blue=12'h0_0_f,
                                                            hc<=HC;
               purple=12'ha_2_f,
                                                            vc \le VC;
               black=12'h0 0 0,
               white=12'hf_f_f,
                                              if((hc-px_ball)*(hc-px_ball)+(vc-py_ball)*(vc
               cray=12'hb_b_b;
                                              -py_ball)<r_ball*r_ball
wire clk:
wire locked;
                                              (hc+px_ball-2*center_x)*(hc+px_ball-2*cente
clk_wiz_0 clk_65hz(
                                              r_x)+(vc+py_ball-2*center_y)*(vc+py_ball-2
                                              *center_y)<r_ball*r_ball)begin //一对小球
        .reset(\sim RST),
        .locked(locked),
                                                               RGB<=c_ball;
```

output reg [11:0] RGB,

input[31:0] MUSIC\_DATA,//音乐数据

| end                                                                                                                                                   | RGB<=red;                                                                                                 |
|-------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------|
| else                                                                                                                                                  | else                                                                                                      |
| if((hc-center_x)*(hc-center_x)+(vc-center_y)* (vc-center_y)<=cycle_r*cycle_r+3600 &&                                                                  | RGB<=white;                                                                                               |
| (hc-center_x)*(hc-center_x)+(vc-center_y)*(v<br>c-center_y)>=cycle_r*cycle_r-3600) begin//识                                                           | final_path<=5;                                                                                            |
| 别区                                                                                                                                                    | else if(ANG[11]==0 && ANG>angle1 &&                                                                       |
| if(MODE==1'b0)begin                                                                                                                                   | ANG<=angle2)begin                                                                                         |
| if(ANG[11]==1 && ~ANG>angle2) begin if                                                                                                                | if( (vc<=center_y+325 && vc>=center_y+125 && hc <center_x vc=""   ="">=center_y-325 &amp;&amp;</center_x> |
| (vc>=center_y+325 && hc>center_x<br>  vc<=center_y-325 && hc <center_x)< td=""><td>vc&lt;=center_y-125 &amp;&amp; hc&gt;center_x ))</td></center_x)<> | vc<=center_y-125 && hc>center_x ))                                                                        |
| " = /                                                                                                                                                 | RGB<=red;                                                                                                 |
| RGB<=red;                                                                                                                                             | else                                                                                                      |
| else                                                                                                                                                  | RGB<=white;                                                                                               |
| RGB<=white;                                                                                                                                           | KOD<-winte,                                                                                               |
| ,                                                                                                                                                     | final_path<=4;                                                                                            |
| final_path<=1;                                                                                                                                        | end                                                                                                       |
| end<br>else                                                                                                                                           | else begin                                                                                                |
| if(ANG[11]==1 && ~ANG>angle1 && ~ANG<=angle2)begin                                                                                                    | if(vc>=center_y-100 && vc<=center_y+100)                                                                  |
|                                                                                                                                                       | RGB<=red;                                                                                                 |
| if( (vc<=center_y+325 && vc>=center_y+125                                                                                                             | else                                                                                                      |
| && hc>center_x    vc>=center_y-325 && vc<=center_y-125 && hc <center_x ))<="" td=""><td>RGB&lt;=white;</td></center_x>                                | RGB<=white;                                                                                               |
| RGB<=red;                                                                                                                                             | final_path<=3;                                                                                            |
| else                                                                                                                                                  | end<br>end                                                                                                |
| RGB<=white;                                                                                                                                           | else begin                                                                                                |
| final_path<=2;                                                                                                                                        | if(vc>=center_y-100 && vc<=center_y+100)                                                                  |
| else                                                                                                                                                  | RGB<=red;                                                                                                 |
| if(ANG[11]==0 && ANG>angle2) begin if                                                                                                                 | else                                                                                                      |
| (vc>=center_y+325 && hc <center_x< td=""><td>RGB&lt;=white;</td></center_x<>                                                                          | RGB<=white;                                                                                               |
| $\parallel vc \le center_y - 325 \&\& hc > center_x$ )                                                                                                | end                                                                                                       |
|                                                                                                                                                       | end                                                                                                       |

```
else if(hc<832 && hc>=192
                                                reg[1:0] path;
&& vc>=144 && vc<624) begin //背景
                                                reg[2:0] state;
                                                integer sco;
addra<=(vc-144)*640+hc-192;
                                                //使小球以及转动
RGB<={douta[11:8],douta[7:4],douta[3:0]};
                                                always @(posedge clk_ball or negedge RST
                                             or posedge FINISH) begin
                 end
             else begin
                                                  if(\sim RST \parallel FINISH)begin
                 RGB<=black:
                                                      cnt<=0;
             end
                                                      state<=SET;
        end
                                                      sco <= 0;
        else begin
                                                  end
             RGB<=black;
                                                  else begin
                                                  case(state)
        end
                                                      SET:begin
    end
                                                           change<=0;
    wire clk_ball;
                                                           cnt<=0;
    Divider
                                                      case(CHOICE)
#(100)divider_ball(CLK,clk_ball); //1MHz
                                                      2'b01:
                                                          beat<=beat0;
                                                      2'b10:
             beat0=1000_000,
                                //由于是
 parameter
                                                          beat<=beat1;
120bpm, 1 秒两拍
                                                      2'b11:
               beat1=1200_000,
                                                          beat<=beat2;
                                                      default:
//100bpm
               beat2=750_000;
                                                          beat<=beat0;
//160bpm
                                                      endcase
//状态
 parameter SET=0,
                                                      rand<=MUSIC_DATA%60;// 由音
                                              乐数据产生随机轨道和颜色
             PATH1=1,
             PATH2=2,
                                                      if(rand<10)begin
                                             //颜色,轨道
             PATH3=3,
             PATH4=4,
                                                           c_ball<=red;
             PATH5=5,
                                                           state<=PATH1;
             GET_SCORE=6,
                                                      end
             OVER=7;
                                                      else if(rand>10&& rand<20) begin
parameter angle3=12'b0010 0000 0000,
                                                           c ball<=orange;
          angle4=12'b0011_1000_0000;
                                                            state<=PATH2;
                                                      end
  reg[31:0] rand;
                                                      else if(rand>=20&&rand <30)begin
  integer cnt=0;
                                                           c_ball<=yellow;
                                                            state<=PATH3;
  integer beat;
  reg[3:0]change=0;
                                                      end
                                                      else if(rand>=30&&rand <40)begin
```

```
c_ball<=green;</pre>
                                                          end
               state<=PATH3;
                                                                         if(cnt >= 3*beat/6&&
                                                          else
         end
                                                cnt<4*beat/6)begin
         else if(rand>=40&&rand <50)begin
                                                              px_ball<=center_x+135;</pre>
              c ball<=blue;
                                                              py_ball<=center_y+231;
               state<=PATH4;
                                                              r_ball<=45;
         end
                                                          end
         else begin
                                                                         if(cnt>=4*beat/6&&
                                                          else
              c_ball<=purple;</pre>
                                                cnt<5*beat/6)begin
               state<=PATH5;
                                                              px_ball<=center_x+180;
         end
                                                              py_ball<=center_y+308;
                                                              r_ball <= 60;
         end
         PATH1: begin
                                                          end
        if((change==0 \&\& cnt>=beat/6) \parallel
                                                          else begin
(change==1 && cnt>=2*beat/6) ||(change==2
                                                               px_ball<=center_x+225;</pre>
&&
        cnt > = 3*beat/6) || (change = = 3)
                                                              py ball<=center y+385;
cnt>=4*beat/6))begin
                                                              r_ball<=75;
        if(MODE==1 && ANG[11]==1 &&
~ANG>angle3 && ~ANG<=angle4 )begin
                                                if(MODE==0&&final_path==1)
              change<=change+1;</pre>
                                                                   state<=GET_SCORE;
              state<=PATH2;
                                                             else
         end
                                                                  state<=OVER;
         else if(MODE==1 && ANG[11]==1
                                                          end
&& ~ANG>angle4)begin
                                                          cnt<=cnt+1;
              change<=change+1;
                                                         end
              state<=PATH3;
                                                          PATH2: begin
         end
                                                               if((change==0
                                                                                         &&
                                                cnt>=beat/6) || (change==1 && cnt>=2*beat/6)
        end
         if(cnt<beat/6)begin
                                                ||(change==2 && cnt>=3*beat/6)||(change==3
              px ball<=center x;
                                                && cnt>=4*beat/6))begin
                                                        if(MODE==1 && ANG[11]==1 &&
              py_ball<=center_y;</pre>
              r_ball<=10;
                                                ~ANG>angle3 && ~ANG<=angle4)begin
         end
                                                               change<=change+1;</pre>
         else
                          if(cnt>=beat/6&&
                                                              state<=PATH3;
cnt<2*beat/6)begin
                                                          end
              px_ball<=center_x+45;</pre>
                                                                     if(MODE==1
                                                                                         &&
                                                           else
                                                ANG[11]==0 && ANG>angle3 )begin
              py_ball<=center_y+77;</pre>
              r_ball <= 20;
                                                              change<=change+1;
         end
                                                              state<=PATH1;
         else
                        if(cnt \ge 2*beat/6&&
                                                          end
cnt<3*beat/6)begin
                                                          else if(MODE==1 && ANG[11]==1
              px_ball<=center_x+90;</pre>
                                                && ~ANG>angle4)begin
              py_ball<=center_y+154;
                                                             change<=change+1;</pre>
                                                              state<=PATH4;
              r_ball <= 30;
```

```
end
                                                            if(cnt<beat/6)begin
               end
         if(cnt<beat/6)begin
                                                                 px_ball<=center_x;</pre>
              px_ball<=center_x;</pre>
                                                                 py_ball<=center_y;</pre>
              py_ball<=center_y;
                                                                 r ball\leq10;
              r_ball<=10;
                                                            end
         end
                                                            else
                                                                              if(cnt>=beat/6&&
         else
                           if(cnt>=beat/6&&
                                                  cnt<2*beat/6)begin
cnt<2*beat/6)begin
                                                                 px_ball<=center_x+90;
              px_ball<=center_x+77;</pre>
                                                                 py_ball<=center_y;</pre>
              py_ball<=center_y+45;
                                                                 r ball<=20;
              r_ball <= 20;
                                                            end
                                                                            if(cnt>=2*beat/6&&
         end
                                                            else
                         if(cnt \ge 2*beat/6&&
                                                  cnt<3*beat/6)begin
         else
cnt<3*beat/6)begin
                                                                 px_ball<=center_x+180;
              px ball<=center x+154;
                                                                py_ball<=center_y;</pre>
              py_ball<=center_y+90;</pre>
                                                                 r_ball <= 30;
              r ball<=30;
                                                            end
                                                                            if(cnt >= 3*beat/6&&
         end
                                                            else
                         if(cnt >= 3*beat/6&&
                                                  cnt<4*beat/6)begin
         else
cnt<4*beat/6)begin
                                                                 px_ball<=center_x+270;
              px_ball<=center_x+231;</pre>
                                                                  py_ball<=center_y;</pre>
              py_ball<=center_y+135;
                                                                 r ball<=45;
              r ball\leq=45;
                                                            end
         end
                                                            else
                                                                            if(cnt>=4*beat/6&&
         else
                         if(cnt > = 4*beat/6&&
                                                  cnt<5*beat/6)begin
cnt<5*beat/6)begin
                                                                 px_ball<=center_x+360;
              px_ball<=center_x+308;
                                                                 py_ball<=center_y;
              py_ball<=center_y+180;
                                                                 r_ball <= 60;
              r ball\leq=60;
                                                            end
         end
                                                            else begin
                                                                  px_ball<=center_x+450;
         else begin
              px_ball<=center_x+385;</pre>
                                                                py_ball<=center_y;</pre>
              py_ball<=center_y+225;
                                                                 r_ball<=75;
              r_ball<=75;
                                                  if((MODE==0&&final_path==3)
                                                                                               if(MODE==0&&final_path==2)
                                                  MODE==1)
                   state<=GET_SCORE;
                                                                      state<=GET_SCORE;
             else
                                                                else
                  state<=OVER;
                                                                     state<=OVER;
         end
                                                            end
         cnt <= cnt+1;
                                                            cnt<=cnt+1;
        end
                                                           end
         PATH3: begin
                                                           PATH4: begin
```

```
if((change==0 && cnt>=beat/6) \parallel
                                                         end
(change==1 && cnt>=2*beat/6) ||(change==2
                                                                        if(cnt > = 4*beat/6&&
                                                         else
&&
        cnt>=3*beat/6)||(change==3
                                                cnt<5*beat/6)begin
                                        &&
                                                              px_ball<=center_x+308;</pre>
cnt>=4*beat/6))begin
         if(MODE==1 && ANG[11]==1 &&
                                                              py_ball<=center_y-180;
~ANG>angle3)begin
                                                              r_ball<=60;
            change<=change+1;
                                                         end
              state<=PATH5;
                                                         else begin
         end
                                                               px ball<=center x+385;
         else if(MODE==1 && ANG[11]==0
                                                              py_ball<=center_y-225;
&& ANG>angle4 )begin
                                                              r ball<=75;
            change<=change+1;
              state<=PATH2;
                                                if(MODE==0&&final_path==4)
                                                                   state<=GET SCORE;
         end
          else
                    if(MODE==1
                                        &&
                                                             else
ANG[11]==0
                &&
                       ANG>angle3
                                        &&
                                                                  state<=OVER:
ANG<=angle4)begin
                                                         end
             change<=change+1;</pre>
                                                         cnt<=cnt+1;
              state<=PATH3;
                                                        end
                                                        PATH5: begin
         end
                                                          if((change==0 && cnt>=beat/6) \parallel
          end
                                                (change==1 && cnt>=2*beat/6) ||(change==2
         if(cnt<beat/6)begin
                                                         cnt > = 3*beat/6) || (change = = 3)
                                                                                        &&
              px_ball<=center_x;</pre>
                                                cnt>=4*beat/6))begin
                                                        if(MODE==1 && ANG[11]==0 &&
              py ball<=center y;
             r_ball<=10;
                                                ANG>angle3 && ANG<=angle4)begin
         end
                                                             change<=change+1;</pre>
                                                              state<=PATH4;
         else
                          if(cnt>=beat/6&&
cnt<2*beat/6)begin
                                                         end
              px ball<=center x+77;
                                                         else if(MODE==1 && ANG[11]==0
             py_ball<=center_y-45;</pre>
                                                && ANG>angle4)begin
             r_ball <= 20;
                                                              change<=change+1;
                                                              state<=PATH3;
         end
         else
                        if(cnt>=2*beat/6&&
                                                         end
cnt<3*beat/6)begin
                                                           end
              px_ball<=center_x+154;</pre>
                                                         if(cnt<beat/6)begin
              py_ball<=center_y-90;
                                                              px ball<=center x;
             r_ball <= 30;
                                                              py_ball<=center_y;
                                                              r_ball <= 10;
         end
         else
                        if(cnt >= 3*beat/6&&
                                                         end
cnt<4*beat/6)begin
                                                         else
                                                                           if(cnt>=beat/6&&
              px_ball<=center_x+231;</pre>
                                                cnt<2*beat/6)begin
              py_ball<=center_y-135;</pre>
                                                              px_ball<=center_x+45;
              r_ball<=45;
                                                              py_ball<=center_y-77;
```

```
r_ball <= 20;
                                                      end
                                                      cnt<=cnt+1;
        end
                       if(cnt \ge 2*beat/6&&
        else
                                                     end
cnt<3*beat/6)begin
                                                     //计分
             px_ball<=center_x+90;</pre>
                                                     GET_SCORE: begin
             py_ball<=center_y-154;
                                                      if((MODE==0&&BUTTON)
                                                                                      r_ball <= 30;
                                             MODE==1) begin
        end
                                                           sco<=sco+1;
        else
                       if(cnt >= 3*beat/6&&
                                                           r ball<=150;
cnt<4*beat/6)begin
                                                           c_ball<=white;
             px_ball<=center_x+135;</pre>
                                                        end
             py_ball<=center_y-231;</pre>
                                                         state<=OVER;
             r_ball<=45;
                                                     end
                                                     OVER:begin//结束缓冲
        end
                       if(cnt > = 4*beat/6&&
        else
                                                        if(cnt<beat)
cnt<5*beat/6)begin
                                                            cnt <= cnt + 1;
             px_ball<=center_x+180;
                                                        else
             py_ball<=center_y-308;
                                                            state<=SET;
                                                     end
             r_ball<=60;
                                                  endcase
        end
        else begin
              px_ball<=center_x+225;</pre>
             py_ball<=center_y-385;
                                                  end
             r_ball<=75;
                                                end
                                             //赋分
if(MODE==0&&final_path==5)
                                                assign SCORE[3:0]=sco%10;
                 state<=GET_SCORE;
                                                assign SCORE[7:4]=sco/10;
                                             endmodule
            else
                state<=OVER;
3.VGA 模块
功能:产生行扫描、场扫描、扫描有效信号
接口信号定义:
```

input CLK;//100MHz 时钟 input RST;//复位信号 output VGA\_HS; //行扫描有效信号 output VGA\_VS; //场扫描有效信号 output [11:0]HC;//行扫描计数 output[11:0] VC;//场扫描计数 output EN; //扫描有效

#### 代码:

module VGA(



LLN,

```
RST,
                                              //行扫描
    VGA_HS,
    VGA_VS,
                                              always @(posedge vga_clk or negedge
    HC,
                                              locked)begin
    VC,
                                              if(!locked)
    EN
                                                      hcount<=0;
                                              else if (hcount==hpixel_end)
    );
input CLK;
                                                   hcount \ll 0;
input RST;
                                              else
output VGA_HS;
                                                   hcount \le hcount + 1;
output VGA_VS;
                                              end
output [11:0]HC;
output[11:0] VC;
                                              assign VGA_HS=(hcount<hsync_end+1) ?
output EN;
                                              1'b0:1'b1;
                                              //场扫描
                                              always @(posedge vga_clk or negedge
parameter
                   hsync end
12'd135,//0-136-160<--1024-->24
                                              locked)//场
           hdat_begin = 12'd295,
                                              begin
           hdat_{end} = 12'd1319,
                                              if(!locked)
           hpixel_end = 12'd1343,
                                                      vcount<=0;
                                              else if(vcount==vline end)
           vsync_end
                                        =
                                                   vcount<=1'b0;
10'd5,//0-6-29<--768-->3
                                              else if(hcount==hpixel_end)
           vdat_begin = 10'd34,
                                                   vcount<=vcount+1;</pre>
           vdat end = 10'd802,
                                              else
           vline_end = 10'd805;
                                                    vcount<=vcount;
                                              end
wire vga_clk;
wire locked;
                                              assign
                                                        VGA_VS=(vcount<vsync_end+1)?
//ip 核产生 1024X768 的 65Hz 时钟
                                              1'b0:1'b1;
clk_wiz_0 clk_65hz(
        .reset(~RST),
                                              assign EN = ((hcount >= hdat_begin) &&
        .locked(locked),
                                              (hcount < hdat_end))&& ((vcount >=
        .clk_in1(CLK),
                                              vdat_begin) && (vcount < vdat_end));</pre>
        .clk_out1(vga_clk)
                                              assign HC=hcount-hdat_begin;
    );
                                              assign VC=vcount-vdat begin;
reg [12:0] hcount=0; //行扫描计数
                                              endmodule
reg [12:0] vcount=0; //场扫描计数
```

## 4.Control 模块

功能: 与加速度传感器进行通信, 获取加速度数据

#### 框图:



#### 接口信号定义:

input CLK,//100MHz 时钟

reset,//加速度传感器复位信号

MISO,//spi 通信的 master 的输入

output reg MOSI,//spi 通信的 master 的输出

n\_CS,//spi 通信的有效片选信号

roundDD,//读完一轮数据的有效信号

output reg [11:0] x\_reg\_temp, y\_reg\_temp, z\_reg\_temp,//加速度传感器三个方向上的临时数据 output clk\_SPI //spi 通信时钟



#### 代码:

module Control(
input CLK, reset, MISO,
output reg MOSI, n\_CS, roundDD,

output reg [11:0] x\_reg\_temp, y\_reg\_temp, z\_reg\_temp, output clk\_SPI

```
rw <= WRITE;
   );
                                                      x_reg_temp \le 0;
                                 #(20)
    Divider
                                                      y_reg_temp \le 0;
divider con(CLK,clk SPI);
                                                      z_reg_temp \le 0;
                                                      n CS \ll 1;
                                                      instruction
    parameter
                                                                              <=
              //寄存器地址
                                          REGISTER WRITE;
              CON_REG = 8h2D,
                                                      address <= CON_REG;
              X L REG = 8'h0E,
                                                      roundDone <= 1:
              X_H_REG = 8'h0F,
                                                      roundDD \le 1;
              Y_L_REG = 8'h10,
                                                      state <= START;
                                                      counter <= 7; //从 7 数到 0
              Y_H_REG = 8'h11,
              Z_L_REG = 8h12,
              Z_H_REG = 8'h13,
                                                      data<=
                                          8'b0000_0010;//mesurement 模式
              //寄存器的读写指令
                                                  end
              REGISTER\_READ = 8'h0B,
                                                  else begin
              REGISTER_WRITE
                                                      roundDD <= roundDone;
8'h0A,
                                                      if(state == INSTRUCTION ||
              //状态定义
                                          state == ADDRESS || state == DATA READ
              START = 3'd0,
                                          || state == DATA_WRITE) begin
              INSTRUCTION = 3'd1,
                                                          if(counter == 0) begin
                                          //couter 必须为 0, 即数据读完才能切换状态
              ADDRESS = 3'd2,
              DATA READ = 3'd3,
                                                               counter \leq 7;
              DATA WRITE = 3'd4,
                                                              if(state
              DATA_PROCESS = 3'd5,
                                          INSTRUCTION)
              OVER = 3'd6,
                                                                 state
                                                                              <=
                                          ADDRESS;
              //读和写的数据位
                                                              else
                                                                     if(state
              WRITE = 1'b1,
                                          ADDRESS && rw)
              READ = 1'b0;
                                                                   state
                                                                              <=
                                          DATA_WRITE; //进入写出数据的状态
                                                                     if(state
                                                              else
                                          DATA_WRITE || state == DATA_READ)
    reg rw, roundDone;
    reg [7:0] address; //寄存器地址
                                          begin
    reg [7:0] data; //读取的数据信息
                                                                  state <= OVER;
   reg [2:0] counter, state; //字节位计数和状
                                          //结束,将 CS 拉高
态
                                                              end
    reg [7:0] instruction;
                                                              else begin
                                                                 roundDone <= 0;
                                          //新数据来了,一个数据接受轮结束
    always@(posedge clk_SPI) begin
        if(!reset) begin
                                          DATA_READ; //转换到读数据阶段
```

```
address
                     end
                                                                                <=
                                           Z_H_REG;
                end
                else counter <= counter -
                                                               end
1;
                                                               Z_H_REG: begin
            end
                                                                    z_reg_temp[11:8]
                                           <= data[3:0];
             if(state == START) begin
                                                                    roundDone <= 1;
               n_{CS} \le 0;
                                                                    address
               state <= INSTRUCTION;</pre>
                                           X L REG;
            end
                                                               end
            else
                       if(state
                                                               CON_REG: begin //
DATA_PROCESS) begin//数据处理并进行
                                           控制寄存器,
地址转换
                                                                    address
                                                                                <=
               state <= START;
                                           X L REG;
               data \le 0;
                                                                    rw <= 0;
               case(address) //地址字节转
                                                                    instruction
换, 读取下一个字节
                                           REGISTER_READ;
                   X_L_REG: begin
                                                               end
                                                           endcase
                        x_reg_temp[7:0]
<= data;
                                                        end
                                                        else if(state == DATA_READ)
                        address
                                           begin //spi 时钟的上升沿从 miso 捕获数据
X_H_REG;
                                            (SPI MODE0)
                   end
                   X_H_REG: begin
                                                           data[counter] <= MISO;</pre>
                        x_reg_temp[11:8]
                                                        end
                                                        else if(state == OVER) begin
<= data[3:0];
                        address
                                                           state <= DATA_PROCESS;
                                     <=
Y_L_REG;
                                                           n_{CS} \le 1;
                                                        end
                   end
                    Y_L_REG: begin
                                                    end
                        y_reg_temp[7:0]
                                                end
<= data;
                        address
                                                always@(negedge clk_SPI) begin //spi
                                     <=
Y_H_REG;
                                           时钟的下降沿更新数据(SPI MODE0)
                                                    if(!reset) begin
                   end
                    Y_H_REG: begin
                                                        MOSI \le 0;
                        y_reg_temp[11:8]
                                                    end
<= data[3:0];
                                                    else begin
                                                        if(state == INSTRUCTION)//
                        address
                                     <=
                                           写入指令字节
Z_L_REG;
                   end
                                                            MOSI
                                                                                <=
                   Z_L_REG: begin
                                           instruction[counter];
                        z_reg_temp[7:0]
                                                        else if(state == ADDRESS) //
                                           写入地址指令字节
<= data;
```

MOSI end <= address[counter]; else if(state == DATA\_WRITE) end //写入数据 MOSI <= data[counter]; endmodule 5.FIFO 模块 功能:模拟队列处理加速度传感器的临时数据,来提高系统的工作效率 接口信号定义: input CLK,//时钟 roundDD,//control 读完一轮数据的信号 fifo RST,//整体复位信号 input [11:0] x\_reg\_temp, y\_reg\_temp, roundDD reset1 z\_reg\_temp,//x,y,z 方向的临时值 x\_reg\_temp[11:0] reg[11:0] output reg [11:0] x\_reg, y\_reg\_temp[11:0] y\_reg//y 方向的角度数据 z\_reg\_temp[11:0] z reg FIF0 output reg reset1//control 模块的复位信号 代码: module FIFO(  $reset1 \le 0$ ; input CLK, roundDD, RST,  $rstHold \le 0$ ; input [11:0] x\_reg\_temp, end else begin y\_reg\_temp, z\_reg\_temp, en1 <= roundDD; output reg [11:0] x\_reg, y\_reg,  $en2 \le en1$ ; z\_reg, output reg reset1  $en3 \le en2;$ ); //延迟一段时间来使三轴 工作 reg en1, en2, en3; reg [6:0] rstHold; if(rstHold == 63) $reset1 \le 1$ ; else if(!reset1) Divider rstHold <= rstHold #(2)divider\_fifo(CLK,clk);//50MHZ + 1; else reset1 <= reset1; always@(posedge clk) begin if(!RST) begin if(en3) begin //三轮结束, 数据更新,避免数据的频繁访问  $x_reg <= 0;$  $y_reg <= 0;$ x\_reg <=  $z_reg \le 0;$ x\_reg\_temp; en1 <= 0;y\_reg <= en2 <= 0; y\_reg\_temp; en3 <= 0; z\_reg <=

z\_reg\_temp; end

end endmodule

end

### 6.MP3 模块

功能:播放音乐,调节音量,切换音乐

框图:



#### 接口信号定义:

input CLK;//100MHz 时钟

input RST;//复位信号

output reg MP3 RSET,//MP3 复位信号

output reg MP3\_CS,//MP3, spi 通信的命令传输有效信号, 低电平有效

output reg MP3\_DCS,//MP3, spi 通信的数据传输有效信号, 低电平有效

output reg MP3\_MOSI,//MP3, spi 通信的 master 输出端

input MP3\_MISO,//MP3, spi 通信的 master 输入端

output reg MP3\_SCLK,//MP3, spi 通信的时钟

input MP3\_DREQ,//数据发送有效信号

input [2:0] VOL\_SHIFT;//音量切换

input [1:0] MUSIC\_SHIFT;//音乐切换

output reg FINISH=0;//音乐切换或音乐播放结束

output [31:0]MUSIC\_DATA;//音乐数据



```
代码:
module MP3
                                                 input [1:0] MUSIC_SHIFT;
(
                                                 output reg FINISH=0;
    CLK,
                                                 output [31:0]MUSIC_DATA;
    RST,
                                                 wire mp3_clk;
    MP3_RSET,
                                                 Divider
    MP3_CS,//命令
                                             #(100)divider_mp3(CLK,mp3_clk);// 分 频 到
    MP3_DCS,//数据
                                             1MHz
    MP3_MOSI,
                                                 //设置命令
    MP3_MISO,
    MP3_SCLK,
                                                 integer cnt=0;
    MP3_DREQ,
                                                 integer cmd_cnt=0;
                                                 parameter cmd_cnt_max=4;
    VOL SHIFT,
                                                 reg [31:0] next_cmd;
    MUSIC_SHIFT,
                                                 reg
                                                                               [127:0]
    FINISH,
                                             cmd_init={32'h02000804,32'h02020055,32'h0
                                             2039800,32'h020B7070};
    MUSIC DATA
                                                                               [127:0]
                                             cmd={32'h02000804,32'h02020055,32'h0203
                                             9800,32'h020B7070};
);
    input CLK;
    input RST;
                                                 //读取音乐
    output reg MP3_RSET=1;
                                                 wire [31:0] data0;
    output reg MP3 CS=1;
                                                 wire [31:0] data1;
                                                 wire [31:0] data2;
    output reg MP3_DCS=1;
    output reg MP3_MOSI=0;
                                                 reg [31:0] data;
    input MP3_MISO;
                                                 reg [17:0] pos=0;
    output reg MP3_SCLK=0;
                                                 blk_mem_gen_0
    input MP3_DREQ;
                                             music_0(.clka(CLK),.dina(0),.wea(0),.addra(p
                                             os[17:0]),.douta(data0));
    input [2:0] VOL_SHIFT;
                                                 blk_mem_gen_1
```

```
music_1(.clka(CLK),.dina(0),.wea(0),.addra(p
os[17:0]),.douta(data1));
                                              //MP3 状态
    blk_mem_gen_2
                                                 parameter INIT = 3'd0;
music_2(.clka(CLK),.dina(0),.wea(0),.addra(p
                                                 parameter CMD WRITE = 3'd1;
os[17:0]),.douta(data2));
                                                 parameter VOL CHANGE = 3'd2;
                                                 parameter DATA_WRITE = 3'd3;
    //音乐切换
                                                 parameter RSET_OVER = 3'd4;
    reg [1:0] pre_music=0;
                                                 parameter VOL_SET_PRE = 3'd5;
    reg [1:0] now music=0;
                                                 parameter VOL SET = 3'd6;
    integer delay=0;//设置延迟, 延迟 0.5s
来保证此阶段命令完成发送
                                                 parameter len0=8'd125;
    always @(negedge mp3_clk) begin
                                                 parameter len1=8'd100;
        if(delay==0) begin
                                                 parameter len2=13'd90;
           if(pre_music!=now_music)
                delay<=50_0000;
           case(MUSIC SHIFT)
                                                 reg[2:0] state=0;
           2'b00:
                                                 reg[7:0] len;
            now_music<=0;
                                                 integer len_cnt=0;
           2'b10:
              now_music<=1;
           2'b01:
                                                 always @(posedge mp3 clk or negedge
                                            RST) begin//接收到复位信号,切换音乐,或
              now_music<=2;
                                             者一首音乐放完,则复位
           default:
              now_music<=0;
                                                     if( ~RST|| pre_music!=now_music ||
                                            (MUSIC SHIFT==2'b10
           endcase
                                            (len>len1):(MUSIC_SHIFT==2'b01
                                                                                    ?
        end
                                            (len>len2):(len>len0) ))) begin
        else
             delay<=delay-1;
                                                         pos <= 0;
    end
                                                         pre_music<=now_music;</pre>
                                                         cnt<=0;
    //音量控制
                                                         MP3_RSET<=0;
    reg [15:0]pre_vol=16'h7070;
                                                         cmd_cnt<=0;
    reg [15:0]now_vol=16'h7070;
                                                         state <= RSET_OVER;
    integer vol_delay=0;
                                                         cmd<=cmd_init;
    always @(negedge mp3_clk) begin
                                                         MP3_SCLK<=0;
        if(vol_delay==0) begin
                                                         MP3_CS<=1;
             if(pre vol!=now vol)
                                                         MP3 DCS<=1;
                  vol_delay<=50_0000;
                                                         len<=0;
                                                         len_cnt<=0;
now_vol<=16'h7070-VOL_SHIFT*16'h1010;
                                                         FINISH<=1&RST;
        end
                                                     end
                                                     else begin
        else
             vol_delay<=vol_delay-1;
                                                         if(len_cnt<1000_000)//计算大
                                             致播放时长
    end
```

```
len_cnt<=len_cnt+1;</pre>
            else begin
                                           state<=INIT;
                len_cnt<=0;</pre>
                                                                    end
                len<=len+1;
                                                                end
            end
            case(state)
                                           MP3_SCLK<=~MP3_SCLK;
            INIT:begin// 由 于 是 SPI
                                                            end
MODEO 模式,在第一个时钟上升沿之前要
                                                        end
准备好数据
                                                        VOL_CHANGE:begin // 判断
                                           音量是否变化
                MP3_SCLK<=0;
                                           if(now_vol[15:0]!=cmd_init[15:0]) begin
if(cmd_cnt>=cmd_cnt_max) begin
state<=VOL_CHANGE;
                                           state<=VOL_SET_PRE;
                end
                else if(MP3_DREQ) begin
                                           next_cmd<={16'h020B,now_vol[15:0]};
                    MP3_CS<=0;
                                                            end
                    cnt<=1;
                                                            else if(MP3_DREQ) begin
                                                                MP3_DCS<=0;
state<=CMD_WRITE;
                                                                MP3_SCLK<=0;
MP3\_MOSI <= cmd[127];
                                           state<=DATA_WRITE;
                                                                case (now_music)
cmd<={cmd[126:0],cmd[127]};
                                                                    3'd0:begin
                end
                                           data \le {data0[30:0], data0[31]};
            end
            CMD_WRITE:begin// 写入控
制寄存器
                                           MP3_MOSI<=data0[31];
                if(MP3_DREQ) begin
                                                                    end
                    if(MP3_SCLK) begin
                                                                    3'd1:begin
                         if(cnt<32)begin
                                           data<={data1[30:0],data1[31]};
cnt<=cnt+1;
                                           MP3_MOSI<=data1[31];
MP3_MOSI<=cmd[127];
                                                                    end
                                                                    3'd2:begin
cmd<={cmd[126:0],cmd[127]};
                         end
                                           data<={data2[30:0],data2[31]};
                         else begin
                                           MP3_MOSI<=data2[31];
MP3_CS<=1;
                                                                    end
                                                                endcase
                             cnt <= 0;
                                                                cnt <= 1;
cmd_cnt<=cmd_cnt+1;
                                                            end
```

```
state<=VOL_SET;
cmd_init[15:0]<=now_vol;</pre>
                                          MP3_MOSI<=next_cmd[31];
            end
            DATA_WRITE:begin // 向 MP3
写入数据
                                          next_cmd<={next_cmd[30:0],next_cmd[31]};
                if(MP3_SCLK)begin
                                                          end
                    if(cnt<32)begin
                                                      end
                        cnt<=cnt+1;
                                                      VOL_SET:begin//设置音量
                                                          if(MP3_DREQ) begin
MP3_MOSI<=data[31];
                                                              if(MP3_SCLK) begin
                                                                  if(cnt<32)begin
data<={data[30:0],data[31]};
                    end
                                          cnt <= cnt+1;
                    else begin
                        MP3_DCS<=1;
                                          MP3_MOSI<=next_cmd[31];
                        pos<=pos+1;
                                          next_cmd<={next_cmd[30:0],next_cmd[31]};
state<=VOL_CHANGE;
                                                                  end
                                                                  else begin
                    end
                end
                                          MP3 CS<=1;
                                                                       cnt<=0;
MP3_SCLK<=~MP3_SCLK;
            RSET_OVER:begin //复位结
                                          state<=VOL_CHANGE;
束等待一点时间
                                                                  end
                if(cnt<1000000) begin
                                                              end
                    cnt<=cnt+1;
                                          MP3_SCLK<=~MP3_SCLK;
                end
                else begin
                                                          end
                    cnt<=0;
                                                      end
                    state<=INIT;
                                                      default:begin
                    MP3_RSET<=1;
                    FINISH<=0;
                                                      end
                end
                                                      endcase
            end
                                                  end
            VOL_SET_PRE:begin
                                              end
                                 //SPI
MODE0 模式在 CS 拉低后第一个上升沿之
前准备好数据
                                              assign MUSIC_DATA=data;
                if(MP3_DREQ) begin
                    MP3_CS<=0;
                                          endmodule
                    cnt<=1;
```

## 7.Time\_transfer 模块

功能:进行计时,并将时间转化为分:秒的形式。

```
接口信号定义:
input CLK;//100MHz
input RST;//复位信号
output [15:0]DO;//输出的对应的分: 秒信号,以显示在七段数码管
    time_transfer
                 DO[15:0]
  CLK
  RST
    Time_transfer
代码:
module Time_transfer
                                                     T <= 0;
(
                                                  end
    CLK,
                                                  else begin
    RST,
                                                      if(t<999999) begin
    DO
                                                         t <= t+1;
);
                                                      end
                                                      else begin
    input CLK;//100MHz
                                                         t < = 0;
    input RST;
                                                          T <= T+1;
    output [15:0]DO;
                                                      end
                                                  end
    Divider
                                              end
#(100)divider_transfer(CLK,clk);// 分频到
                                              assign DO[3:0]=T%10;
1MHz
                                              assign DO[7:4]=(T/10)\%6;
                                              assign DO[11:8]=(T/60)%10;
    integer t=0,T=0;
                                              assign DO[15:12]=T/600;
    always @(negedge clk) begin
        if(RST)begin
                                         endmodule
            t <= 0;
8.Display7 模块
功能:进行计时,并将时间转化为分:秒的形式。
接口信号定义:
input CLK;//100MHz
input [31:0] DI;//相关数据输入
                                                         display7
output reg [6:0] DO;//七段数码管
output reg [7:0] AN=8'b01111111;//数码管位选
                                                                    AN[7:0]
output reg DP;//点号
                                               DI[31:0]
                                                                    D0[6:0]
代码:
                                                                    DΡ
module Display7
(
                                                          Display7
    CLK,
    DI,
                                         );
```

```
input CLK;
                                                          4'b0010: begin
    input [31:0] DI;//4*8
                                                              DO<=7'b0100100;
    output reg [6:0] DO;
                                                          end
    output reg [7:0] AN=8'b01111111;//控制
                                                          4'b0011: begin
第一个阳极为低电平
                                                              DO<=7'b0110000;
    output reg DP;
                                                          end
                                                          4'b0100: begin
                                                              DO<=7'b0011001;
    reg [5:0] p=0;//最大值 31
                                                          end
    wire clk_t;
                                                          4'b0101: begin
                                                              DO<=7'b0010010;
    Divider
#(200000)divider_display(CLK,clk_t);// 分 频
                                                          end
到 2ms 的周期
                                                          4'b0110: begin
                                                              DO<=7'b0000010;
    always @(posedge clk_t) begin
        AN<={AN[6:0],AN[7]};//先驱动阴
                                                          end
极,再拉低阳极信号来显示
                                                          4'b0111: begin
        p<=p+4;//向前一位数字
                                                              DO<=7'b1111000;
        if(AN[1]==0) begin
                                                          end
            DP<=0;
                                                          4'b1000: begin
                                                              DO<=7'b0000000;
        end
        else begin
                                                          end
            DP \le 1;
                                                          4'b1001: begin
        end
                                                              DO<=7'b0010000;
                                                          end
case({DI[p+3],DI[p+2],DI[p+1],DI[p]})
                                                          default: begin
            4'b0000: begin
                                                              DO<=7'b1111111;
                 DO<=7'b1000000;
                                                          end
            end
                                                     endcase
             4'b0001: begin
                                                 end
                 DO<=7'b1111001;
            end
                                             endmodule
```

#### 9.Divider 模块

功能:时钟分频。接口信号定义:

input I\_CLK,//分频前时钟 output reg O\_CLK//分频后时钟



代码:

```
module Divider(
    input I_CLK,
    output reg O_CLK
    );
parameter cycle=100;
reg[31:0] count=0;
initial
O_CLK=0;
always@(posedge I_CLK)
begin
  if(count<cycle/2)
    count=count+1;
  else
    begin
      count=1;
      O_CLK=~O_CLK;
    end
end
endmodule
```

## 五、测试模块建模

由于 top 模块不需要测试, game 和 vga 由于时钟太过于繁琐复杂, Divider 模块本学期已经做过,都没有测试的必要性,因此只对其他 5 个模块进行了测试。

## 1.Control 模块

```
`timescale 1ns / 1ps

module Control_tb();
`timescale 1ns / 1ps

reg clk;

reg RST;

reg MISO;

wire MOSI;

wire n_CS;

wire roundDD;

wire [11:0] x_reg_temp,y_reg_temp,z_reg_temp;

wire clk_SPI;

initial

begin
clk=0;
```

```
RST=0;
#1000 RST=1;
end
always
begin
#10 clk=~clk;
end
Control control_inst(
    clk,
    RST,
    MISO,
    MOSI,
    n_CS,
    roundDD,
    x_reg_temp, y_reg_temp, z_reg_temp,
    clk_SPI
     );
endmodule
2.FIFO 模块
`timescale 1ns / 1ps
module FIFO_tb();
 reg CLK, roundDD, RST;
reg [11:0] x_reg_temp, y_reg_temp, z_reg_temp;
wire [11:0] x_reg, y_reg, z_reg;
wire reset1;
initial
begin
    CLK=0;
    RST=0;
    roundDD=0;
   #100 RST=1;
end
```

always begin

end

#10 CLK<=~CLK;

```
always begin
    #120 roundDD<=~roundDD;
end
initial begin
   x_reg_temp= 1;
   y_reg_temp=1;
   z_reg_temp=1;
   #200
         x_reg_temp= 2;
   y_reg_temp=2;
   z_reg_temp=2;
   #200 x_reg_temp= 3;
   y_reg_temp=3;
   z_reg_temp=3;
end
FIFO FIFO_inst(
CLK, roundDD, RST, x\_reg\_temp, y\_reg\_temp, z\_reg\_temp, x\_reg, y\_reg, z\_reg, reset1
    );
endmodule
3.Time_transfer 模块
`timescale 1ns / 1ps
module Time_transfer_tb( );
   reg CLK;
   reg RST;
   wire [15:0]DO;
initial
begin
    CLK=0;
    RST=0;
   #100 RST=1;
end
always begin
    #2 CLK<=~CLK;
end
Time_transfer Time_transfer_inst(CLK,
    RST,
    DO);
endmodule
```

# 4.MP3 模块

```
`timescale 1ns / 1ps
module MP3_tb(
    );
 reg CLK;
    reg RST;
    wire MP3_RSET;
    wire MP3_CS=1;
    wire MP3_DCS=1;
    wire MP3_MOSI=0;
    reg MP3_MISO;
    wire MP3_SCLK=0;
    reg MP3_DREQ;
    reg [2:0] VOL_SHIFT;
    reg [1:0] MUSIC_SHIFT;
    wire FINISH=0;
    wire [31:0]MUSIC_DATA;
initial
begin
MP3_DREQ=1;
CLK=0;
RST=0;
#1000 RST=1;
end
initial
begin
VOL_SHIFT=3'b001;
#30000 VOL_SHIFT=3'b111;
end
initial
begin
MUSIC_SHIFT=3'b001;
#20000 MUSIC_SHIFT=3'b111;
end
```

```
always
begin
#10 CLK=~CLK;
end
MP3 MP3_inst(CLK,
    RST,
    MP3_RSET,
    MP3_CS,//命令
    MP3_DCS,//数据
    MP3_MOSI,
    MP3_MISO,
    MP3_SCLK,
    MP3_DREQ,
    VOL_SHIFT,
    MUSIC_SHIFT,
    FINISH,
    MUSIC_DATA);
endmodule
5.Display7 模块
`timescale 1ns / 1ps
module Display7_tb( );
   reg CLK;
    reg [31:0] DI;//4*8
    wire [6:0] DO;
    wire [7:0] AN=8'b01111111;//控制第一个阳极为低电平
    wire DP;
    initial
begin
   CLK=0;
    DI=32'habcd_1234;
end
always begin
    #10 CLK<=~CLK;
end
```

Display7 Display7\_inst( CLK,
DI,
DO,
AN,
DP );

endmodule

## 六、实验结果

## 1.Modelsim 仿真波形图

1.1 Control 模块(由于仿真没有外围模块交互,故有 MISO 为不确定值)



#### 1.2 FIFO 模块



1.3 Time\_transfer 模块(时间跨度太大)



#### 1.4 MP3 模块



## 1.5 Display7 模块



# 2.实验结果贴图

(由于 MP3 通过声音输出,这里不再展示)

2.1 vga 游戏运行时的画面



2.2 圆球成功进入判定区时的动画(圆变白变大)



## 2.3 LED 左边三个灯显示音量,右边显示角度数据;七段数码管的最左边显示音 乐序号,中间靠左显示分数,最右边显示音乐播放时间



## 七、结论

此次实验基本达到预期效果。对于数字系统自上而下的设计方法,各个模块之间的时序和关联很重要,由于自上而下,各个模块之间的层次关系也要搞清楚。不同于软件设计的 C/C++语言,verilog 作为一种典型的硬件设计语言,其基本逻辑与前者有很大区别,后者常常基于偏物理电路层面理解,编写程序时要考虑物理条件和电路关系,这样才能不被之前的惯性思维带偏而出错。

同时,此次实验之中,无论是单独验证各个模块还是在一起综合下板,总体过程虽有瓶颈,但整体较为顺利。但是,对于本次实验,还有更多需要改进的地方,对于开发板和外围硬件的功能可以做进一步探索,游戏模式也有待完善。

## 八、心得体会及建议

## 1.课程收获

在一个学期的学习中,我认识到数字逻辑是一个比较挑战性的课程,但同时也是一门有趣的课程。虽然在课程中不断遭受挫折,无论是理论学习还是实验学习都有不懂的地方,但老师、同学会为我耐心解答。因此,我感到这个课程总体完成得非常充实,收获了很多东西。

在理论学习方面, 我学到了基本计算机电路的底层逻辑, 并由基本的组合逻

辑、时序逻辑、数字系统的学习为实验中的程序设计打下基础。其中由逻辑的层面理解电路是一大收获。

在实验学习方面,对于每次小实验在开发板上的成功的结果都很兴奋,他让我深深获得了动手的成就感。对于今后的实践学习起了很大的推动作用。

总之,此门课程让我认识到了理论实践结合的魅力,受益匪浅。

#### 2.课程建议

- 2.1 希望老师在理论方面多一点笔头作业,来加深对相关知识的理解。
- 2.2 希望老师可以在实验课程中加上对开发板、vivodo,modelsim,logisim 相关软件的介绍与讲解
- 2.3 希望大作业提供之前学长的建议以及充实有效的外部模块的设计资料
- 2.4 希望老师在实验课上也可以结合相关理论知识,阐明原理
- 2.5 理论课偏电路,而实验课一般用行为描述写代码,体现不出底层电路,希望 老师可以连接两者。

#### 3.对于数字芯片设计大环境的认知与体会

从全球芯片产业链来看,美国是全球集成电路产业最发达的国家,也是最早进行集成电路大规模生产的国家,目前集成电路产业的技术水平和经济实力居世界领先地位。全球前20大半导体公司中,美国企业有15家,中国有两家企业入围。排名前5位的企业,美国就占了3家(英特尔、AMD、三星),日本1家(东芝);欧洲有1家(英飞凌)。中国大陆仅有中芯国际一家在研发和设计方面具有一定的能力。同时,我们仅有中芯国际一家能够制造28 nm的芯片

在国内现阶段,芯片技术属于我国的卡脖子技术之一。芯片是国之重器,是现代信息产业的基础和核心,我国已经成为世界上最大的集成电路市场,但是在基础关键领域受制于人,所以对于国内芯片产业的被动局面,我们必须要在半导体领域迎头赶上。这是国家意志也是人民期盼。芯片产业是信息产业的核心技术,具有基础性、战略性、先导性的重要作用,关系国计民生和国家安全。

我认为对于国内芯片产业的突破主要在于相关企业和国内高校。

企业方面:国内企业公司的芯片设计研发时还存在很多问题。既包括国内的产业升级,也包括国外巨头对我们产品的垄断。国内芯片企业整体落后,当然这并不是说他们没有努力,而是在这种情况下他们所付出的努力还不能和国外公司相匹敌。这些公司已经意识到了芯片设计的重要性,并开始将相关研发资源和人员投入到芯片设计中来。同时还成立了很多专门研究芯片的实验室。但除此之外还有一个重要原因:它们都是从0到1开始做芯片设计。就像华为一样,他们的最早也是从低端做起,慢慢积累实力和经验,最后才不断进步而走到现在这样一个高度。

因此,我国的芯片企业必须要有所为之。可以通过引进国外先进技术和管理 经验或者加强与国外公司的合作来实现国内产业升级,最重要的是要学会自力更 生,依靠国内自身力量来发展自己,也就是要大力发展属于自己的核心技术。其中非常重要的一个策略就是自主创新。

同时可以看到,国内高校里存在着两个非常严重的问题: 1) 学生们只是为了毕业后好找工作,才去学一些相关知识; 2) 学校里很少有专门培养人才的机构或者实验室。我国在半导体行业发展上落后于西方国家几十年,与我国高校在芯片相关学科上存在一定差距有关。因此,应建立和完善研究生培养体系以加强本科生参与科研的力度和深度。对于大学生而言,一方面,大学生要研究硬件发展情况、研究领域以及设计方法; 另一方面,大学生也要参与到新技术的开发中去。让学生们在这两个方面进行创新和探索,只有这样才能让中国芯片更好地发展。

国内很多大学生都喜欢钻研理论知识,很少有学生去深入了解实际的研发过程,没有将理论知识与实践结合起来。实际上,掌握好基础知识和专业技能后,学生们的发展潜力非常大。尤其是对于国内大学的大学生而言,应该利用好国家给予的优惠政策,在实习、实践过程中将基础知识和专业技能学好学透。笔者作为一名本科生,也应不断提高自身素质和能力来满足社会对人才的需求。为国家数字芯片产业做出自己的贡献。