Ludwig-Maximilians-Universität München Institut für Informatik Lehrstuhl für Mobile und Verteilte Systeme Prof. Dr. Claudia Linnhoff-Popien



# Rechnerarchitektur im Sommersemester 2018 Übungsblatt 10

**Abgabetermin:** 25.06.2018, 12:00 Uhr

Besprechung: Besprechung der T-Aufgaben in den Tutorien vom 18. – 22. Juni 2018

Besprechung der H-Aufgaben in den Tutorien vom 25. – 29. Juni 2018

#### Aufgabe 45: (T) Latches

(- Pkt.)

Bearbeiten Sie die folgenden Teilaufgaben zum Thema Latches:

- a. Was ist die primäre Eigenschaft von Latch-Schaltungen, aufgrund derer sie für den Einsatz in digitalen Schaltungen von Bedeutung sind?
- b. Zeichnen Sie das Schaltnetz eines getakteten SR-Latch. Verwenden Sie dabei ausschließlich Bausteine vom Typ AND, OR, NOR und NOT.

#### Aufgabe 46: (T) Flip-Flops

(- Pkt.)

Bearbeiten Sie die folgenden Teilaufgaben zum Thema Flip-Flops:

a. Gegeben sei folgendes Schaltnetz, welches einen Impulsgenerator realisiert, der aus Taktflanken kurze Impulse erzeugt:



Ergänzen Sie folgende Vorlage zu einem Impulsdiagramm für die Ausschnitte b, c, d basierend auf dem eingezeichnetem Takt. Gehen Sie davon aus, dass das AND-Gatter keine Verzögerung verursacht und das NOT-Gatter eine nicht vernachlässigbare Verzögerung verursacht, deren Auswirkungen im Impulsdiagramm deutlich werden müssen:



b. Gegeben sei das nachfolgende Impulsdiagramm eines D-Flip-Flops mit dem Taktgeber aus der vorherigen Teilaufgabe a. Vervollständigen Sie das folgende Impulsdiagramm für die Ausgänge Q und  $\bar{Q}$  unter der Annahme, dass der Baustein ohne Zeitverzögerung schaltet:



### Aufgabe 47: (H) Latch- bzw. Flip-Flop-Schaltungen

(11 Pkt.)

Bearbeiten Sie die folgenden Teilaufgaben zum Thema Schaltwerke:

a. Zeichnen Sie das Schaltnetz eines getakteten SR-Latch, indem Sie folgende Vorlage ergänzen. Verwenden Sie dabei ausschließlich **NOR-Gatter** und Leitungen.



b. Gegeben sei folgendes Schaltnetz eine Impulsgenerators.



Ergänzen Sie folgende Vorlage zu einem Impulsdiagramm für die Ausschnitte b, c, d basierend auf dem eingezeichneten Takt. Dabei verursacht jedes Gatter eine kurze aber nicht vernachlässigbare Verzögerung des Signals. Insbesondere ist die Verzögerung der NOT-Gatter größer als die des AND-Gatters.

| Takt |          | 1            | 1      |
|------|----------|--------------|--------|
|      | <b>L</b> | <br><u> </u> | 0      |
| b    | <br>     | <br>         | Δ<br>1 |
|      | <br>     | <br>         | 1      |
| С    | <br>     | <br>         | 0      |
| ٦    | <br>     | <br>         | 1      |
| u    | <br>     | <br>         | Λ      |

c. Ergänzen Sie nun die folgende Vorlage zum Impulsdiagramm eines D-Flip-Flops mit dem Impulsgenerator aus der vorherigen Teilaufgabe b). Das D-Flip-Flop verfügt über die Ausgänge Q und  $\bar{\mathbb{Q}}$ . Gehen Sie zur Vereinfachung davon aus, dass sich die Pegel von Q und  $\bar{\mathbb{Q}}$  des Bausteins ohne Zeitverzögerung in Abhängigkeit vom Takt und dem Signal  $\bar{\mathbb{Q}}$  ändern.



## Aufgabe 48: (H) Einfachauswahlaufgabe: Speicherung

(5 Pkt.)

Für jede der folgenden Fragen ist eine korrekte Antwort auszuwählen ("1 aus n"). Nennen Sie dazu in Ihrer Abgabe die jeweils ausgewählte Antwortnummer ((i), (ii), (iii) oder (iv)). Eine korrekte Antwort ergibt jeweils einen Punkt. Mehrfache Antworten oder eine falsche Antwort werden mit 0 Punkten bewertet.

| a) Welche Belegung der beiden Eingänge S (Set) und R (Reset) eines SR-Latch ist   |                       |                       |                     |  |  |  |  |  |
|-----------------------------------------------------------------------------------|-----------------------|-----------------------|---------------------|--|--|--|--|--|
| unzulässig?                                                                       |                       |                       |                     |  |  |  |  |  |
| (i) $S = 0, R = 0$                                                                | (ii) $S = 1, R = 1$   | (iii) $S = 1, R = 0$  | (iv) $S = 0, R = 1$ |  |  |  |  |  |
| b) Womit können die beiden NOR-Gatter eines SR-Latch ersetzt werden, um ebenfalls |                       |                       |                     |  |  |  |  |  |
| ein äquivalentes Verhalten eines 1-Bit-Speichers zu realisieren?                  |                       |                       |                     |  |  |  |  |  |
| (i) NAND-Gatter                                                                   | (ii) AND-Gatter       | (iii) NOT-Gatter      | (iv) OR-Gatter      |  |  |  |  |  |
| c) Eine Flip-Flop-Schaltung, die das Eingangssignal übernimmt, wenn der Taktgeber |                       |                       |                     |  |  |  |  |  |
| von 0 auf 1 übergeht bezeichnet man als                                           |                       |                       |                     |  |  |  |  |  |
| (i) pegelgesteuert.                                                               | (ii) nicht gesteuert. | (iii) übersteuert.    | (iv) flanken-       |  |  |  |  |  |
| 1 0 0                                                                             |                       |                       | gesteuert.          |  |  |  |  |  |
| d) Angenommen aus Kostengründen würden nur NAND-Gatter produziert werden.         |                       |                       |                     |  |  |  |  |  |
| Wie kann damit die OR-Funktion $(a + b)$ realisiert werden?                       |                       |                       |                     |  |  |  |  |  |
| (i) (a NAND b)                                                                    | (ii) a NAND a         | (iii) a NAND b        | (iv) (a NAND a)     |  |  |  |  |  |
| NAND (a NAND b)                                                                   |                       | (III) a TVIIVD b      | NAND (b NAND b)     |  |  |  |  |  |
| e) Welcher Speichertyp steht in der Speicherhierarchie nicht unterhalb des Caches |                       |                       |                     |  |  |  |  |  |
| (d.h. der Zugriff drauf ist schneller als auf den Cache)?                         |                       |                       |                     |  |  |  |  |  |
| (i) Register                                                                      | (ii) Bandlaufwerk     | (iii) Arbeitsspeicher | (iv) Festplatte     |  |  |  |  |  |