#### Organização de Computadores

#### **Professores:**

Lúcia Maria de A. Drummond Simone de Lima Martins



#### Organização de Computadores

#### **Livro Texto:**

"Introdução à Organização de Computadores" Mário A. Monteiro LTC editora



#### Aula 3

#### **Professores:**

Lúcia M. A. Drummond Simone de Lima Martins

#### Conteúdo:

#### Unidade Central de Processamento 1

- Introdução
- Funções básicas da UCP
- Instruções de máquina



Organização de um Computador

**CPU** 



**Barramento** 



- Unidade Central de Processamento
  - Responsável por computar, calcular e processar
  - Processadores atuais são fabricados em um único invólucro, denominado chip, contendo todos os elementos necessários à realização de suas funções



- Características da Unidade Central de Processamento
  - Fabricante (Intel, AMD, Cyrix)
  - Velocidade do processador (MHz)
  - Tecnologia de fabricação
  - Quantidade de transistores
  - Largura do barramento de dados e endereço
  - Capacidade máxima de memória principal



- Características da Unidade Central de Processamento
  - Tipo de soquete, encapsulamento e número de pinos do soquete
  - Cache (L1 e L2)
  - Processadores de inteiros
  - Processadores de ponto flutuante
  - Pipeline
  - Tamanho dos registradores (bits)



- Executar operações com dados
  - Somar ou subtrair dois números
- Controlar o funcionamento de todos os componentes do computador
  - Memória e dispositivos de entrada e saída



- Executa operações primitivas
  - Somar
  - Subtrair
  - Mover dado de um local de armazenamento para outro
  - Transferir dado para um dispositivo de saída (monitor de vídeo, por exemplo)



 Operações e a localização de dados que elas manipulam estão representados por uma seqüência de 0s e 1s (bits), denominada instrução de máquina





- Um programa executável é constituído de um conjunto de instruções de máquina seqüencialmente organizadas
- Para iniciar execução de um programa:
  - As instruções devem estar armazenadas em células sucessivas da memória principal
  - O endereço da primeira instrução deve estar armazenado na UCP



 A UCP executa indefinidamente o ciclo de instrução, até que o sistema seja desligado, ocorra algum erro ou seja executada uma instrução de parada





 Organização lógica de uma UCP simples que executa instruções de forma seqüencial



(Fig. 6.3 do livro texto)

 Processadores atuais realizam várias instruções de forma simultânea (pipelining)



- As atividades da UCP podem ser divididas em duas grandes categorias funcionais:
  - Função processamento
  - Função controle



- Função processamento de dados
  - Operações aritméticas (somar, subtrair, multiplicar e dividir)
  - Operações lógicas (and, or, xor)
  - Movimentação de dados (memória-UCP, UCP-memória, registrador-registrador)
  - Desvios (alteração de seqüência de execução de instruções)
  - Operações de entrada e saída



Função processamento de dados



- Unidade Aritmética e Lógica (UAL)
  - Executa as operações com os dados
    - Operações aritméticas (soma, subtração, multiplicação, divisão)
    - Operações lógicas (and, or, xor, complemento)
    - Deslocamento à direita e à esquerda
    - Incremento e decremento
  - Unidades que tratam de números inteiros e números fracionários



- Registradores
  - UAL obtém dados de entrada dos registradores
  - Resultados da UAL são armazenados inicialmente em registradores
- UCP possui um certo número de registradores
- Arquiteturas mais antigas utilizavam o registrador acumulador (ACC) para transferência de dados com a UAL



- Arquiteturas mais modernas possuem registradores especializados no armazenamento de dados, de endereços e de segmentos
  - Dados (AH, AL, BH, BL)
  - Endereços (IP)
  - Segmentos (CS, DS)
- Em geral, capacidade de armazenamento dos registradores é igual ao tamanho da palavra do processador
  - Intel 486, palavra de 32 bits, registradores de 32 bits



- Registradores são utilizados para armazenar:
  - Dados
  - Instruções (Registrador de Instruções)
  - Endereços de instruções de um programa (Contador de Instruções)
  - Endereços de memória (REM)
  - Dados de memória (RDM)



- Alguns processadores possuem registradores especiais de estado
- Bits indicam estado do processador
- Códigos de condição do Motorola 68000



- **N** Negative FLAG Valor 1 se o resultado de uma operação aritmética for negativo.
- **Z** Zero FLAG Valor 1 se o resultado for igual a zero.
- V Overflow FLAG Valor 1 se ocorrer overflow.
- C Carry FLAG Valor 1 se ocorrer "vai 1" para fora do número.
- X Extend FLAG Semelhante ao FLAG C, porém pouco usado.

(Fig. 6.9(b) do livro texto)



- Tamanho da palavra
  - Número de bits manipulados de uma vez pela UAL
  - Capacidade de armazenamento dos registradores
- Barramentos de dados possuem tamanho mínimo igual ao tamanho da palavra
- Tamanho da palavra pode influenciar desempenho do processador



- Exemplo de influência do tamanho da palavra
  - Somar dois valores A=3A25 e B=172C
  - Sistema 1 possui memória principal com 64K células com 8 bits em cada uma e palavra de 8 bits
  - Tempo para efetuar a operação igual a T1



- Exemplo de influência do tamanho da palavra
  - Somar dois valores A=3A25 e B=172C
  - Sistema 2 possui memória principal com 1M células com 8 bits em cada uma e palavra de 16 bits
  - Tempo para efetuar a operação igual a T2



- Exemplo de influência do tamanho da palavra
  - $T2 \approx T1/2$
- Influência do tamanho da palavra:
  - Tempo de execução das instruções
  - Barramento de dados deve ter tamanho mínimo igual ao tamanho da palavra
  - Implementação física da memória
    - Possibilidade de acessar mais de uma célula em um único ciclo de memória (células de 8 bits, palavra de 32 bits, 4 células devem ser acessadas)



- Função de controle
  - Instruções de máquina que compõem um programa em execução devem estar armazenadas seqüencialmente na memória principal e na cache
  - Como funciona uma instrução de máquina ?
  - Como a instrução é movida da memória para UCP ?
  - Onde a instrução é armazenada na UCP ?
  - Como é identificada e controlada a operação que deve ser realizada ?



- A área de controle de uma UCP é a parte funcional que realiza as atividades do ciclo de instrução
  - Ciclo de instrução = Ciclo de busca + Ciclo de execução
  - Ciclo de busca
    - Busca da instrução na memória e armazenamento em um registrador
    - Interpretação das ações a serem desencadeadas para executar a instrução
  - Ciclo de execução
    - Geração dos sinais de controle para UAL, memória ou E/S



- Dispositivos básicos para realizar a função de controle
  - Unidade de controle
  - Relógio
  - Registrador de Instrução (RI)
  - Contador de Instrução (CI)
  - Decodificador
  - Registradores de endereço de memória (REM) e de dados da memória (RDM)



Dispositivos básicos para realizar a função de controle



 A unidade de controle (UC) possui a lógica necessária para realizar a movimentação de dados e de instruções de e para a UCP, através de sinais de controle emitidos em instantes de tempo programados



Diagrama simplificado da unidade de controle (UC)



- A execução de cada instrução de máquina é composta de microeventos, cuja execução é comandada pela unidade de controle segundo dois princípios de arquitetura:
  - Microprogramação
  - Programação prévia diretamente no hardware
- Exemplo de microeventos de um ciclo de busca:

```
t_0: REM\longleftarrow (CI)

t_1: CI \longleftarrow CI + N

RDM \longleftarrow M(REM)

t_2: RI \longleftarrow RDM
```



- Modos de execução das instruções:
  - Execução exclusivamente seqüencial
  - Execução concorrente (pipeline)
  - Execução paralela
  - Execução vetorial



As atividades da UCP são sincronizadas com o relógio da máquina



- O relógio é um dispositivo gerador de pulsos
  - A duração de um pulso é denominada ciclo de relógio



- O número de vezes que o pulso se repete é denominado freqüência e é medido em Hertz (Hz)
- 1 Hz significa 1 ciclo por segundo
- O ciclo de relógio está relacionado à realização de uma operação elementar



- Suponha que cada instrução de máquina necessite do tempo de um ciclo de relógio para executar
  - M1 com relógio de freqüência de 25 MHz
  - Período igual a 1/25.000.000 = 40 x 10<sup>-9</sup> = 40 nanosegundos
  - M2 com relógio de freqüência de 400 MHz
  - Período igual a  $1/400.000.000 = 2.5 \times 10^{-9} = 2.5$  nanosegundos



- Instruções executarão mais rapidamente em M2 do que M1?
  - Não necessariamente
  - Outros fatores influenciam desempenho, por exemplo:
    - Estágios de pipelining
    - Memória cache maior



- Instrução elementar é realizada em vários passos
- Ciclo do relógio é dividido em ciclos menores







 O registrador de instrução (RI) tem a função específica de armazenar a instrução a ser executada pela UCP



- O contador de instrução (CI) tem a função específica de armazenar o endereço da próxima instrução a ser executada pela UCP
- Ao se buscar uma instrução, conteúdo de CI é modificado para armazenar endereço da próxima instrução



 O decodificador é um dispositivo utilizado para identificar a operação a ser realizada



- Decodificador com 4 bits de entrada e 16 saídas
- Código de operação igual a 4 bits
  - 0000-soma
  - 0001-subtração
  - 0010-multiplicação
  - 0011-divisão
  - 0100-operação AND



Decodificador com 4 bits de entrada e 16 saídas



| $E_0$ | $E_1$ | $E_2$ | $E_3$ | $S_0$ | $S_1$ | $S_2$ | $S_3$ | $S_4$ | $S_5$ | $S_6$ | $S_7$ | $S_8$ | $S_9$ | $S_{10}$ | S <sub>11</sub> | $S_{12}$ | $S_{13}$ | S <sub>14</sub> | S <sub>15</sub> |
|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|----------|-----------------|----------|----------|-----------------|-----------------|
| 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0        | 0               | 0        | 0        | 0               | 0               |
| 0     | 0     | 0     | 1     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0        | 0               | 0        | 0        | 0               | 0               |
| 0     | 0     | 1     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0        | 0               | 0        | 0        | 0               | 0               |
| 0     | 0     | 1     | 1     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0        | 0               | 0        | 0        | 0               | 0               |
| 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0        | 0               | 0        | 0        | 0               | 0               |
| 0     | 1     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0        | 0               | 0        | 0        | 0               | 0               |
| 0     | 1     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0        | 0               | 0        | 0        | 0               | 0               |
| 0     | 1     | 1     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0        | 0               | 0        | 0        | 0               | 0               |
| 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0        | 0               | 0        | 0        | 0               | 0               |
| 1     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0        | 0               | 0        | 0        | 0               | 0               |
| 1     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1        | 0               | 0        | 0        | 0               | 0               |
| 1     | 0     | 1     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0        | 1               | 0        | 0        | 0               | 0               |
| 1     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0        | 0               | 1        | 0        | 0               | 0               |
| 1     | 1     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0        | 0               | 0        | 1        | 0               | 0               |
| 1     | 1     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0        | 0               | 0        | 0        | 1               | 0               |
| 1     | 1     | 1     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0        | 0               | 0        | 0        | 0               | 1               |

(Fig. 6.16 do livro texto)



- Registrador de dados de memória (RDM) possui um tamanho igual ao do barramento de dados
- Registrador de endereços de memória (REM) possui um tamanho igual ao dos endereços de memória



- Instrução de máquina
  - É a formalização de uma operação básica (ou primitiva) que o hardware é capaz de realizar diretamente
  - UAL pode somar ou multiplicar dois números
    - Instrução em linguagem de alto nível X=A + B\*C deve ser decomposta em T=B\*C e X=A+T
    - Quem decompõe as instruções ?



- Projeto do processador:
  - Definir o conjunto de instruções de linguagem de máquina
    - Formato
    - Tamanho
    - Operações
  - Implementar os componentes do processador em função da definição deste conjunto de instruções



- Tecnologia de processadores
  - Sistemas com conjunto de instruções complexo (CISC-Complex Instruction Set Computers)
  - Sistemas com conjunto de instruções reduzido (RISC-Reduced Instruction Set Computers)
- Intel 8080 possuía 78 instruções
- Intel 80486 possuía 286 instruções
- Intel Pentium II possui 217 instruções
- MIPS R2000 possui 110 instruções



- Formato das instruções
  - Grupo de bits dividido em duas partes:
    - A primeira parte é constituída de um só campo que identifica a operação a ser executada (código de operação)
    - A segunda parte pode ter um ou mais campos que se referem aos dados que devem ser manipulados pela operação (operando(s))



#### Código de operação

- Campo da instrução cujo valor binário identifica a operação a ser realizada
- Um processador que possua o campo de código de operação com 8 bits pode ser fabricado contendo um número máximo de instruções igual a 2<sup>8</sup> = 256

#### Operandos

 Campos da instrução cujo valor binário identifica a localização dos dados que serão manipulados durante a realização da operação



Formatos de instruções

| C. Op | Operando 1           | Operando 2     | Operando 3   |  |  |  |
|-------|----------------------|----------------|--------------|--|--|--|
| (Oper | ando 3) <del>←</del> | (Operando 1) + | (Operando 2) |  |  |  |

C. Op Operando 1 Operando 2

(Operando 1) ← (Operando 1) + (Operando 2)

C. Op Operando

(ACC) ← (ACC) + (Operando)



- Formatos de instruções serão vistos com mais detalhes adiante
- Campo do operando indica onde o operando se localiza
  - Modos de endereçamento



- Códigos de operação podem ter tamanho:
  - Fixo
    - Mais simples de manipular e implementar
    - O tamanho deve ser o suficiente para acomodar todos os códigos necessários
  - Variável
    - Permitem codificar uma quantidade maior de instruções com menor quantidade de bits



#### **Bibliografia adicional:**

- Organização e Projeto de Computadores,
   A Interface Hardware/Software David A. Patterson; John L. Hennessy- LTC, 2000
- Arquitetura e Organização de Computadores W. Stallings Prentice Hall

