

Fundação CECIERJ - Vice Presidência de Educação Superior a Distância

# Curso de Tecnologia em Sistemas de Computação Disciplina: Organização de Computadores GABARITO - AP1 2° semestre de 2010.

Nome -

#### Assinatura -

## Observações:

- 1. Prova sem consulta e sem uso de máquina de calcular.
- 2. Use caneta para preencher o seu nome e assinar nas folhas de questões e nas folhas de respostas.
- 3. Você pode usar lápis para responder as questões.
- 4. Ao final da prova devolva as folhas de questões e as de respostas.
- 5. Todas as respostas devem ser transcritas nas folhas de respostas. As respostas nas folhas de questões não serão corrigidas.
- 1. (2,0) Um computador possui um RDM com 32 bits de tamanho e um REM com capacidade para armazenar números com 20 bits. Sabe-se que a célula deste computador armazena dados com 16 bits de tamanho e que ele possui uma quantidade N de células, igual à sua capacidade máxima de armazenamento. Pergunta-se:
  - a) Qual é o tamanho do barramento de endereços?

Barramento de endereços = REM = 20bits

b) Quantas células de memória são lidas em uma única operação de leitura?

Célula = 16 bits RDM = barramento de dados = 32 bits Portanto, são lidas 2 células de memória durante uma única operação de leitura

c) Quantos bits têm a memória principal?

N= quantidade de células = capacidade máxima =  $2^{20}=1.048.576$  células Total de bits da memória = T=NxM Como M= quantidade de bits em uma célula, então M=16 bits  $T=NxM=2^{20}$  x  $2^4=2^{24}=16.777.216$  bits

2. (2,0) Considere uma máquina que possa endereçar 4 Gbytes de memória física, utilizando endereço referenciando byte, e que tenha a sua memória organizada em blocos de 4K bytes. Ela possui uma memória cache que pode armazenar 8K blocos, sendo um bloco por

linha. Mostre o formato da memória cache, indicando os campos necessários (válido, tag, bloco) e o número de bits para cada campo, e o formato de um endereço da memória principal, indicando os bits que referenciam os campos da cache, para os seguintes mapeamentos:

# a) Mapeamento direto.

### Memória Principal

- ⇒ Tamanho da memória (em bytes) = 4Gbytes, como 1 célula referencia a 1 byte, temos N = 4G células
- $\Rightarrow$  Será organizada em blocos de 4K bytes, como 1 célula = 1 byte, temos cada bloco = 4K células, K = 4K
- $\Rightarrow$  Sendo N o tamanho endereçável da memória e K que é a quantidade de células por blocos temos: N=4G células e K=4K células / blocos o total de blocos da MP (B) será: Total de blocos: B=N/K=>B=4G células / 4K células /

#### Memória Cache

OBS: O K (quantidade de células/bloco) tem de ser igual a MP.

- $\Rightarrow$  Tamanho da memória cache (em blocos ou linhas) => Q = 8K blocos
- $\Rightarrow$  Tamanho da memória cachê em células =  $Q \times K = 8K$  blocos  $\times 4K$  células/bloco = 32M células

<u>Cada célula possui 1 byte = 8bits, então,</u> <u>como a cache possui 32M células x 8bits, que totaliza 256M bits</u>

Endereço da MP: Para endereçarmos toda a MP precisamos da seguinte quantidade de bits ( E ) sendo  $N = 2^E$  => N = 4G células =>  $N = 2^{32}$  => E = 32 bits

Composição do endereço em função da memória cache

- $= tag = B/Q = 1 M/8K = 128 = 2^7 = 7 bits$
- $=> n^{\circ} da \ linha: \ Q = 8K \ linhas \ ou \ quadros \ (máximo) \ => \ 2^{13} \ => \ 13bits$
- => células por bloco: 4K células por bloco = 2<sup>12</sup> => 12bits

## 32bits

| Tag = 7 bits | No. Linha<br>=13 bits | Célula no<br>bloco=12 bits |
|--------------|-----------------------|----------------------------|
|--------------|-----------------------|----------------------------|

### b) Mapeamento totalmente associativo.

Memória Principal

- => N = 4G células
- =>K=4K células/bloco
- => B = 1M blocos

Memória Cache

OBS: O K (quantidade de células/bloco) tem de ser igual a MP.

- $=>Q=8K\,blocos$
- => Tamanho da memória cache = 32M células ou 32Mbytes ou 256Mbits

Endereço da MP = 32 bits

Composição do endereço em função da memória cache

- $=> tag = B = 1M = 2^{20} => tag = 20bits$
- => células por bloco: 4K células por bloco = 2<sup>12</sup> => 12bits

| 32bits       |                           |
|--------------|---------------------------|
| Tag = 20bits | Célula no<br>bloco=12bits |

c) Mapeamento associativo por conjunto, onde cada conjunto possui quatro linhas, cada uma de um bloco.

## Memória Principal

- => N = 4G células
- =>K=4K células/bloco
- => B = 1M blocos

# Memória Cache

OBS: O K (quantidade de células/bloco) tem de ser igual a MP.

- $=> Q = 8K \, blocos$
- => Tamanho da memória cache = 8K células
- => 1 conjunto = 4 linhas (ou quadros) =>

Total de conjuntos  $=> C = 8K \, blocos \, / \, 4 => C = 2K \, conjuntos$ 

Endereço da MP = 32 bits

Composição do endereço em função da memória cache

- $= tag = B/C = 1M/2K = 512 = 2^9 = tag = 9 bits$
- $=> n^{\circ}$  do Conjunto: Q = 2K linhas ou quadros (máximo)  $=> 2^{11} => 11$  bits
- => células por bloco: 4 K células por bloco = 2<sup>12</sup> => 12bits

|              | 32 bits                 |                           |
|--------------|-------------------------|---------------------------|
| Tag = 9 bits | No. Conjunto<br>=11bits | Célula no<br>bloco=12bits |

3. (2,5) Considere o sistema apresentado em aula mostrado na figura abaixo.



Descreva detalhadamente a execução das instruções LDA Op. e JZ Op., indicando como o Registrador de Instrução (RI), Contador de Instrução (CI), Acumulador (ACC), Registrador de Dados da Memória (RDM), Registrador de Endereços da Memória (REM), Unidade Aritmética Lógica (UAL) e Barramento de controle, de dados e de endereços são utilizados na execução destas instruções. Lembre-se que a instrução LDA Op., quando executada, carrega o conteúdo da memória cujo endereço é Op. no Acumulador e a instrução JZ Op., quando executada, carrega CI com o valor de Op. se o conteúdo do Acumulador é zero, e caso contrário carrega CI com CI+1..

```
a) \bar{R}I < -(CI)
    b) CI < -CI + 1
    c) Decodificação do código de operação
    d) Busca do operando na memória
      - A Unidade de Controle (UC) emite sinais para que o valor do campo operando = Op seja transferido para
       o REM
     - O conteúdo do REM é disponibilizado no barramento de endereços
      - A UC ativa a linha READ do barramento de controle
      - O conteúdo da memória é disponibilizado no barramento de dados
      - Conteúdo de memória (Op) é transferido para o RDM
      - ACC <- RDM
JZ Op
    a) RI < -(CI)
    b) CI < -CI + 1
    c) Decodificação do código de operação
    d) UC emite sinal para transferir conteúdo do acumulador para UAL
      - UAL <- ACC
    e) Executa operação de comparação
      e.1) Se Resultado = verdadeiro, isto é, ACC = 0
          CI < -Op.
```

LDA Op

- 4. (2,0) Considere uma máquina que pode ter seu ciclo de busca e execução de uma instrução dividido em 4 estágios totalmente independentes: Busca de Instrução (BI), Decodificação (DI), Cálculo de Endereços de Operandos (CO) e Execução (EX). Cada um dos estágios BI e EX possui a duração de 4 ns e cada estágio DI e CO tem duração de 2 ns. Cada instrução desta máquina precisa executar os 4 estágios que serão sempre executados na seqüência BI, DI, CO e EX.
  - a) (0,2) Uma implementação desta máquina foi realizada de modo que cada instrução deve ser completamente realizada em um único ciclo de relógio. Calcule a duração do ciclo de relógio que esta implementação deve possuir. Lembre-se que todas as instruções necessitam dos 4 estágios.



Ciclo de relógio para execução de uma instrução (sem pipeline) = 4ns + 2ns + 2ns + 4ns = **12ns** 

b) (0,8) Como cada estágio é independente um do outro, deseja-se implementar uma nova arquitetura utilizando-se um pipeline de 4 estágios. Nesta nova implementação cada estágio do pipeline deve ser executado em um ciclo de relógio. Calcule a duração do ciclo de relógio que esta implementação pipeline deve possuir.



Ciclo de relógio será igual ao tempo para execução do estágio com maior tempo de execução = **4ns.** 

c) (1,0) Considere um programa que necessita executar 1000 instruções. Calcule o tempo de execução deste programa na máquina do item a e na máquina do item b.

Seja Tex = tempo de execução de uma instrução = número de estágios <math>x ciclo de relógio (determinado nos itens anteriores)

Para o item a (sem pipeline):

 $Tex = 1 \ estágio \ x \ 12ns = 12ns$  $Ttotal = 1000 \ instruções \ x \ Tex = 12.000ns$ 

Para o item b (pipeline: 4 estágios):

Tex = 4 estágios x 4ns = 16ns Ttotal = Tex + 999 x tempo de 1 estágioTtotal = 16ns + 999 x 4ns = 4012ns

5. (1,5) Explique como funciona uma Unidade Central de Processamento (UCP) cujo controle é realizado por hardware e uma UCP com controle por microprograma.

A unidade de controle implementada por hardware consiste em circuitos combinatórios. Os sinais lógicos de entrada na unidade são transformados em um conjunto lógico de sinais que controlam a execução da instrução. Para implementar a unidade, necessita-se derivar, para cada sinal de controle a ser gerado para que cada instrução seja executada de forma correta, uma expressão booleana que define esse sinal em função dos sinais de entrada referentes à instrução. As expressões booleanas são implementadas com circuitos combinatórios.

A unidade de controle microprogramada é projetada de modo a executar as microinstruções que compõem uma instrução. Ela é composta por: Memória de controle, Contador de microprograma e Sequenciador.

A Memória de controle armazena as microinstruções que compõem uma instrução e o Contador de microprograma armazena a localização da próxima microinstrução a ser executada. O Seqüenciador é o componente que controla a sequencia de execução das microinstruções, informando o local da próxima microinstrução que deve ser executada e armazenada no Contador de microprograma.