

Fundação CECIERJ - Vice Presidência de Educação Superior a Distância

# Curso de Tecnologia em Sistemas de Computação Disciplina: Organização de Computadores GABARITO - AP3 1° semestre de 2008.

#### Nome -

#### Assinatura -

### Observações:

- 1. Prova sem consulta e sem uso de máquina de calcular.
- 2. Use caneta para preencher o seu nome e assinar nas folhas de questões e nas folhas de respostas.
- 3. Você pode usar lápis para responder as questões.
- 4. Ao final da prova devolva as folhas de questões e as de respostas.
- 5. Todas as respostas devem ser transcritas nas folhas de respostas. As respostas nas folhas de questões não serão corrigidas.
- 1. (3,0) Um computador, que apresenta uma arquitetura similar àquela apresentada ao longo do curso, possui uma capacidade máxima de memória principal de 2G células, cada uma capaz de armazenar uma palavra de 8 bits. Em cada acesso à memória, realiza-se a transferência de duas palavras (você pode deixar as contas indicadas).
  - a) (0,2) Qual é o maior endereço em decimal desta memória?

$$N = 2G \ c\'elulas = 2 \ x \ 2^{30}$$
  
**Último endereço** =  $N - 1 = 2147483647$ 

b) (0,5) Qual é o tamanho do barramento de endereços deste sistema?

Barramento de endereços = 
$$E$$
  
 $N = 2^{E} = 2^{31}$ , portanto  $E = 31$ , Barramento de endereços =  $31$  bits

c) (0,9) Quantos bits podem ser armazenados no RDM (Registrador de Dados da Memória), no REM (Registrador de Endereços da Memória) e no CI (Contador de Instruções)?

O REM terá que ter o tamanho do barramento de endereços = 31bits CI terá o tamanho necessário para endereçar toda a memória = 31bits RDM = barramento de dados = quantidade de bits transferidos em um ciclo de leitura = 2 palavras = 2 x 8bits = 16 bits d) (0,4) Qual é o número máximo de bits que pode existir na memória?

```
T = NxM = 2 Gcélulas x 8 bits/célula = 16 Gbits
```

- e) (1,0) Esta máquina possui uma instrução denominada **ADD Op.** Esta instrução soma o conteúdo do acumulador com o conteúdo da célula de memória cujo endereço é Op. Descreva detalhadamente como será a execução desta instrução.
  - Passo 1: A CPU coloca no REM o valor do operando (REM <- Op), que é disponibilizado no barramento de endereço
  - Passo 2: A CPU aciona pelo barramento de controle a leitura de memória
  - Passo 3: A memória coloca o valor no barramento de dados, e por conseqüência no RDM da CPU (RDM <- MP(Op))
  - Passo 4: A CPU executa a soma do valor recebido com o valor armazenando no Acumulador (ACC <- ACC + RDM)
- 2. (2,0) Descreva detalhadamente os três possíveis métodos de comunicação entre o controlador de Entrada/Saída com a unidade central de processamento e memória principal: por E/S programada, por interrupção e por acesso direto à memória. Indique uma vantagem e uma desvantagem de cada método.
  - OBS: Algumas das respostas abaixo apresentam 2 opções de resposta de vantagem ou desvantagem sobre a técnica comentada.

#### *a) E/S por programa:*

O processador tem controle direto sobre a operação de E/S, incluindo a detecção do estado do dispositivo, o envio de comandos de leitura ou escrita e transferência de dados. Para realizar uma transferência de dados, o processador envia um comando para o módulo de E/S e fica monitorando o módulo para identificar o momento em que a transferência pode ser realizada. Após detectar que o módulo está pronto, a transferência de dados é realizada através do envio de comandos de leitura ou escrita pelo processador. Se o processador for mais rápido que o módulo de E/S, essa espera representa um desperdício de tempo de processamento.

As vantagens deste método são: a) hardware simples, b) todos os procedimentos estão sobre controle da UCP.

As desvantagens são: a) utilização do processador para interrogar as interfaces, o que acarreta perda de ciclos de processador que poderiam ser utilizados na execução de outras instruções, b) e utilização do processador para realizar a transferência de dados, o que também acarreta perda de ciclos de processador.

#### b) E/S por interrupção:

Neste caso, o processador envia um comando para o módulo de E/S e continua a executar outras instruções, sendo interrompido pelo módulo quando ele estiver pronto para realizar a transferência de dados, que é executada pelo processador através da

obtenção dos dados da memória principal, em uma operação de saída, e por armazenar dados na memória principal, em uma operação de entrada.

A vantagem deste método: a) é que não ocorre perda de ciclos de processador para interrogar a interface, já que neste caso, não se precisa mais interrogar a interface, ela avisa quando está pronta.

As desvantagens são: a) necessidade de um hardware adicional (controlador de interrupções, por exemplo), gerenciamento de múltiplas interrupções, b) perda de ciclos de relógio para salvar e recuperar o contexto dos programas que são interrompidos.

#### c) E/S por DMA:

Nesse caso a transferência de dados entre o módulo de E/S e a memória principal é feita diretamente sem envolver o processador. Existe um outro módulo denominado controlador de DMA que realiza a transferência direta de dados entre a memória e o módulo de E/S. Quando o processador deseja efetuar a transferência de um bloco de dados com um módulo de E/S, ele envia um comando para o controlador de DMA indicando o tipo de operação a ser realizada (leitura ou escrita de dados), endereço do módulo de E/S envolvido, endereço de memória para início da operação de leitura ou escrita de dados e número de palavras a serem lidas ou escritas. Depois de enviar estas informações ao controlador de DMA, o processador pode continuar executando outras instruções. O controlador de DMA executa a transferência de todo o bloco de dados e ao final envia um sinal de interrupção ao processador, indicando que a transferência foi realizada.

As vantagens deste método são: a) permite transferência rápida entre interface e memória porque existe um controlador dedicado a realizá-la e libera a UCP para executar outras instruções não relacionadas a entrada e saída. A desvantagem: a) é que precisamos de hardware adicional.

- 3. (1,5) Considere uma máquina que utiliza 64 bits para representar números em ponto fixo e em ponto flutuante.
  - a) (0,5) Mostre a representação de -35,0 utilizando-se a representação ponto flutuante precisão dupla IEEE 754 (1 bit de sinal, 11 bits para expoente em excesso de 1023, e 52 bits para mantissa)

```
Bit de sinal = 1 (número negativo)

Normalizado = 1,00011 x 2^5

Mantissa = 000110000... (completar com 0 até completar 52 bits)

Expoente = 5 + 1023 = 1028 = 10000000100
```

Em ponto flutuante:

- b) Para o conjunto de bits obtido no item anterior, indique o que ele representa na base 10, considerando-se as seguintes representações: (Não precisa fazer as contas, deixe-as indicadas):
  - i. (0,4) um inteiro sem sinal

$$2^{63} + 2^{62} + 2^{54} + 2^{48} + 2^{47} = 13.853.494.666.256..711.680$$

ii. (0,6) um inteiro utilizando-se a representação em complemento a 2

$$-2^{63} + (2^{62} + 2^{54} + 2^{48} + 2^{47}) = -4.593.249.407.452.839.936$$

- 4. (2,0) Considere uma máquina que possa endereçar 256 Mbytes de memória física, utilizando endereço referenciando byte, e que tenha a sua memória organizada em blocos de 16 bytes. Ela possui uma memória cache que pode armazenar 4K blocos, sendo um bloco por linha (ou quadro). Mostre o formato da memória cache, indicando os campos necessários (tag, bloco) e o número de bits para cada campo, e o formato de um endereço da memória principal, indicando os bits que referenciam os campos da cache, para os seguintes mapeamentos:
  - a. Mapeamento direto.

Memória principal:

N=256 Mbytes, como endereço referenciado byte, temos 256 Mcélulas B=Total de blocos=256 Mbytes / 16bytes/bloco = 16 Mblocos  $Endereço=E=>N=2^E=>256$  Mcélulas =  $2^{28}=>E=28$  bits Memória Cache

Q = 4 K linhas (ou quadros):

Campos do endereço:

$$Tag = B/Q = 16 \ Mblocos / 4 \ Klinhas = 4K = 12 \ bits$$
  
No. da linha =  $Q = 4K = 12 \ bits$   
 $End \ da \ palavra = 16 = 4 \ bits$ 

| Tag = 12 bits | No.linha = | End da palavra |
|---------------|------------|----------------|
|               | 12bits     | 4 bits         |

b. Mapeamento totalmente associativo.

*Memória principal:* 

N = 256 Mbytes, como endereço referenciado byte, temos 256 Mcélulas B = Total de blocos = 256 Mbytes / 16bytes/bloco = 16 Mblocos

Endereço =  $E \Rightarrow N = 2^E \Rightarrow 256$  Mcélulas =  $2^{28} \Rightarrow E = 28$  bits

Memória Cache

Q = 4 K linhas (ou quadros):

Campos do endereço:

| $tag = 24 \ bits$ | End da palavra<br>4 bits |
|-------------------|--------------------------|
|-------------------|--------------------------|

c. Mapeamento associativo por conjunto, onde cada conjunto possui duas linhas, cada uma de um bloco.

## Memória principal:

```
N=256 Mbytes, como endereço referenciado byte, temos 256 Mcélulas B=Total de blocos = 256 Mbytes / 16bytes/bloco = 16 Mblocos Endereço = E=>N=2^E=>256 Mcélulas = E=>E=28 bits Memória Cache
```

Q = 4 K linhas (ou quadros):

C = 4 K linhas / 2 linhas/bloco => C = 2K

*Campos do endereço:* 

$$Tag = B/C = 16 \text{ Mblocos } / 2 \text{ Klinhas} = 8K = 13 \text{ bits}$$
  
No. da linha =  $C = 2K = 11 \text{ bits}$   
 $End da palavra = 16 = 4 \text{ bits}$ 

| $Tag = 13 \ bits$ | No. conjunto =<br>11bits | End da palavra<br>4 bits |
|-------------------|--------------------------|--------------------------|
|                   | 11000                    |                          |

5. (1,5) Considerando os diversos tipos de endereçamentos de instruções, projete um mecanismo de endereçamento que permita que um conjunto arbitrário de 64 endereços, não necessariamente contíguos, em um grande espaço de endereçamento, seja especificável em um campo de 6 bits.

Uma solução seria usar endereçamento por registrador base mais deslocamento. Por exemplo, teríamos 2 bits para especificar um registrador e 4 bits para especificar um deslocamento. Poderíamos, assim, usar 4 registradores, cada um com até 16 deslocamentos possíveis, fornecendo 64 endereços diferentes.