Zürcher Hochschule für Angewandte Wissenschaften



## Latex Vorlage

# ZÜRCHER HOCHSCHULE FÜR ANGEWANDTE WISSENSCHAFTEN

INSTITUTE OF EMBEDDED SYSTEMS

Autoren Autor1 Autor2

Version 0.1

Letzte Änderung 13. Juli 2015

#### ${\bf Urheber rechts in formation en}$

This document is the property of the Zurich University of Applied Sciences in Winterthur, Switzerland: All rights reserved. No part of this document may be used or copied in any way without the prior written permission of the Institute.

#### Kontakt Adresse

c/o Inst. of Embedded Systems (InES) Zürcher Hochschule für Angewandte Wissenschaften Technikumstrasse 22 CH-8401 Winterthur

 $\begin{array}{l} {\rm Tel.:} + 41 \ (0)58 \ 934 \ 75 \ 25 \\ {\rm Fax.:} + 41 \ (0)58 \ 935 \ 75 \ 25 \end{array}$ 

E-Mail: author@zhaw.ch

Homepage: http://www.ines.zhaw.ch

## Inhaltsverzeichnis

| 1.  | LaTeX Kurzanleitung                                 |
|-----|-----------------------------------------------------|
|     | 1.1. Visio Vektorgraphik einfügen                   |
|     | 1.1.1. Graphiken in LaTeX zuschneiden               |
|     | 1.1.2. Mehrere Bilder nebeneinander                 |
|     | 1.2. Tabellen aufbauen                              |
|     | 1.3. Code Listings aufbauen                         |
|     | 1.4. Citation nach IEEE                             |
| 2.  | Einleitung                                          |
|     | 2.1. Ausgangslage                                   |
|     | 2.2. Zielsetzung / Aufgabenstellung / Anforderungen |
| 3.  | (Theoretische Grundlagen)                           |
| 4.  | Vorgehen / Methoden84.1. (Verwendete Software)8     |
| 5.  | Resultate                                           |
| 6.  | Diskussion und Ausblick 10                          |
| Lit | teraturverzeichnis 1                                |
|     | (Abkürzungsverzeichnis)                             |
| Α.  | Anhang                                              |
|     | A.1. Projektmanagement                              |
|     | A.2. Weiteres                                       |

### 1. LaTeX Kurzanleitung

Dieses Kapitel führt mit Beispielcode in den LaTeX Code ein, und kann während der Erstellung des Dokuments gelöscht werden.<sup>1</sup>

Die nachfolgende Berichtstruktur wurde aus der Vorlage<sup>2</sup> der PA/BA Termin-Webseite vom ZHAW Intranet entnommen.

(): alle in Klammer aufgeführten Einträge sind situativ anzupassen

Das ist ein kleiner Text um zu zeigen, wie die Enter eingebracht werden.

Ich finde Latex schwierig.

Der Start ist echt eine Herausforderung.

Mensch ist das Komplex, echt was für Profis.

#### 1.1. Visio Vektorgraphik einfügen

(Graphik auswählen) Speichern unter -> PDF -> Optionen.. -> Auswahl Mit Adobe Akrobat öffnen: Erweitert -> Druckproduktion -> Seiten beschneiden -> Weisse Ränder entfernen -> OK -> Ctrl-S



Abbildung 1.1.: Ideenskizze

So kann die Abbildung 1.1 referenziert werden. Bei der PDF Erstellung ist darauf zu achten, dass LaTeX nur Versionen bis 1.4 voll unterstützt.

#### 1.1.1. Graphiken in LaTeX zuschneiden

Mit dem Befehl Clip kann eine Graphik auch in LaTeX zugeschnitten werden:

<sup>&</sup>lt;sup>1</sup>Verbesserungsvorschläge bitte an hegt@zhaw.ch senden

<sup>&</sup>lt;sup>2</sup>Berichtstruktur Vorlage, Stand: August 2011



Abbildung 1.2.: clip=true, trim =  $60\ 10\ 0\ 10$ 

#### 1.1.2. Mehrere Bilder nebeneinander

Dank Minipages können mehrere Bilder auch nebeneinander sein:



Abbildung 1.3.: Visir10b Detector

Abbildung 1.4.: Visir10b Model

Abbildung 1.5.: Visir 10 mit optimiertem Reflektor

#### 1.2. Tabellen aufbauen

Kleine Tabelle:

| Modul        | M01 | M02 | M03 | M04 | M05 | M06 | M07 | M08 | M09 | M10 |
|--------------|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| FPGA_DATEN   |     |     |     |     | X   | X   |     | X   | X   |     |
| IRQ          | X   | X   | X   |     | X   |     |     |     | X   | X   |
| Nachbar Core |     |     |     | X   |     | X   |     | X   |     |     |

Tabelle 1.1.: Port Schwierigkeiten der Funkmodule

Die nachfolgende longtable kann sich über mehrere Seiten erstrecken.

| Tvp   | Variante A                              | Variante B | Variante C |
|-------|-----------------------------------------|------------|------------|
| - J F | 7 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 5 |            |            |

<u>13.7.2015</u> 3

|       | Vorteile:          | Vorteile:                    | Vorteile:                         |
|-------|--------------------|------------------------------|-----------------------------------|
|       | + hohe Spannungen  | + einfache Montage           | + hoher Strom                     |
|       | Nachteile:         | Nachteile:                   | Nachteile:                        |
|       | - Grosse Abmessung | - max. 2A Eingangs-<br>strom | - max. 12 V Eingangs-<br>spannung |
| Zeit  | 2 h                | 5 h                          | 3 h                               |
| Preis | 520 CHF/Stück      | 800 CHF/Stück                | 360 CHF/Stück                     |

Tabelle 1.2.: Morphologischer Kasten für die Speisung

Diese Art von Tabelle erstreckt sich immer auf der ganzen Seitenlänge:

Salat Schnecke Igel
Montag Hier ist ein langes Wort Dienstag

#### 1.3. Code Listings aufbauen

Listing 1.1: Test Kommandozeilen Ausgabe

Formula  $e = \sqrt{a^2 - b^2}$ 

Diese Textstelle ist sehr interessant.

Hier wird auf die Textstelle 1.3 verwiesen, die sich auf der Seite 4 befindet.

#### 1.4. Citation nach IEEE

Das ist ein<sup>[?]</sup> Verweis aufs Literaturverzeichnis. Ein anderes Beispiel ist das hier<sup>[?]</sup>.

Das ist eine Aufzählung:

- Erste Zeile
- Zweite Zeile
- Dritte Zeile
- 1. erstens
- 2. zweitens

13.7.2015 4

Das ist eine verschachtelte Aufzählung:

 $\label{eq:register} \textbf{Register Performance} \ \ \text{Alle Signale die das FPGA nicht verlassen, also von FF zu FF weitergeleitet werden. Daraus ergibt sich die maximale Taktfrequenz F_{MAX}.$ 

Externes Timing FPGA Ein- und Ausgänge

- Ausgänge = Von FF's durch Logik zu Ausgängen ( $t_{CO}$ )
- Eingänge Von Eingängen durch Logik zu FF's  $(t_{SU}, t_{H})$
- Durchgänge = kombinatorische Pfade durch das FPGA  $(t_{PD})$

13.7.2015 5

## 2. Einleitung

#### 2.1. Ausgangslage

- Nennt bestehende Arbeiten/Literatur zum Thema -> Literaturrecherche
- Stand der Technik: Bisherige Lösungen des Problems und deren Grenzen
- (Nennt kurz den Industriepartner und/oder weitere Kooperationspartner und dessen/deren Interesse am Thema Fragestellung)

#### 2.2. Zielsetzung / Aufgabenstellung / Anforderungen

- Formuliert das Ziel der Arbeit
- Verweist auf die offizielle Aufgabenstellung des/der Dozierenden im Anhang
- (Pflichtenheft, Spezifikation)
- (Spezifiziert die Anforderungen an das Resultat der Arbeit)
- (Übersicht über die Arbeit: stellt die folgenden Teile der Arbeit kurz vor)
- (Angaben zum Zielpublikum: nennt das für die Arbeit vorausgesetzte Wissen)
- (Terminologie: Definiert die in der Arbeit verwendeten Begriffe)

## 3. (Theoretische Grundlagen)

T3.7.2015

### 4. Vorgehen / Methoden

- (Beschreibt die Grundüberlegungen der realisierten Lösung (Konstruktion/Entwurf) und die Realisierung als Simulation, als Prototyp oder als Software-Komponente)
- (Definiert Messgrössen, beschreibt Mess- oder Versuchsaufbau, beschreibt und dokumentiert Durchführung der Messungen/Versuche)
- (Experimente)
- (Lösungsweg)
- (Modell)
- (Tests und Validierung)
- (Theoretische Herleitung der Lösung)

#### 4.1. (Verwendete Software)

Für die vorliegende Arbeit wurden die unten aufgeführten Programme eingesetzt.

#### Arbeitsumgebung

• Microsoft Windows 8 developer preview

#### Virtual Machine

• Oracle VM VirtualBox, Version 3.2.10

#### **CAD** Catia

• CATIA, Version 5.19 (in VirtualBox)

#### **Dokumentation**

- proTeXt mit TexMakerX 2.1 (SVN 1774), latex-project.org
- Microsoft Visio 2007
- Adobe Acrobat 8 Professional 8.1.6

## 5. Resultate

• (Zusammenfassung der Resultate)

<u>13.7.2015</u> 9

### 6. Diskussion und Ausblick

- Bespricht die erzielten Ergebnisse bezüglich ihrer Erwartbarkeit, Aussagekraft und Relevanz
- Interpretation und Validierung der Resultate
- Rückblick auf Aufgabenstellung, erreicht bzw. nicht erreicht
- Legt dar, wie an die Resultate (konkret vom Industriepartner oder weiteren Forschungsarbeiten; allgemein) angeschlossen werden kann; legt dar, welche Chancen die Resultate bieten

## Abbildungsverzeichnis

| 1.1. | Ideenskizze                        | 2 |
|------|------------------------------------|---|
| 1.2. | clip=true, trim = 60 10 0 10       | 9 |
| 1.3. | Visir10b Detector                  | 3 |
| 1.4. | Visir10b Model                     | 9 |
| 1.5. | Visir 10 mit optimiertem Reflektor | 3 |

<u>13.7.2015</u> <u>11</u>

## **Tabellenverzeichnis**

| 1.1. | Port Schwierigkeiten der Funkmodule     | 3 |
|------|-----------------------------------------|---|
| 1.2. | Morphologischer Kasten für die Speisung | 4 |

<u>13.7.2015</u> <u>12</u>

## Abkürzungsverzeichnis

In diesem Abschnitt werden Abkürzungen und Begriffe kurz erklärt.

| Abk | Abkürzung   |
|-----|-------------|
| XY  | Ix Ypsilon  |
| YZ  | Ypsilon Zet |

## Listings

| 1 1  | Test Kommandozeilen | Ausgabe |   |  |  |  |  |  |  |  |  |  |  |   |  |  | 4   |
|------|---------------------|---------|---|--|--|--|--|--|--|--|--|--|--|---|--|--|-----|
| 1.1. | rest Rommandozenen  | Ausgabe | • |  |  |  |  |  |  |  |  |  |  | • |  |  | - 4 |

<u>13.7.2015</u> 14

### A. Anhang

#### A.1. Projektmanagement

- Offizielle Aufgabenstellung, Projektauftrag
- (Zeitplan)
- (Besprechungsprotokolle oder Journals)

#### A.2. Weiteres

- CD mit dem vollständigen Bericht als pdf-File inklusive Film- und Fotomaterial
- (Schaltpläne und Ablaufschemata)
- (Spezifikationen u. Datenblätter der verwendeten Messgeräte und/oder Komponenten)
- (Berechnungen, Messwerte, Simulationsresultate)
- (Stoffdaten)
- (Fehlerrechnungen mit Messunsicherheiten)
- (Grafische Darstellungen, Fotos)
- (Datenträger mit weiteren Daten (z.B. Software-Komponenten) inkl. Verzeichnis der auf diesem Datenträger abgelegten Dateien)
- (Softwarecode)

13.7.2015 I