

# DTP2 Projekt Extra-Features: SRAM & LCD



# SRAM ZUM ABSPEICHERN VON AUDIO

### **SRAM Read Cycle**



#### Daten für Playback stehen ab hier zur Verfügung



- CE\_n wird permanent auf Low angeschlossen
- Die Länge von OE\_n aktiv muss mindestens 10 ns betragen
- Die Zugriffszeit t<sub>AA</sub> und t<sub>DOE</sub> ist minmum 10 ns

### **SRAM Write Cycle**



#### Hier werden Daten ins RAM übertragen



- CE\_n wird permanent auf Low angeschlossen
- Die Schreibeadresse muss vor (t<sub>SA</sub>), während (T<sub>PWE</sub>) und nach (t<sub>HA</sub>) der WE\_n aktiv Periode, stabil sein
- $t_{SA} = 0$ ns,  $t_{HA} = 0$ ns,  $t_{PWF} = 8$ ns

# Deaktivieren des FPGA Ausgang während RAM Read



Deaktivieren des Bidirektionalen RAM Datenausgangs am FPGA während Playback

# Benennung der SRAM pins im .tcl





- SRAM\_CE\_N permanent auf Low legen
- UB\_N, LB\_N permanent auf Low legen



# Ansteuerung des LCD Schirms

## 2 Zeilen 16 Character LCD Display





## **ASCII Zeichensatz**



Die Buchstaben A, B und C als Sieben-Bit-Code

| Schriftzeichen | Dezimal | Hexadezimal | Binär      |  |  |  |
|----------------|---------|-------------|------------|--|--|--|
| A              | 65      | 41          | (0)1000001 |  |  |  |
| В              | 66      | 42          | (0)1000010 |  |  |  |
| С              | 67      | 43          | (0)1000011 |  |  |  |
|                |         |             |            |  |  |  |

**ASCII-Codetabelle, Nummerierung in Hex** 

| Code | 0   | 1   | 2   | 3   | 4   | 5   | 6   | 7   | 8   | 9  | A   | В   | <br>C | <br>D |
|------|-----|-----|-----|-----|-----|-----|-----|-----|-----|----|-----|-----|-------|-------|
| 0    | NUL | SOH | STX | ETX | EOT | ENQ | ACK | BEL | BS  | HT | LF  | VT  | FF    | CR    |
| 1    | DLE | DC1 | DC2 | DC3 | DC4 | NAK | SYN | ETB | CAN | EM | SUB | ESC | FS    | GS    |
| 2    | SP  | !   | "   | #   | \$  | %   | &   | '   | (   | )  | *   | +   | ,     | -     |
| 3    | 0   | 1   | 2   | 3   | 4   | 5   | 6   | 7   | 8   | 9  | :   | ;   | <     | =     |
| 4    | @   | A   | В   | С   | D   | Е   | F   | G   | Н   | I  | J   | K   | L     | M     |
| 5    | P   | Q   | R   | S   | Т   | U   | V   | W   | X   | Y  | Z   | [   | \     | ]     |
| 6    | ,   | a   | b   | с   | d   | e   | f   | g   | h   | i  | j   | k   | 1     | m     |
| 7    | p   | q   | r   | s   | t   | u   | v   | w   | X   | у  | Z   | {   |       | }     |

# LCD Anschlüsse am DE2-115 und DE2-classic



LCD\_RW = '0' LCD\_ON= '1' (1) LCD\_BLON = Backlight nicht unterstützt, nicht angeschlossen

#### Achtung:

Der LCD VHDL Driver Block arbeitet im 4-bit Modus LCD\_DATA7 = MSB LCD\_DATA4 = LSB LCD\_DATA0-3 = nicht angeschlossen





#### Schnittstelle: LCD-Driver zu LCD-Display



#### Wird vom LCD Driver (gegebenes VHDL) erzeugt







#### **Achtung:**

- Nur die MSB Datenleitungen LCD\_DATA(7..4) am Display anschliessen
- Reset zum LCD Driver High Active

#### **LCD Controller**





#### Schnittstelle: LCD-Controller zu LCD-Driver







#### Testen des LCD-Controllers auf Board



