# Homework 1

Lec 1-10

- ◄ مهلت ارسال تمرین ساعت ۲۳:۵۹ روز ۲ دی می باشد.
- ▼ سوالات خود را می توانید از طریق تلگرام از آقای سپهر مقیسه(Ihavegoosebumps)، آقای فراز فرنگی-زاده(faraz\_ffff)، خانم زهره کریمی(zohreh\_karimi01)، خانم محدثه اطیابی(Mohadeseh\_atyabi)، خانم روژینا ستارپور(Rozhiiiiiiin\_S)) و خانم زهرا رحیمی(Zahra\_Rahimii)) بیرسید.
  - ◄ ارائه پاسخ تمرین بهتر است به روش های زیر باشد:
  - ۱) استفاده از فایل docx. تایپ پاسخها و ارائه فایل pdf.
    - ۲) چاپ تمرین و پاسخ دهی به صورت دستنویس خوانا
  - فایل پاسخ تمرین را تنها با قالب HW1\_StudentNumber.pdf در مودل بارگزاری کنید.
    - نمونه: HW1\_9831090
      - **◄** فايل زيپ ارسال **نکنيد**.



## سوال ۱:

در ارتباط با بحث Microcontroller و Microprocessor به سوالات زير پاسخ دهيد:

الف) اجزاى مختلف Microcontroller را نام ببرید. (چهار مورد)

ب) چهار تفاوت اصلی Microcontroller و Microprocessor را شرح دهید.

پ) آیا استفاده از Microcontroller ها به جای Microprocessor ها بهینهتر است؟ توضیح دهید.

#### سوال ۲:

به پرسشهای زیر در مورد NVIC پاسخ دهید:

الف) Vector table چیست و محتوای آن چیست و آدرس آن در کجا ذخیره شدهاست؟

ب) با درنظر گرفتن این موضوع که NVIC-IPR اعداد بدون علامت در خود ذخیره میکند، چگونه وقفههایی با اولویت منفی داریم؟

پ) ۴ حالت کاری وقفه NVIC را نام برده و حالت Active and Pending را به صورت مختصر شرح دهید.

ت) توضیح دهید چرا برای ذخیره اولویتبندی وقفهها نیاز به ۶۰ رجیستر ۳۲ بیتی داریم؟ (منظور همان رجیسترهای NIVIC\_IPRO – NVIC\_IPR59



Microprocessors and Assembly Language, Fall 2022, Dr. Farbeh

#### سوال ۳:

الف) با توجه به تصویر رو به رو که منطق کنترلی پایه شماره صفر یک واحد PlO را نشان می دهد، اگر بخواهیم خروجی پایه تحت کنترل Peripheral A Output باشد و مقدار پایه ورودی بافر سه حالته برابر با Peripheral A Output Enable باشد و مقدار پایه فعال سازی آن برابر با Peripheral A Output Enable باشد)، بیت صفر هر یک از رجیستر های Plo\_PSR, پایه فعال سازی آن برابر با Plo\_PSR باید چه مقداری داشته باشد؟ (پاسخ خود را به ترتیب به صورت Plo\_ABSR و Plo\_PSR[0]Plo\_ABSR[0]Plo\_MDSR[0]



ب) در شکل زیر Flip Flop ها چه کاربردی دارند و چرا فقط در مدار مربوط به ورودی از آنها استفاده می شود؟



# سوال ۴:

با توجه به این که هر دو رابط I2C و SPI مناسب انتقال داده با سرعت پایین و تست و دیباگ هستند، به همراه دلیل مشخص کنید که برای هر کدام از سناریو های زیر، کدام یک از این دو رابط مناسبتر است:

- یک Master در ارتباط با یک Slave
- یک Master در ارتباط با چند
- چندین Master در ارتباط با یک یا چند

## سوال ۵:

الف) فرض کنید شکل زیر یک فریم ۱۰ بیتی است(یک بیت شروع، ۸ بیت داده و یک بیت پایان). با فرض این که خط قبل و بعد از انتقال داده بیکار است، ۸ بیت داده را مشخص کنید.



ب) مقدار baud rate در این کانال چند bit/s است؟

ج) در حالت کلی فرض کنید که BR مقدار baud rate یک کانال UART بر حسب bits/s است. رابطه ماکزیمم bandwidth و BR چیست؟

### سوال ۶:

به سوالات زیر در مورد baud rate generator برای ارتباط USART پاسخ دهید.

MCK = 512MHzMCK/DIV = 128MHz



الف) در حالت آسنکرون در صورتی که baud rate = 8Kbps باشد، رجیسترهای USCLKS ،SYNC ،OVER و CD چه مقادیری باید داشته باشند؟

ب) فرض کنید در حالت سنکرون baud rate = 2Kbps باشد، مقادیر ممکن برای رجیستر های USCLKS ، SYNC و CD را بدست آورید.

## سوال ۷ (امتیازی):

در مورد وقفهها به سوالات زیر پاسخ دهید:

الف) سیاست tail chaining و late-arriving و late-arriving را در NVIC بررسی کنید.

ب) دلایل وجود Masking را نام برده و ۳ نوع masking را که میتوانیم تعدادی از وقفهها را همزمان Mask کنیم را به صورت مختصر شرح دهید.

پ) فرض کنید میخواهیم وقفه شماره ۲ را Disable کنیم و وقفه شماره ۱۱ را Eanble کنیم و اولویت آنرا به ۶ تغییر دهیم. محتوای کدام یک از رجسیترهای NVIC تغییر میکند؟ (وقفهها از شماره ۱ شروع میشوند)