# VHDL

## Síncronos



rafael.corsi@maua.br
http://www.maua.br

6 de outubro de 2014



Circuitos Síncronos Flip-Flops e Lat chs

Declaração Latch Declaração

Flip-Flop

- 1 Circuitos Síncronos
  - Flip-Flops e Latchs
- 2 Declaração Latch
- 3 Declaração Flip-Flop
- 4 Exemplos
  - Contador



Síncronos Flip-Flops e Lat chs

Circuitos

Declaração Latch Declaração

Flip-Flop

- 1 Circuitos Síncronos
  - Flip-Flops e Latchs
- 2 Declaração Latel
- 3 Declaração Flip-Flop
- 4 Exemplos
  - Contador



Exemplos Contador

# Definição

Circuitos síncronos são aqueles que utilizam um sinal de sincronismos para trigar sua execução, esse sinais são conhecidos como *clock* 

Em quase toda sua totalidade, projetos digitais são do tipo síncronos. Alguns exemplos:

- Relógio
- ► filtros digitais
- ▶ televisão
- computador
- microprocessador



SINCRONOS Flip-Flops e Lat chs

Declaração Latch

Declaração Flip-Flop

Contador

- Para a sintetização de circuitos síncronos, a ferramenta irá utilizar de elementos de memória como Flip-Flop, memórias RAM e ROM.
- Porém temos que mostrar para o sintetizador que a região descrita deve ser entendida como síncrona.





## Latch vs Flip-Flop

Síncronos Flip-Flops e Lat chs Declaração

Latch Declaração

Flip-Flop

Contador

Principais diferenças entre Flip-Flop e Latchs são:

- ► Flip-flops são sensíveis a transições, latchs são sensíveis a níveis
- ▶ Use preferencialmente em projetos com FPGA os flip-flops;
- Latchs apresentam problema com temporização (veremos mais tarde)



Flip-Flops e Lat chs

Declaração Latch

Declaração Flip-Flop



| Е | D | Q | $Q_{next}$ | $Q_{next}'$ |
|---|---|---|------------|-------------|
| 0 |   | 0 | 0          | 1           |
| 0 |   | 1 | 1          | 0           |
| 1 | 0 |   | 0          | 1           |
| 1 | 1 |   | 1          | 0           |







Flip-Flops e Lat chs

Declaração Latch

Declaração Flip-Flop



| Clk | EN | D | Q | $Q_{next}$ | $Q_{next}'$ |
|-----|----|---|---|------------|-------------|
| 0   |    |   | 0 | 0          | 1           |
| 0   |    |   | 1 | 1          | 0           |
| 1   |    |   | 0 | 0          | 1           |
| 1   |    |   | 1 | 1          | 0           |
|     | 0  |   | 0 | 0          | 1           |
| ₹   | 0  |   | 1 | 1          | 0           |
| ₹   | 1  | 0 |   | 0          | 1           |
| Ŧ   | 1  | 1 |   | 1          | 0           |



Flip-Flops e Lat chs

Declaração Latch

Declaração Flip-Flop









Declaração Latch

Declaração Flip-Flop

Exemplos Contador Nunca deve-se usar uma lógica para gerar o sinal para trigar um clock:





Latch

Declaração Flip-Flop

Exemplos Contador Porém, deve-se utilizar o circuíto combinacional como enable ou rst para o flip-flop





Síncronos Flip-Flops e Lat chs

Circuitos

- Declaração Declaração
- Flip-Flop Exemplos

Latch

Contador

- - Flip-Flops e Latchs
- Declaração Latch
- - Contador



### Latch

```
ENTITY latch IS
  PORT(
      rst : IN STD_LOGIC; -- entradas
      set : IN STD_LOGIC;
          : IN STD_LOGIC;
      d
          : OUT STD_LOGIC
      q
  );
END latch;
ARCHITECTURE bby OF latch IS
BEGIN
   PROCESS(rst, en, d)
   BEGIN
       IF rst = '0' THEN
        q <= '0';
       ELSIF set = '1' THEN
        q \ll d;
       END IF:
   END PROCESS:
```



Circuitos

Síncronos

Flip-Flops e Lat chs

Declaração

Declaração

Flip-Flop

Exemplos

Latch

END bhv;

Síncronos Flip-Flops e Lat chs

#### Declaração Latch

Declaração Flip-Flop

#### Exemplos

Contador





Circuitos Síncronos Flip-Flops e Lat chs

Declaração Latch

Declaração Flip-Flop

Exemplos Contador



LDCE : Transparent Data Latch with Asynchronous Clear and Gate Enable



Circuitos Síncronos Flip-Flops e Latchs

Declaração Latch Declaração

Flip-Flop

- 1 Circuitos Síncronos
  - Flip-Flops e Latchs
- 2 Declaração Latel
- 3 Declaração Flip-Flop
- 4 Exemplos
  - Contador



## Flip Flop

Circuitos Síncronos Flip-Flops e Lat chs Declaração

Declaração Flip-Flop

Latch

- Sensível a borda
  - subida OU decida
- ► Reset síncrono ou assíncrono



```
Flip-Flops e
Lat chs
Declaração
```

Latch

Declaração
Flip-Flop

Exemplos Contador

```
MAUÁ
```

```
Sensível a borda de subida, reset síncrono:
PROCESS (clk)
BEGIN
   IF clk'EVENT AND clk='1' THEN
      IF rst='1' THEN
         q <= '0';
      ELSIF set = '1' THEN
         q <= '1';
      ELSE
         q \le d;
      END IF:
   END IF:
END PROCESS:
Sensível a borda de descida:
```

TF clk'EVENT AND clk='0' THEN

```
Pode-se utilizar também, em substituição ao 'EVENT:
```

IF RISING\_EDGE(clk) THEN = IF clk'EVENT AND clk='1' THEN
IF FALLING EDGE(clk) THEN = IF clk'EVENT AND clk='0' THEN

Circuitos Síncronos Flip-Flops e Lat chs

Declaração Latch

Declaração Flip-Flop





```
Circuitos
Síncronos
Flip-Flops e
Lat chs
```

#### Declaração Latch Declaração

```
Flip-Flop
```

```
Sensível a borda de subida, reset assíncrono: PROCESS (clk)
```

```
BEGIN
    IF rst = '1' THEN
        q <= '0';
    ELS IF RISING_EDGE(clk) THEN
        IF set = '1' THEN
             q <= '1';
    ELS E
             q <= d;
    END IF;
END PROCESS;</pre>
```



Circuitos Síncronos Flip-Flops e Lat chs

Declaração Latch

Declaração Flip-Flop





- Circuitos Síncronos Flip-Flops e Latichs
- Declaração Latch Declaração
- Flip-Flop
- Exemplos

- 1 Circuitos Síncronos
  - Flip-Flops e Latchs
- 2 Declaração Latel
- 3 Declaração Flip-Flop
- 4 Exemplos
  - Contador



# ${\sf Contador}$

Síncronos Flip-Flops e Lat chs

Declaração Flip-Flop

Declaração Latch

