# VHDL Sinais e Tipos de Dados

4 de outubro de 2015

Rafael Corsi Ferrão - IMT

rafael.corsi@maua.br
http://www.maua.br



# CONTEÚDO

- 1. Introdução HDL
- 1.1 Verilog
- 1.2 VHDL
- 2. VHDL Introdução
- 2.1 Library
- 2.2 Entidade
- 2.3 Arquitetura

- 1. Introdução HDL
- 1.1 Verilog
- 1.2 VHDL

- 2. VHDL Introdução
- 2.1 Library
- 2.2 Entidade
- 2.3 Arquitetura

- É uma linguagem para descrever HARDWARE
- tinha o objetivo de possibilitar a documentação de hardwares complexos além de possibilitar suas simulações
  - substituindo assim os famosos schematics
- atualmente as ferramentas permitem implementar diretamente do HDL no dispositivo
- HDL permite desenvolver senários de debug/teste



As linguagens mais utilizadas na industria são :

- Verilog
- VHDL

Mas também podemos encontrar :

- SystemVerilog
- Superlog
- SystemC



- Relatively easy to learn
- Fixed data types
- Interpreted constructs
- Good gate-level timing
- Limited design reusability
- No structure replication

- Relatively difficult to learn
- Abstract data types - Compiled constructs
- Less good gate-level timing
- Good design reusability
- Limited design management Good design management
  - Supports structure replication

HDL VERILOG

 Desenvolvida como proprietária em 1985, aberta como um padrão em 1990

- ▶ é a segunda linguagem mais utilizada
  - bastante utilizada nas universidades americanas
- similaridades com a linguagem C
  - o que pode gerar confusões já que estamos habituados com programar processador
- fácil erros de implementação

VHSIC (Very High Speed Integrated Circuit) Hardware Description Language

- ➤ O VHDL foi adotado como linguagem de HDL do exército americano durante a segunda guerra mundial
- começou a ser exigida pelos militares em novos projetos o que deu mais força a linguagem
- no início era utilizada para documentação de grandes projetos digitais

VHSIC (Very High Speed Integrated Circuit) Hardware Description Language

- ➤ O VHDL foi adotado como linguagem de HDL do exército americano durante a segunda guerra mundial
- começou a ser exigida pelos militares em novos projetos o que deu mais força a linguagem
- no início era utilizada para documentação de grandes projetos digitais
- atualmente á a linguagem HDL mais utilizada
- strongly typed language (impões uma série de regras e garantias)

```
PREP Benchmark Circuit #1: Data Path
Comments -
               -- Copyright 1993, Data I/O Corporation.
               -- Copyright 1993, Metamor, Inc.
               package typedef is
Package
                    subtype byte is bit vector (7 downto 0);
Use Clause -
               use work.typedef.all;
               entity data path is
                    port (clk, rst, s 1 : in boolean;
                        0, s1 : in bit;
Entity
                        0, d1, d2, d3 : in byte;
                        : out byte);
               end data path;
               architecture behavior of data path is
                   signal req, shft : byte;
                   signal sel: bit vector(1 downto 0);
                    process (clk,rst)
                    begin
                       if rst then
                                                       -- asvnc reset
                              ea <= x"00";
               r
Architecture-
                              hft <= x"00":
                         elsif clk and clk'event then -- define a clock
                              el <= s0 & s1:
               8
                               case sel is
                                                    -- mux function
                                    when b"00" => req <= d0;
Process
                                    when b"10" => req <= d1;
Statements
                                    when b"01" => req <= d2;
                                    when b"11" => reg <= d3;
                               end case;
                               if s 1 then
                                                       -- conditional shift
Sequential
                                    hft <= shft(6 downto 0) & shft (7);
Statements
                                    shft <= req;
                              end if:
                        _ end if:
                  end process:
                     <= shft;
               end behavior;
```

- 1. Introdução HDL
- 1.1 Verilog
- 1.2 VHDL

- 2. VHDL Introdução
- 2.1 Library
- 2.2 Entidade
- 2.3 Arquitetura

#### Detalhes do VHDL:

- - é utilizado para comentários
- ▶ não é "case-sensitive"
- > ; indicando fim de linha
- a última definição não possui ;

LIBRARY

# Definição

As bibliotecas são pacotes que definem os tipos de dado e suas operações.

LIBRARY TIPOS

# Definição

As bibliotecas são pacotes que definem os tipos de dado e suas operações.

 Os principais tipos de dados e operações são definidos em uma norma chamada de : ieee 1164.

```
library IEEE;
use IEEE.std_logic_1164.all;
use IEEE.std_logic_textio.all;
use IEEE.std_logic_arith.all;
use IEEE.numeric_bit.all;
use IEEE.numeric_std.all;
use IEEE.std_logic_signed.all;
use IEEE.std_logic_unsigned.all;
use IEEE.math_real.all;
use IEEE.math_real.all;
```

LIBRARY IEEE 1164

Para carregarmos a biblioteca no projeto precisamos primeiro incluir a biblioteca ieee, e então utilizar os pacotes específicos:

```
library ieee;
use ieee_std_logic_1164.all
```

Com isso podemos usar os tipos

- ▶ std logic
- ▶ std logic vector
- integer

Algumas operações que são possíveis com esses tipos :

- and
- or
- xor
- ► +, -, /, \*, ...

STD LOGIC TIPOS

O tipo std\_logic define nove possíveis diferentes valores, sendo eles:

('U', 'X', '0', '1', 'Z', 'W', 'L', 'H', '-')

Porém nem todos são sintetizáveis (que podem ser efetivamente implementados em uma FPGA/ASIC), os sintetizáveis são:

- ► ('0', '1')
- ► em alguns casos ('Z')

Definido o tipo dos sinais :

```
signal a : std_logic;
signal b : std_logic;
signal c : std_logic;
```

Podemos fazer as associações:

```
a <= '0'; -- Binario
b <= X"1"; -- Hexa
c <= 'Z'; -- Alta impedância</pre>
```

Um sinal pode ser atribuído a outro, se do mesmo tipo:

```
a <= c;
```

STD LOGIC VETOR

Um vetor em VHDL (std\_logic\_vector) é definido por uma coleção de elementos de std logic.

Vamos gerar como exemplo um vetor com 8 posições :

```
signal a : std_logic_vector(7 downto 0);
signal b : std_logic_vector(0 to 7);
signal c : std_logic_vector(9 downto 2);
```

Todas as declarações do exemplo possuem 8 valores e são interpretadas pelo sintetizador da mesma maneira salvo o modo de como acessar seus index.

Um vetor em VHDL (std\_logic\_vector) é definido por uma coleção de elementos de std logic.

Vamos gerar como exemplo um vetor com 8 posições :

```
signal a : std_logic_vector(7 downto 0);
signal b : std_logic_vector(0 to 7);
signal c : std_logic_vector(9 downto 2);
```

Todas as declarações do exemplo possuem 8 valores e são interpretadas pelo sintetizador da mesma maneira salvo o modo de como acessar seus index.

```
a(3 downto 0) <= (3=> '0', 2=> '0', 1=>'0', 0=>'1');
a(3 downto 0) <= ('0', '0', '0', '1'); -- Conjunto de std_logic
b(0 to 3) <= "1000"; -- String
c(5 downto 2) <= X"1"; -- Hexadecimal
```

```
-- terrivel
a(7 downto 0) <= (7 =>'0', 6=> '0', 5=>'0',
4 =>'0', 3=>'0', 2=>'0', 1=>'0', 0=>'0');
```

```
-- terrivel
a(7 downto 0) <= (7 =>'0', 6=> '0', 5=>'0',
4 =>'0', 3=>'0', 2=>'0', 1=>'0', 0=>'0');

-- nada bom
a(7 downto 0) <= ('0','0','0','0','0','0','0','0','0');
```

```
-- terrivel
a(7 downto 0) <= (7 =>'0', 6=> '0', 5=>'0',
4 =>'0', 3=>'0', 2=>'0', 1=>'0', 0=>'0');

-- nada bom
a(7 downto 0) <= ('0','0','0','0','0','0','0','0','0');

-- melhor
a <= "0000_0000";
```

```
-- terrivel
a(7 downto 0) <= (7 =>'0', 6=> '0', 5=>'0',
4 =>'0', 3=>'0', 2=>'0', 1=>'0', 0=>'0');

-- nada bom
a(7 downto 0) <= ('0','0','0','0','0','0','0','0','0');

-- melhor
a <= "0000_0000";

-- quase la
a(7 downto 0) <= x"00";
```

```
-- terrivel
a(7 \text{ downto } 0) \le (7 => 0, 6=> 0, 5=> 0, 5=> 0,
4 => '0', 3=> '0', 2=> '0', 1=> '0', 0=> '0');
-- nada hom
-- melhor
a <= "0000 0000":
-- quase la
a(7 \text{ downto } 0) \le x"00";
-- agora sim
a(7 downto 0) <= (others => '0');
```

```
a(7 downto 0) <= (others => '0');
```

A vantagem de utilizarmos *others* => '0' é que não precisamos conhecer o tamanho do vetor.

```
a <= (others => '0');
```

O que torna o código mais genérico.

## Definição

é o bloco mais simples de um projeto, na entidade defini-se as interfaces do projeto, declarando seus tipos e suas direções.

### Definição

é o bloco mais simples de um projeto, na entidade defini-se as interfaces do projeto, declarando seus tipos e suas direções.

### Cada entidade é composta por:

- 1. O nome da entidade;
- 2. os nomes das portas;
- 3. as direções (entrada, saída, entrada-saída);
- 4. e os tipos (vetor, inteiro, natural, ...);
- 5. genéricos

As possíveis direções para as portas são:

- ▶ in : Entrada
- ▶ out : Saída
- inout : Tanto entrada quanto saída, utilizada no normalmente no acesso á memória
- buffer : Permite a leitura da saída

A nomenclatura das portas deve respeitar algumas regras tais como :

- ▶ não começar com números: 12bis
- deve ser diferente de palavras exclusivas: in, entity, ...

### **BÁSICO**

Note que uma porta que é declarada como saída não pode ser acessada como entrada:

```
ENTITY teste IS
PORT (
    in0 : IN STD_LOGIC;
    dout : OUT STD_LOGIC
);
END teste;
...
dout <= '1';
in0 <= dout;    -- nao e permitido</pre>
```

Também não podemos associar diretamente uma entrada a uma saída:

```
dout <= in0
```

ENTITY ENTITY MUX

Vamos gerar a entidade de um mux:



ENTITY ENTITY MUX

Vamos gerar a entidade de um mux:





Vamos gerar a entidade de um flip-flop



Vamos gerar a entidade de um flip-flop

```
ENTITY FlipFlop
                       IS
PORT (
         : IN STD_LOGIC_VECTOR(2 DOWNTO 0);
    Set
         : IN
               STD_LOGIC;
    R.st.
         : IN
               STD_LOGIC;
    Clk
         : IN STD_LOGIC;
         : OUT STD_LOGIC_VECTOR(2 DOWNTO 0);
         : OUT STD_LOGIC_VECTOR(2 DOWNTO 0)
    Qn
);
END FlipFlop;
```

ENTITY GENERICS

Além de portas, podemos definir valores genéricos, que são similares aos #defines em c, ou seja, só é utilizado em tempo de compilação.

```
ENTITY FlipFlop IS
GENERIC(
   DataSize : INTEGER := 3
);
PORT (
    Set : IN STD_LOGIC;
    Rst : IN STD_LOGIC;
   Clk : IN STD_LOGIC;
         : IN STD_LOGIC_VECTOR(DataSize-1 DOWNTO 0);
         : OUT STD_LOGIC_VECTOR(DataSize-1 DOWNTO 0);
         : OUT STD_LOGIC_VECTOR(DataSize-1 DOWNTO 0)
    Qn
);
END FlipFlop;
```

A utilização de genéricos é importante para a criação de entidades mais flexíveis e de fácil configuração e reutilização.

### Definição

A descrição da implementação interna de uma entidade é chamada de *architecture*, onde defini-se as relações entre entradas e saídas de uma determinada entidade.

### Definição

A descrição da implementação interna de uma entidade é chamada de *architecture*, onde defini-se as relações entre entradas e saídas de uma determinada entidade.

### Cada arquitetura possui:

- 1. O nome da arquitetura;
- 2. Os registradores internos;
- 3. As ligações entre as entidades;
- 4. O comportamento da entidade;

Vamos gerar agora a arquitetura do mux:



Vamos gerar agora a arquitetura do mux:



ARCHITECTURE bhv OF mux IS

BEGIN

```
WITH addr SELECT

dout <= in0 WHEN x"00",

in1 WHEN x"01",

in2 WHEN OTHERS;
```

end bhv;

#### **VHDL MUX**

```
LIBRARY ieee:
use ieee_std_logic_1164.all;
ENTITY mux
                 TS
       PORT (
           in0 : IN STD_LOGIC;
           in1 : IN STD_LOGIC;
           in2 : IN STD_LOGIC;
           addr : IN STD_LOGIC_VECTOR(1 DOWNTO 0);
           dout : OUT STD LOGIC
       );
END mux;
ARCHITECTURE bhy OF mux IS
BEGIN
WITH addr SELECT
    dout <= in0 WHEN X"00";
             in1 WHEN X"01";
             in2 WHEN OTHERS;
END bhv;
```