# Projektskizze

### Projektbeschreibung

Es wird eine reproduzierbare Arbeitsumgebung gesucht, mit dem VHDL Projekte erstellt, simuliert und auf einem FPGA zum laufen gebracht werden können. Die Umgebung soll betriebsunabhängig und einfach für die Studierende nutzbar sein. Für das Modul Digitaltechnik soll die Arbeitsumgebung Editoren, GHDL und SVNR in Java beinhalten. Für die Studierende soll es die Möglichkeit geben, die Waveforms der VHDL Projekte anzuzeigen. Die VHDL Projekte, der Studierenden, nach erfolgreicher Simulation auf einem FPGA laufen zu lassen ist wünschenswert. Es muss untersucht werden, ob ein Docker-Image als eine reproduzierbare Arbeitsumgebung einsetzbar ist.

In den Modulen Digitalrechner, SOPC und x werden mit Hilfe von VHDL Digitalschaltungen auf FPGAs umgesetzt. Um eine digitale Schaltung auf einem FPGA ausführen zu können muss das Design in Form von VHDL Dateien in ein Bitstrom übersetzt werden, das von dem FPGA verstanden wird. Dafür wird eine Toolchain benötigt, die diesen Bitstrom produzieren kann. Entsprechende Toolchains werden von FPGA herstellern bereitgestellt. In diesem Projekt sollten zunächst Open-Source Toolchains untersucht werden und für die Nutzung in einem entsprechendem Modul evaluiert werden.

Für die FPGA-Entwicklung werden Entwicklungsboards genutzt. In einem vorherigen Projekt wurde ein eigenes Entwicklungsboard designed und gefertigt. In dem Modul SOPC soll eine mit VHDL entwickelte CPU verwendet, um die ein "System on a Programmable Chip"(SOPC) gebaut werden soll. Im Rahmen des Projekts soll die Eignung des eigenen Boards und verfügbaren alternativen für die Erstellung eines SOPC's untersucht werden.

Zuletzt sollen Designs von CPUs in VHDL untersucht werden und für das gewählte Board einsatzfähig angepasst werden.

#### Zielumsetzung

# Digitalrechner:

- Betriebsunabhängige Arbeitsumgebung:
  - Docker-Image
  - o Virtuelle Maschine
- Darstellung der Waveforms:
  - o gtkwave
- Editor:
  - Emacs
  - Kate
  - VSCode
- SVNR und GHDL in einer VM / Docker-Image

#### SOPC:

- FPGA
  - iceduino (iCE40-HX4K)
  - Upduino (iCE40-UP5K)
  - o iceWerx (iCE40-HX8K)
- Softcore
  - NeoRV32 oder ein anderer geeigneter RISC-V Softcore
- Toolchain
  - Lattice
  - o freie Toolchain mit ghdl-yosys-plugin
  - Yosys
- Ein- und Ausgabemöglichkeit
  - Erweiterungsplatine

# **Anmerkung zur Priorisierung**

Die Fertigstellung der Tools für das Modul Digitaltechnik ist zu priorisieren. Dies beinhaltet:

- Betriebsunabhängige Arbeitsumgebung
- Programm für Darstellung der Waveforms der VHDL Projekte
- Editoren für VHDL Dateien
- GHDL
- SVNR in Java

Bei der Auswahl der Toolchain/Softcore/FPGA ist die Umsetzung von VHDL auf den FPGA zu priorisieren als die freie Toolchain.