

Carrera de Especialización en Sistemas Embebidos

# Unidad Aritmético-Lógica (ALU)

Autor: Mg. Luis Alberto Gómez Parada

Frof: Nicolas

correo: lgomez@patagones.cl



## Contenido

- 1 Introducción
- 2 ; Qué es una ALU?
- 3 Descripción general de la ALU implementada
- 4 Arquitectura
- 5 Utilización de recursos
- 6 Simulaciones y resultados
- 7 Desafíos y soluciones
- 8 Conclusiones y trabajo futuro
- 9 Demostración



## Objetivo del Proyecto

Implementar una Unidad Aritmético-Lógica (ALU) en FPGA como parte del trabajo práctico final del curso de Circuitos Lógicos Programables.



#### Aspectos Clave del Proyecto

- Diseño e implementación de una ALU de 4 bits
- Uso de VHDL como lenguaje de descripción de hardware
- Implementación en FPGA Xilinx ARTY-Z7 10
- Aplicación práctica de conceptos teóricos

# ¿Qué es una ALU?

#### Definición

#### **ALU** significa **A**rithmetic **L**ogic **U**nit (Unidad Aritmético-Lógica)

- Sistema dedicado dentro de una unidad de procesamiento
- Realiza operaciones aritméticas y lógicas específicas:
  - Aritméticas: suma, resta, multiplicación, división
  - Lógicas: AND, OR, NOT, XOR
- Componente fundamental en el diseño de procesadores
- Actúa como el "motor de cálculo" de un procesador
- Ejecuta operaciones bajo el control de la unidad de control del procesador

#### Características clave

- Sistema dedicado: Diseñado para tareas específicas
- Alta velocidad: Optimizado para operaciones frecuentes
- Eficiencia: Realiza cálculos complejos con recursos mínimos



#### Características técnicas

- Ancho de bits de entrada: 4 bits
- Ancho de bits de salida: 8 bits (para acomodar la multiplicación)
- Frecuencia de operación: 125 MHz (periodo de 8 ns)
- Uso de Virtual I/O (VIO) para control y monitoreo



# Descripción general de la ALU implementada





### Definición VHDL de la ALU

#### Entidad ALU

```
entity ALU is
port(
    clk : in std_logic;
    A : in std_logic_vector(3 downto 0);
    B : in std_logic_vector(3 downto 0);
    ALU_Sel : in std_logic_vector(1 downto 0);
    Result : out std_logic_vector(7 downto 0);
    CarryOut : out std_logic
);
end entity ALU;
```

# Arquitectura ALU

```
architecture Behavioral of ALU is

— Senales internas
signal Sum: std_logic_vector(3 downto 0);
signal Difference: std_logic_vector(3 downto 0);
signal Product: std_logic_vector(7 downto 0);
signal Quotient: std_logic_vector(3 downto 0);
signal Remainder: std_logic_vector(3 downto 0);
signal Carry: std_logic;
signal Borrow: std_logic;
```



# Descripción general de la ALU implementada (2/2)

## Operaciones soportadas

#### Aritméticas:

■ Suma: A + B

Resta: A - B

Multiplicación: A \* B

■ División: A / B

#### Características:

- Manejo de overflow en suma/resta
- Producto de 8 bits en multiplicación
- Manejo de división por cero

## Ejemplo de funcionamiento

- Entrada A: 1010 (10 en decimal)
- Entrada B: 0011 (3 en decimal)
- Operación: Multiplicación (10 \* 3)
- Resultado: 00011110 (30 en decimal)



# Diagrama de bloques de la ALU





# 1. Suma (ALU\_Sel = 00)

- Método: Sumador Ripple Carry
- Operación: A + B
- Salida: Result[7:0], CarryOut

# 2. Resta (ALU\_Sel = 01)

- Método: Complemento a 2 y suma
- Operación: A B
- Salida: Result[7:0], Borrow (CarryOut invertido)

## 3. Multiplicación (ALU\_Sel = 10)

- Método: Suma y desplazamiento
- Operación: A \* B
- Salida: Result[7:0] (producto de 8 bits)

#### 4. División (ALU\_Sel = 11)

- Método: Resta sucesiva
- Operación: A / B
- Salidas:
  - Result[7:4]: Cociente
  - Result[3:0]: Resto



#### Operación de Suma en la ALU

- Método: Suma con Propagación de Acarreo
- Entradas: A[3:0], B[3:0]
- Componente: Sumador (sumNb)
- Resultado: Sum[3:0] + Carry

#### Características del Ripple Carry:

- Suma secuencial bit a bit, de derecha a izquierda
- Cada etapa depende del acarreo de la etapa anterior
- Simple de implementar, pero puede ser lento para muchos bits

#### Ejemplo:

- A = 1101 (13 en decimal)
- $\blacksquare$  B = 0110 (6 en decimal)
- Suma: 1101 + 0110 = 10011
- Resultado: 0011 (3), Carry = 1

#### Nota

La suma con propagación de acarreo es eficiente para ALUs pequeñas, pero para implementaciones más grandes se pueden considerar métodos más rápidos como la



# Esquemático Sumador





# Esquemático Subtractor



Figure:



# Esquemático Multiplicación



Figure:



# Esquemático División





Figure:



## Utilización de recursos de la FPGA

| tilization | Post        | -Synthesis   Pos | st-Implementation |
|------------|-------------|------------------|-------------------|
|            |             |                  | Graph   Table     |
| Resource   | Utilization | Available        | Utilization %     |
| LUT        | 658         | 17600            | 3.74              |
| LUTRAM     | 24          | 6000             | 0.40              |
| FF         | 1077        | 35200            | 3.06              |
| 10         | 10          | 100              | 10.00             |
| BUFG       | 2           | 32               | 6.25              |

Figure:





# Simulaciones y resultados



Figure: Simulación Suma



## Desafíos y soluciones

- Principales desafíos enfrentados durante el desarrollo
  - implementar método para entrada y salida de variables (VIO)
  - definición de variables adecuadas
  - encontrar métodos adecuados para las operaciones



## Conclusiones y trabajo futuro

- Resumen de los logros principales
- Cumplimiento de los objetivos del proyecto
- Posibles mejoras o expansiones futuras
  - implementar parte lógica de al ALU
  - generar una interfaz de entrada y salida de datos real
  - mejorar algoritmos



## Demostración y Recursos Adicionales

## Video del Proyecto



https://www.youtube.com/watch?v=fYx1muBo78U

- Demostración de la ALU
- Explicación detallada del diseño
- Resultados y análisis

## Código Fuente en GitHub



 $https://github.com/cpatagon/ALU\_vivado$ 

- Código VHDL completo
- Archivos de proyecto Vivado
- Documentación adicional



¿Preguntas?