# Arquitetura de Computadores

Codificação de instruções

Compromissos na especificação de operandos no ISA do P16 Bib: A – secção 6.4 e B – secção A.7

Slides inspirados nos slides do prof. Tiago Dias

João Pedro Patriarca (<u>ipatri@cc.isel.ipl.pt</u>), Gabinete F.O.23 do edifício F ISEL, ADEETC, LEIC

#### Sumário

- Codificação de instruções
  - Considerações gerais
  - P16

- Compromissos na especificação de operandos no ISA do P16
  - Acessos a memória
    - Baseado no registo PC
    - Baseado e indexado com constante
  - Instruções de salto
  - Constantes de 16 bits
  - Processamento de dados

## Codificação de instruções Considerações gerais

- Componentes que constituem a codificação de uma instrução
  - Código de operação (operation code ou opcode): identifica a instrução permitindo definir as ações que são realizadas na execução da instrução
  - Código dos operandos: operandos envolvidos na execução da instrução
- O código de uma instrução obedece a um formato (número e organização dos campos que constituem a instrução)
  - A sistematização da organização de campos do mesmo tipo tem implicações na complexidade do hardware que depende desses campos
- A dimensão de cada campo está dependente das características do conjunto de instruções
  - A dimensão do *opcode* está relacionada com o número de instruções suportadas
  - A dimensão dos operandos depende do número de operandos do mesmo tipo e do número de bits disponíveis para a sua codificação

# Codificação de instruções Considerações gerais — classes de códigos

|              | Comprimento variável                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
|--------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Vantagens    | <ul> <li>Cada instrução com a dimensão necessária para codificar o opcode e os seus operandos</li> <li>Maior versatilidade na especificação de operandos: por exemplo, definição de endereços diretos com capacidade de endereçar na totalidade o espaço de endereçamento ou, por exemplo, a definição de constantes com dimensão suficiente para especificar valores completos de registos</li> <li>Facilidade em associar várias ações na execução de cada instrução: produzem programas com menor número de instruções</li> </ul> |
| Desvantagens | <ul> <li>Maior complexidade do hardware de suporte ao carregamento de instruções de memória e descodificação de instruções</li> <li>Pior desempenho na execução das instruções: mais tempo para carregar uma instrução de memória; mais tempo na descodificação de uma instrução; tempos de execução díspares entre instruções</li> </ul>                                                                                                                                                                                            |
|              | Comprimento fixo                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |
| Vantagens    | <ul> <li>Tipicamente, o carregamento do código de uma instrução é feito num único acesso a memória</li> <li>Formato de instruções uniforme simplificando o hardware e tornando-o mais eficiente</li> <li>Facilita a utilização em paralelo de hardware com responsabilidades distintas (arquiteturas em Pipeline)</li> </ul>                                                                                                                                                                                                         |
| Desvantagens | <ul> <li>- Maior compromisso na codificação de operandos</li> <li>- Maior desperdício de bits (bits não usados)</li> <li>- Utilização de um maior número de instruções na produção de um programa porque cada instrução tem associada, tipicamente, apenas uma ação</li> </ul>                                                                                                                                                                                                                                                       |

## Codificação de instruções P16 – características principais da arquitetura

- Processador de 16 bits baseado na arquitetura ARMv4
- Características comuns com as arquiteturas Reduced Instruction Set Computer (RISC)
  - Arquitetura *Load/Store*
  - Banco de registos genérico: 16 registos
  - Operações da ALU a 16 bits
  - Conjunto de instruções reduzido (43 instruções)
    - Organizadas em três classes: manipulação de dados, transferência de dados e controlo
    - Suporte à implementação de rotinas
    - Suporte à implementação de estrutura de dados pilha (stack)
    - Modos de endereçamento simples: baseado/indexado e relativo
- Espaço de endereçamento de 64 KB
  - Espaço único para código, dados e acesso a periféricos
  - Acessível a 8 e a 16 bits
- Suporte para o processamento de interrupções externas

### Codificação de instruções P16 – características principais das instruções

- Dimensão fixa: 16 bits
- Sem suporte de endereçamento direto
- Processamento de dados baseado exclusivamente em registos
- Cinco formatos de codificação
  - Cópia de dados
  - Processamento de dados
  - Controlo
  - Memória
  - Carregamento de constantes
- As instruções de processamento de dados, controlo, memória e carregamento de constantes foram já apresentadas em sessões anteriores

# Codificação de instruções P16 – instruções de cópia de dados

| MOV Rd, Rm; Rd=Rm              | 15                                         |
|--------------------------------|--------------------------------------------|
| MVN Rd, Rm; Rd=~Rm             | 1 0 1 1 0 Rm 0 0 1 Rd                      |
| MOVS PC, LR; PC=LR e CPSR=SPSR | 10110 - 010 -                              |
| MSR CPSR, Rm; CPSR=Rm          | 1 0 1 1 0 Rm 1 0 0 -                       |
| MSR SPSR, Rm; SPSR=Rm          | 1 0 1 1 0 Rm 1 0 1 -                       |
| MRS Rd, CPSR; Rd=CPSR          | 10110 - 1110 Rd                            |
| MRS Rd, SPSR; Rd=SPSR          | 1 0 1 1 0 - 1 1 1 Rd<br>15 11 10 7 6 4 3 0 |

### Codificação de instruções P16 – instruções de acesso a memória

```
10 9
PUSH Rs; SP-=2 depois mem[SP]=Rs
                                             000001
                                                                      Rs
                                             15
                                                      10 9
                                                                  4 3
POP Rd ; Rd=mem[SP] depois SP+=2
                                             0 0 1 0 0 1
                                                                      Rd
LDRB Rd, [Rn, #imm3]; Rd_{8-15}=0, Rd_{0-7}=mem[Rn+imm3]
LDRB Rd, [Rn, Rm]; Rd_{8-15}=0, Rd_{0-7}=mem[Rn+Rm]
    Rd, [Rn, #imm4]; Rd=mem[Rn+imm4]
                                             15
                                                    11 10
                                                            7 6 4 3
     Rd, [Rn, Rm]; Rd=mem[Rn+Rm]
LDR
                                             0 0 0 1
                                                                            LDRB
                                                         Rm
                                                                Rn
                                                                      Rd
                                             0 0 0 1 0
                                                                      Rd
                                                                            LDR
                                                         Rm
                                                                Rn
STRB Rs, [Rn, #imm3]; mem[Rn+imm3]=Rs_{0-7}
                                                                            STRB
                                                         Rm
                                                                Rn
                                                                      Rs
STRB Rs, [Rn, Rm]; mem[Rn+Rm]=Rs_{\alpha-7}
                                                                            STR
                                                         Rm
                                                                Rn
                                                                      Rs
STR Rs, [Rn, #imm4]; mem[Rn+imm4]=Rs
     Rs, [Rn, Rm]; mem[Rn+Rm]=Rs
STR
```

#### Sumário

- Codificação de instruções
  - Considerações gerais
  - P16

- Compromissos na especificação de operandos no ISA do P16
  - Acessos a memória
    - Baseado no registo PC
    - Baseado e indexado com constante
  - Instruções de salto
  - Constantes de 16 bits
  - Processamento de dados

# Acessos a memória Baseado no registo PC (relativo)

```
15 10 9 4 3 0
0 0 0 0 1 1 imm6 Rd
```

```
LDR Rd, labelS; Rd = mem[PC + \#imm6*2]
```

- A constante imm6 é um valor expresso no domínio dos naturais baseado na diferença entre o endereço de memória associado a labelS e o valor atual do registo PC durante a execução da instrução LDR
- A posição de memória a aceder não pode ter um endereço inferior ao valor do registo PC
- A diferença entre a posição de memória a aceder e o valor atual do registo PC não pode ser superior a 64 words

|    | .data |            | ldr     | r1, b_addr | • |
|----|-------|------------|---------|------------|---|
| a: | .word | 0x1234     | ldrb    | r1, [r1]   |   |
| b: | .byte | 0x56       | ;       |            |   |
|    |       |            | a_addr: | .word a    |   |
|    | .text |            | b_addr: | .word b    |   |
|    | ldr   | r0, a_addr |         |            |   |
|    | ldr   | r0, [r0]   |         |            |   |
|    |       |            |         |            |   |
|    |       |            | l       |            |   |

#### Acessos a memória Baseado e indexado com constante

```
10 9
                                   6
        0 0 0 0 0 1 0
LDRB
                          imm3
                                      Rn
                                                Rd
STRB
                 0 | 1 | 0 | imm3
                                      Rn
                                                 Rs
       |0|0|0|0|0|0|imm4<sub>3-1</sub>
 LDR
                                      Rn
                                                Rd
 STR
        0 | 0 | 1 | 0 | 0 | 0 | imm4<sub>3-1</sub>
                                      Rn
                                                Rs
```

```
LDRB/STRB Rd/s, [Rn, #imm3]; Rd=mem[Rn+imm3]; mem[Rn+imm3]=Rs
```

```
LDR/STR Rd/s, [Rn, #imm4]; Rd=mem[Rn+imm4]; mem[Rn+imm4]=Rs
```

- Na codificação da instrução LDRB/STRB, a constante imm3 expressa a distância em bytes em relação a Rn
- Na codificação da instrução LDR/STR, a constante imm4 expressa a distância em words em relação a Rn
- No assembly, imm3/imm4 expressa sempre a distância em bytes, quer para acesso a byte, quer para acesso a word

```
.data
a: .space 7
   .byte 0x34, 0x56, 0x78, 0x9a
   .text
   ldr   r0, addr_a
   ldrb   r1, [r0, #7] ; r1 = 0x34
   ldrb   r1, [r0, #8] ; erro de codificação
   mov   r2, #8
   ldrb   r1, [r0, r2] ; r1 = 0x56
   ...
addr_a: .word a
```

```
.data
a: .space 14
   .word 0x34, 0x56, 0x78, 0x9a
   .text
   ldr
         r0, addr a
   ldr
         r1, [r0, #14]; r1 = 0x0034
   ldr
         r1, [r0, #16]; erro de codificação
         r2, #16
   mov
   ldr
         r1, [r0, r2] ; r1 = 0x0056
   . . .
addr a:
        .word a
```

# Instruções de salto

|                | 15  |   | 10 9 |   | 10 | 9     | 0 |
|----------------|-----|---|------|---|----|-------|---|
| Bxx/B/BL label | 0 1 | 0 | Х    | Х | х  | imm10 |   |

- Em caso de salto faz: PC = PC + imm10\*2
- A constante imm10 é um valor expresso no domínio dos relativos: imm10 ∈ [-512, +511] words
- A constante codificada expressa a diferença em words entre o valor atual do PC durante a execução da instrução de salto e o endereço de memória associado a label
- No assembly, o caráter ": representa salto para a própria instrução e é traduzido pela constante -1

```
.text
b     10
.space 1022
10:
    ldr    pc, addr_l1
addr_l1:
    .word     l1
.space 1026
11:
    b     .
```

#### Constantes de 16 bits

|      | 15 |   |   | 12 1 | 11 4 | 3 | 0  |
|------|----|---|---|------|------|---|----|
| MOV  | 0  | 1 | 1 | 0    | imm8 |   | Rd |
| MOVT | 0  | 1 | 1 | 1    | imm8 |   | Rd |

```
MOV Rd, #imm8 ; Rd_{0-7} = imm8, Rd_{8-15} = 0
MOVT Rd, #imm8 ; Rd_{8-15} = imm8, Rd_{0-7} = Rd_{0-7}
LDR Rd, labelS ; Rd = mem[PC + imm6*2]
```

```
.text
mov r0, #0x1234; erro: constante
; não codificável
; com 8 bits
b .
```

```
.text
; opção 1
mov r0, #0x34; r0 = 0x0034
movt r0, #0x12; r0 = 0x1234
b .
; opção 2
ldr r0, Const1234
b .
Const1234:
.word 0x1234
```

# Processamento de dados ALU Rd, Rn, imm4

ALU Rd, Rn, Rm ALU Rd, Rn, imm4 CMP Rn, Rm RRX Rd, Rn

| <u>15</u> |   |   |   | 11 | 10 7 | 6 4 | 3 0 |
|-----------|---|---|---|----|------|-----|-----|
| 1         | Х | Х | X | X  | Rm   | Rn  | Rd  |
| 1         | Х | Х | Х | X  | imm4 | Rn  | Rd  |
| 1         | 0 | 1 | 1 | 1  | Rm   | Rn  | -   |
| 1         | 1 | 0 | 1 | 1  | 1    | Rn  | Rd  |

```
ALU Rd, Rn, Rm ; Rd = Rn AL Rm
```

RRX Rd, Rn; Rd = Rn 
$$\Rightarrow$$
 1, Rd<sub>15</sub> = Cy, Cy = Rn<sub>o</sub>

- Rd ∈ [R0..R15]
- Rn ∈ [R0..R7]
- Rm ∈ [R0..R15]
- $imm4 \in [0..15]$
- Estratégias em cenários onde Rn >= R8:
  - 1. Verificar se é viável e adequado inverter os operandos
    - Se Rm original corresponde a um registo < R8
    - Se numa comparação, a inversão não implica mais do que uma instrução de salto
  - 2. Usar temporariamente para Rn um registo < R8

# QUIZ 4 — ISA do P16

Access code: A8YEN