

## RISC-V处理器的完备验证

作者: 冯浩

深圳优砂科技有限公司

2019/11/18

## 优砂科技



\_\_\_\_\_验证的基本核心思想

\_\_\_\_\_如何去验证RISC-V处理器



Д\_ H 1

验证的基本核心思想

I I I





TECH

在IC行业里,人们常常会说:"设计跟验证总是分不开的"。如今,随着设计技术的不断提高,设计出来的电路也越来越复杂,门级数也越来越多,这导致项目组中验证的压力也越来越大。虽然验证的技术也在不断的改进,验证的方法也在不断更新,但是验证的基本核心思想从来没有改变。那就是每一次测试DUT的执行结果是否保证符合我们预期的目标,即设计要求。

这种思想在系统级验证、模块级验证和 核级验证都是一致认可的。RISC-V处理器的 验证自然也是基于这种验证思想而进行的。





Щ

如何去验证RISC-V处理器

# H

### 9

#### SPEC描述:

- 32位
- 五级流水线
- 支持RV32IMACF
- 支持U/S/M
- 支持Debug调试

#### 功能模块划分:

- CORE (五级流水线、指令集)
- ICache
- DCache
- 中断 (PLIC/CLINT)
- Debug
- 总线
- Privilege
- 内存管理单元(MMU)



基于对这款处理器SPEC的充分阅读和功能模块的划分,我们制定了相应的验证计划和验证策略:

- 策略一:定向测试,根据模块划分的功能,运用C代码和汇编来编写高层次的功能测试用例,对RISC-V RTL进行动态仿真同时进行数据和信号的正确性检查。这是黑盒验证。
- 策略二:随机验证,根据功能模块的接口时序,搭建UVM平台,编写参考模型并生成大量 随机约束测试用例,进行灰盒验证。
- 策略三: 断言检查,根据RISC-V处理器的各个模块某些逻辑或时序描述编写相应的断言 进行检查,这是白盒验证的一种方法。



TECH

存储器镜像文件 (二进制文件) DUT log DIFF 可执行文件 (.o/.elf) log

uClever: 基于RISC-V的软件开发平台,为验证工程提供软件开发环境

ISS: 指令集模拟器,这里指RISC-V指令集的模拟器,如spike

存储器镜像文件:用于初始化存储器的文件,主要包含地址和数据

DUT: 待验证模块,这里指RISC-V处理器。

log: 动态仿真输出的打印信息。



TECH IP

| 测例编号  | 测例名称          | 测例功能描述              |
|-------|---------------|---------------------|
| w01   | rv32i-add     | 测试rv32I的add指令功能     |
| w02   | rv32i-sub     | 测试rv32I的sub指令功能     |
| w03   | rv32i-lw      | 测试rv32I的lw指令功能      |
| w04   | rv32i-sw      | 测试rv32I的sw指令功能      |
| w05   | rv32i-fence_i | 测试rv32I的fence.i指令功能 |
| ••••• | •••••         |                     |

表: RISC-V处理器的功能测例列表

#### 如测例rv32i-add的汇编: <test\_2>: li ra,0 sp,0 add a4,ra,sp t4,0 gp,2 bne a4,t4, fail <test\_3>: ra,0 sp, 0xffff8 add a4,ra,sp t4, 0xffff8 gp,3 bne a4,t4, fail



HECH IP

RM: reference model, 参考模型

在RISC-V处理器的随机测试中,我们是基于UVM验证方法学来进行的。首先我们先搭建一个通用的UVM平台,编写参考模型(reference model)然后约束随机测例,通过激励生成器驱动给待验证模型(DUT),最后把结果在计分板上进行对比。

基于UVM平台的随机测试具有以下优势:

- 1. 可以生成大量的随机约束测例
- 2. 复用性,UVM平台是通用的,各个组件可以很轻松的重复使用在另一个功能模块的验证中。
  - 3. 便于回归验证





Щ

H U H

右边是一个通用UVM验证平台的结构框图,包括driver、monitor、agent、scoreboard等组件。该平台可以根据RISC-V处理器不同的功能模块进行扩展开发随机验证。

另外,该平台具有参数化的特点,我们通过使 用宏来实现平台的参数化,提高验证平台的效能。





sequence fence i:

针对电路中某一特定的逻辑或时序,我们在验证平台中插入相应的断言,用于准确的描述出设计的预期行为。一旦设计的实际行为不符合断言的描述,则给出检查报告。下面是一个SVA的例子:

#### 使用断言的优势:

- 1. 更快、更准确、更清晰地定位bug
- 2. 具有复用性,根据RISC-V处理器可配置性和可扩展性,断言可以复用到不同配置的处理器中。
- 3. 可量化, 因为断言具有覆盖率的功能

下面是根据我们已经完成部分验证计划的验证数据生成的代码覆盖率报告,包括功能覆盖率和代码覆 盖率。

| 功能覆盖率      | SCORE |
|------------|-------|
| covergroup | 80    |
| assertion  | 100   |

表: 功能覆盖率报告

| SCORE | LINE  | COND  | TOGGLE | BRANCH |
|-------|-------|-------|--------|--------|
| 71.25 | 74.64 | 86.38 | 46.39  | 77.58  |

表: 代码覆盖率报告



H H

E E

3

总结

- 1. 采用定向验证+随机验证,从系统级到模块级的覆盖的验证策略,可以很好的保证RISC-V处理器的验证完备性和可信度,而断言的使用可以提高我们的验证效率。
- 2. 由于RISC-V的可扩展性,将来ip供应商将可以快速的为客户定制化生成不同配置、架构相似的RISC-V处理器ip,这要求我们要提高验证的效率。其中一种有效的解决方法就是,为该处理器定制参数化可复用的验证ip,这将是我们努力的一个方向。



H

# Thank you